DVI信号完整性析ppt课件.ppt_第1页
DVI信号完整性析ppt课件.ppt_第2页
DVI信号完整性析ppt课件.ppt_第3页
DVI信号完整性析ppt课件.ppt_第4页
DVI信号完整性析ppt课件.ppt_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

DVI信号完整性析,1,理论基础,2,四类问题,3,阻抗网络,4,电磁波反射与光反射,5,振铃现象,6,分辨率1600*1200时:1600*1200*60*101152MHz(最小值)Clock144MHz波长=C/1.152G*0.7720cm,DVI时钟,7,8,LVDS/DVI,9,10,HDMI信号在传输距离上有了很大的进步,HDMI相比DVI有了长足的改进。标准DVI线缆的长度限制在5米左右,而标准HDMI线缆的长度可达到25米,足足是前者的5倍之多,可很好满足大多数家庭用户的需求。至于那些豪华型的大空间影院,也可以使用加长线缆甚至是光纤HDMI线缆,由于HDMI布线简单,在这些领域的优势是非常明显的。,DVI、HDMI传输距离,11,1.差动阻抗DDWGDVI1.0并没有明确的规定它为10010,但接受器的差动阻抗为10020,且组装线的阻抗需要小于此变动,所以接受器本身的阻抗预设为10010,同时考虑到线材或接受器的匹配性,差分线的阻抗设为10010是合理的.(3M公司主导的MDR接头的组装线它的差分特性阻抗规范也是10010)另:上升时间的设定:DDWGDVI1.0规定在TDR上的上升时间为75PS,MOLEX规定的TDR上的上升时间为250PS.(建议用较严格的),DVI概论,12,2.同模阻抗DDWG和MOLEX都没有规定此项,IEEE1394和USB2.0都规定理想的同模阻抗为3310.3.差动延迟DDWGDVI1.0并没有公开的定义出DVI线材的机械尺寸,所以差动延迟的规范也没有明确的定义.但从MOLEX的报告中可以看出:约在4.3ns/m到4.4ns/m,从3M的目录中可以看出MDR头的组装线定义在4.1ns/m,这里考虑到DVI头不同于MDR头,故取较松的上限4.5ns/m,另外IEEE1394的规范规定上限在5.05ns/m.,DVI概论,13,4.上升时间衰退和频宽一般而言,上升时间衰退和频率有一经验公式来连接两者的关系.即:0.35=1000ps*频宽(Ghz)以DVI线材而定,可传输1.65Ghz的差分讯号,所以依上式估算上升时间衰退约为212PS5.串音(Crosstalk)DDWG目前没有规定差分线串音的量测,但规定了远端串音的量测.而MOLEX则要求近端串音和远端串音都做,近端串音的量测上限都在5%以下,远端串都在2%以下,近端串音大于远端串音.,DVI概论,14,6.DDWG目前没有规定差分线传输的衰减,而MOLEX的报告则如下:在425MHZ时为1.0db/m,在560MHZ时为1.27db/m,在850MHZ时约为1.90db/m.,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论