基础知识试题.doc_第1页
基础知识试题.doc_第2页
基础知识试题.doc_第3页
基础知识试题.doc_第4页
基础知识试题.doc_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、填空题:(135题)1、第一代电子数字计算机所用的基本器件是 。2、固件是一种 特性的硬件。3、设x=-(13/16),X补= 。4、在浮点补码加减法运算中,当运算结果的尾数出现_和_时,需进行向左规格化操作。5、磁盘存储器中,可寻址的最小单位是_。6、按其读写性,我们可将半导体存储器分为 两种。7、操作表达式为(Ad1)OP(Ad2)Ad1的指令,称为_地址指令。8、指令译码的主要功能是对_进行译码。9、PSW用于存放程序运行时的工作方式、_和_。10、在用分段直接编码法组合成的微指令中,应将具有_性的微命令分在不同字段内。11、键盘是一种_设备。12、采用中断屏蔽码技术,可以改变各设备的_。13、中断过程实质上是一种程序的_过程。14、设X=51/64,当字长为7位(含一位符号位)时,X原=_,X补=_。15、运算器的基本组成中,核心部件是_。16、在在计算机中,各部件间往来的信息分为三种类型,除数据信息外,它们是_和_ 信息。17、在浮点补码加减运算中,当运算结果的尾数出现_和_ 形式时,需要进行向右规格化操作。18、一般来说,机器指令包括两个部分内容,它们是_和 _。19、总线的通讯方式有_和_两种。20、按信息传送的格式,接口可分为 _接口和 _ 接口两大类。21、Cache存贮器中采用的主要替换算法有_和_ 。22、任何进位计数制都包含基数和位权两个基本要素。十六进制的基数为 ,其中第i位的权为 。 23、8421BCD码中,十进制数字“5”的BCD码的前面加上奇校验位后,为 。 24、设字长8位(含1位符号位),真值X=-1011,则X原= 。 25、有静态RAM与动态RAM可供选择,在构成大容量主存时,一般就选择 。 26主存储器进行两次连续、独立的操作(读/写)之间所需的时间称作 。 27、程序访问的 为Cache的引入提供了理论依据。 28、某机器指令系统中,指令的操作码为8位,则该指令系统最多可以有 种指令。 29、如果说变址寻址方式主要是面向用户的,那么基址寻址一般是面向 的。 30、在CPU的状态寄存器中,常设置以下状态位:零标志位(Z),负标志位(N), 和 。 31、在组合逻辑控制器中,当一条指令取出后,组合逻辑网络的输出分两部分,其主要部分是产生执行该指令所需的 ,另一部分送到 ,以便在执行步骤较短的情况下,控制下缩短指令的执行时间。 32、在微程序控制中,一个节拍中所需要的一组微命令,被编成一条 。 33、系统总线是用来连接 的总线。 34、目前微机系统上使用的鼠标器有两种类型,一种是 ,另一种是 。 35、在现有的外存储器中,存储密度最高的是 。 36、在程序中断控制方式中,虽有中断请求,但为了保证禁止某些中断以提供某一特定的服务,这可以由CPU中的 触发器和为中断源设置的 触发器控制实现。 37、字式电子计算机的主要外部特性是_。38、人工智能是指_。39、世界上第一台数字式电子计算机诞生于_年。40、第一代电子计算机逻辑部件主要由_组装而成。41、第二代电子计算机逻辑部件主要由_组装而成。42、第三代电子计算机逻辑部件主要由_组装而成。43、第四代电子计算机逻辑部件主要由_组装而成。 44、当前计算机的发展方向是_。45、电子计算机与传统计算工具的区别是_。46、计算机的科学运算主要用于_等方面。47、冯诺依曼机器结构的主要思想是_。48、冯诺依曼机器结构由_五大部分组成。49、中央处理器由_两部分组成。50、计算机中的字长是指_。51、运算器通常是由_组成。52、控制器工作的实质是_。53、存储器在计算机中的主要功能是_。 54、计算机的兼容性是指_。55、电子计算机与传统计算工具的区别是_。56、表示计算机硬件特性的主要性能指标有_。57、可由硬件直接识别和执行的语言是_。58、面向机器的符号语言是_。59、高级语言编写的程序是_。60、固件是_。61、与机器语言相比汇编语言的特点是_。62、与汇编语言相比机器语言的特点是_。 63、计算机系统中由硬件实现功能的特点是_ 。 64、计算机系统中由软件实现功能的特点是_ 。65、计算机系统的软硬件界面是_。66、软硬件逻辑功能等效指 _。67、计算机中,A与a的ASCII是。68、在计算机中,一个字母或数字用位二进制代码表示。69、ASCII中有两类信息。70、字的输入码是而采用的编码。71、汉字交换码是的汉字代码。72、完成浮点加减法运算一般要经过、四步。73、完成浮点乘法运算一般要经过、四步。74、完成浮点除法运算一般要经过、五步。75、在进行浮点加减法运算时,若产生尾数溢出的情况可用解决。76、可通过部分是否有溢出,来判断浮点数是否有溢出。77、在对阶时,一般是。78、在没有浮点运算器的计算机中我们可以完成浮点运算。79、在浮点除法运算中尾数调整是将被除数的尾数进行移。80、浮点除法运算后,尾数部分等于。81、浮点乘法运算后,指数部分等于。82、存储器是的器件。83、在计算机中用存储器存放 。84、对存储器可进行的基本操作有两个:、。85、如果任何存储单元的内容都能被随机访问,且访问时间和存储单元的物理位置无关,这种存储器应称为 。86、内存是计算机主机的一个组成部分,它用来存放 的程序和数据。87、在断电后信息即消失的存储器称为非永久记忆的存储器。半导体读写存储器属于非永久性存储器。88、在配有高速缓冲存储器的系统中,内存包括两部分。89、由是一种常见的三级存储系统结构。90、中的信息不能被CPU直接访问。91、外存用于存储的信息。92、常用的刷新控制方式有、和三种。93、只读存储器ROM的特点是: 。94、只读存储器主要用来存放 。95、照制造工艺的不同,可将ROM分为三类: 。 96、MROM中的内容由 。 97、PROM中的内容一旦写入,就无法改变了,属于 。 98、指令周期是 。 99、任何一条指令的指令周期的第一步必定是周期。 100、CPU取出一条指令并将其执行完毕所需的时间是 。 101、指令周期一般由、三个部分组成。 102、一个指令周期一般含有个机器周期,一个机器周期一般含有个CPU周期。 103、有些机器将机器周期定为存储周期的原因是。 104、8086指令系统中规定双操作数操作最多有一个操作数在存储器中,这是因为 。105、控制转移类指令的执行周期中完成的操作主要有。 106、运算类指令的执行周期中完成的操作主要有 。 107、时序信号的定时方式,常用的有、三种方式。108、系统总线是一组传输 信号线的集合。109、总线的共享性,即总线所连接的部件都可通过它 。110、总线协议一般包括:等。111、总线的物理特性是指总线的物理连接方式 ,包括 。112、数据总线是 传送的信号线,这两类信号线都是有效。113、衡量总线性能的重要指标是。114、共享是实现的。115、系统总线由一组导线和相关的组成。116、总线带宽是。117、总线的时间特性定义了。118、根据连接方式不同,常见的的计算机系统总线结构可分为。119、在单总线系统中,主存与输入输出设备都在同一条总线上,设备的寻址采用的方式。120、问内存或者外部设备可以由来区别。121、双总线结构中有两组总线。一组总线是CPU与主存储器之间进行信息交换的公共通路,称为。122、在带IOP的三总线结构计算机中,I/O总线是的公共通路。123、面向主存储器的双总线结构它保留了单总结构的优点,即所有设备和部件均可通过交换信息。124、三总线结构是指在计算机系统中各部件三条各自独立的总线构成信息通路。125、DMA总线,即主存访问总线,它负责高速外部设备与主存的信息传送。126、高档微机中通常采用的双总线结构。127、单总线的地址线位数与主存地址位数。128、在计算机硬件系统中不是主机的设备都属于_,外围设备叫外部设备。129、典型的外设磁性材料存储器由_三个基本部分组成。130、I/O系统可以分成:。131、常用的几种输入设备有_等。132、 使用阵列磁盘可以比较容易地增加磁盘系统的_功能。134、 对西文输出的字符设备,在计算机的内存储器中存储的是字符数据的每个字符的_码,输出(包括显示或打印)的则是每个字符的_,设备中的字符发生器的主要功能是解决从字符的_码和字符的_间的对应关系。135、 某机字长16位,采用补码整数表示,符号位为1位,数值位为15位,则可表示的最大正整数为 ,最小负整数为 。二、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。)(100题)1.若十进制数据为137.5则其八进制数为( )。A、89.8 B、211.4 C、211.5 D、1011111.1012.若x补=0.1101010,则x原=( )。A、1.0010101 B、1.0010110 C、0.0010110 D、0.11010103.若采用双符号位,则发生正溢的特征是:双符号位为( )。A、00 B、01 C、10 D、114.原码乘法是( )。A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被乘数取绝对值,然后相乘5.为了缩短指令中某个地址段的位数,有效的方法是采取( )。A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址6.堆栈指针SP的内容是( )。A、栈顶单元内容 B、栈顶单元地址 C、栈底单元内容 D、栈底单元地址7.高速缓冲存储器Cache一般采取( )。A、随机存取方式 B、顺序存取方式 C、半顺序存取方式 D、只读不写方式8.若存储周期250ns,每次读出16位,则该存储器的数据传送率为( )。A、4106字节/秒 B、4M字节/秒 C、8106字节/秒 D、8M字节/秒9.半导体静态存储器SRAM的存储原理是( )。A、依靠双稳态电路 B、依靠定时刷新 C、依靠读后再生 D、信息不再变化10.在不同速度的设备之间传送数据,( )。A、必须采用同步控制方式B、必须采用异步控制方式C、可以选用同步方式,也可选用异步方式D、必须采用应答方式11.二进制中的基数为( ) 。A2 B 4 C8 D102.十进制中的基数为( ) 。A2 B 4 C8 D1013.八进制中的基数为( ) 。A2 B 4 C8 D1014.十六进制中的基数为( ) 。A2 B 16 C8 D1015.十二进制中的基数为( ) 。A12 B 16C8 D1016.(2725)10转换成十六进制数为( )。A(B14)16 B(1B19)16 C(1B4)16 D(334)1617.(065625)10转换成二进制数为( )。A(011101)2 B(010101)2C(000101)2 D(010111)218.下列数中,最小的数是()。A(101001)2B(52)C(2B)16D45 19.下列数中,最大的数是()。A(101001)2B(52)C(2B)16D45 20.下列数中,最小的数是()。A(111111)2B(72)C(2F)16D50 21.浮点数的表示范围由浮点数的()部分决定。 A尾数 B指数 C尾数和指数 D指数和基数22.浮点数的表示精度由浮点数的()部分决定。 A尾数 B指数 C尾数和基数 D指数和基数23.在浮点数的表示中,( )部分在机器数中是不出现的。 A尾数 B指数 C尾数、指数 D基数24.二进制数1000101B在机器中表示为()。 A1000101*10-4 B1000101*2-4 C0.1000101*10+3 D0.1000101*2+325.浮点数进行左规格化时,()。 A尾数左移1位,阶码加+1阶码左移1位,尾数加+1尾数左移1位,阶码加-1阶码左移1位,尾数加-126.浮点数进行右规格化时,()。A尾数右移1位,阶码加+1阶码右移1位,尾数加+1C尾数右移1位,阶码加-1阶码右移1位,尾数加-127.二进制数1000101B在机器中表示为()。A1000101*10-4 B1000101*2-4 C0.1000101*10+3 D0.1000101*2+328.二进制数1101101B在机器中表示为()。A1101101*10-4B1101101*2-4 C0.1101101*10+3 D0.1101101*2+329.二进制数1101101B在机器中表示为()。A1101101*10-4 B1101101*2-4 C0.1101101*10+3 D0.1101101*2+330.真值为-100101的数在字长为的机器中,其补码形式为()。11011011 10011011 10110110 1011011131.( ) 的符号位可以和数字位一起直接参加运算。补码和原码补码和反码原码和反码移码和反码3.在计算机中进行加减运算时常采用()。ASCII 原码 反码 补码3.补码运算的特点是符号位( ) 。与数字位一起直接参加运算要舍去与数字位分别进行运算表示有溢出3.已知:X=0.1011,Y= -0.1101。(X+Y)补=( )。 3.已知:X=0.1011,Y= 0.1101。(X+Y)补=( )。 36.已知:X=0.111,Y= -0.1101。(X+Y)原= ( )。 37.已知:X=0.1011,Y= -0.1101。(X+Y)反= ( )。 38.已知:X=0.0011,Y= -0.0101。(X+Y)补= ( )。 39.一个512KB的存储器,地址线和数据线的总和是( ) 。A17 B19C27D3640.一个16K*16位的存储器,地址线和数据线的总和是( ) 。A30B46 C36 D2741.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是( ) 。A64K B32KBC32K D16KB42.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是( ) 。A.21 B.17 C.19 D.2043.某RAM存储器容量为32K*16位则 ( )。A. 地址线为16根,数据线为32根B. 地址线为32根,数据线为16根C. 地址线为15根,数据线为16根D. 地址线为19根,数据线为19根44.主存与辅存的区别不包括()。 A.是否按字节或字编址 B.能否长期保存信息 C.能否运行程序 D.能否由CPU直接访问 45.计算机内存储器可以采用()。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 46.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( ) 。A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式D.间接寻址方式 47.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自()。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶D.寄存器和内存单元 48.在一地址指令格式中,下面论述正确的是( ) 。A.仅能有一个操作数,它由地址码提供 B.一定有两个操作数,另一个是隐含的 C.可能有一个操作数,也可能有两个操作数D.如果有两个操作数,另一个操作数是本身 49.以下的( )不能支持数值处理。 A.算术运算类指令 B.移位操作类指令 C.字符串处理类指令 D.输入输出类指令 50.数据传送类指令不包括( )。 A.寄存器-寄存器 B.寄存器-存储器 C.立即数存储器 D.寄存器立即数 51.指令系统中采用不同寻址方式的目的主要是( )。A.实现存储程序和程序控制B.可以直接访问外存C.缩短指令长度,扩大寻址空间,提高编程灵活性D.提供扩展操作码的可能并降低指令译码难度52.用于对某个寄存器中操作数的寻址方式称为( )寻址。A.直接B.间接C.寄存器直接D.寄存器间接53.寄存器间接寻址方式中,操作数处在( )。A.通用寄存器B.贮存单元C.程序计数器D.堆栈54.变址寻址方式中,操作数的有效地址等于()。A.基址寄存器的内容加上形式地址B.堆栈指示器内容加上形式地址C.变址寄存器内容加上形式地址D.程序计数器内容加上形式地址 55.指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现( )。 A.堆栈寻址 B.程序的条件转移 C.程序的无条件转移 D.程序的条件转移或无条件转移56.从以下有关RISC的描述中,选择正确答案( )A.采用RISC技术后,计算机的体系结构又恢复到早期比较简单的情况B.为了实现兼容,新设计的RISC,是从原来CISC系统的指令系统中挑选一部分实现的C.RISC的主要目标是减少指令数D.RISC没有乘、除法指令和浮点运算指令 57.RISC是()的简称。A.精简指令系统计算机 B.大规模集成电路C.复杂指令计算机 D.超大规模集成电路58.CISC是()的简称。A.精简指令系统计算机 B.大规模集成电路C.复杂指令计算机 D.超大规模集成电路59.中央处理器是指( ) 。A运算器B.控制器 C.运算器和控制器存储器 D.运算器和控制器 60.在CPU中跟踪指令后继地址的寄存器是( ).主存地址寄存器 B.程序寄存器 C.指令寄存器 D.状态条件寄存器 61.PC属于( ) 。A. 运算器 B.控制器 C.存储器 D.I/O接口 62.CPU 中通用寄存器的位数取决于()。 A.存储容量 B.机器字长 C.指令的长度 D.CPU的管脚数 63.CUP的组成中不包括()。A.指令寄存器 B.指令译玛器 C.地址寄存器 D.地址译玛器 64.CPU主要包括() 。A.控制器 B.控制器、运算器、cacheC.运算器和主存 D.控制器、ALU和主存65.同步控制是() 。A.只适用于CPU控制的方式 B.只适用于外围设备控制的方式 C.由统一时序信号控制的方式 D.所有指令执行时间都相同的方式 66.异步控制常用于( )作为其主要控制方式。 A.在单总线结构计算机中访问主存与外围设备时B.微型机的CPU控制中 C.组合逻辑控制的CPU中 D.微程序控制器中67在调频制记录方式中,记录1时写入电流( ) A只在本位起始处变化一次 B只在本位起始处正向变化一次 C只在位单元中间位置变化一次 D在本位起始处和位单元中间位置各变化一次 68下列表述中正确的是( ) A主存是主机的一部分,不能通过系统总线被访问 B主存可以和外围设备一样,通过系统总线被访问 C主存是主机的一部分,必须通过专用总线进行访问 D主存是主机的一部分,必须通过内总线进行访问 69为了缩短指令中某个地址段(或地址码)的位数,有效的寻址方式是( ) A立即寻址 B直接寻址 C变址寻址 D寄存器寻址 70在写磁盘过程中,适配器向主机发出DMA请求是在( ) A扇区缓冲器满时 B扇区缓冲器空时 C寻道完成时 D启动磁盘时 71在磁盘接口的调用过程中( ) A采用直接程序传送方式 B既有DMA方式,又有中断方式 C只采用中断方式 D只采用DMA方式 72磁盘存储器多用作( ) A主存 B高速缓存 C辅存 D固存 73下列存储器中存取速度最快的存储器是( ) A主存 B辅存 C磁盘 D磁带 74程序运行时需要先将其装载到( ) A主存中 B堆栈中 C磁盘中 DROM中 75在下列存储器中,允许随机访问的存储器是( ) A磁带 B磁盘 C磁鼓 D半导体存储器 76单地址指令( ) A只能对单操作数进行加工处理 B只能对双操作数进行加工处理 C既能对单操作数进行加工处理,也能对双操作数进行运算 D无处理双操作数的功能 77中断屏蔽字的作用是( ) A暂停外设对主存的访问 B暂停对某些中断的响应 C暂停对一切中断的响应 D暂停CPU对主存的访问 78串行接口是指( ) A接口与系统总线之间采取串行传送 B接口内部只能串行传送 C接口与系统总线和外设都采取串行传送 D接口与外围设备之间采取串行传送 79、 ADD R0,R1加法指令,按操作数的个数是分属于 ,使用的寻址方式是 。A : 单操作数 B : 双操作数 C : 无操作数 D : 多操作数 E : 寄存器寻址方式 F : 寄存器间接寻址方式 G : 堆栈寻址方式 H : 相对寻址方式 80、 在指令的寻址方式中,寄存器间接寻址,操作数在 中,指令中的形式地址是 。选 项 1 : 通用寄存器 寄存器编号 内存单元 操作数的地址 操作数地址的地址 操作数本身 指令 选 项 2 : 通用寄存器 寄存器编号 内存单元 操作数的地址 操作数地址的地址 操作数本身 指令 81、 下面对浮点运算器的说明中,描述正确的句子是 _ 。A: 浮点运算器可用两个按一定方式组合的定点运算部件?阶码部件和尾数部件来实现 B: 阶码部件可以实现加、减、乘、除四种运算 C: 阶码部件只能进行阶码相加、相减和乘法运算 D: 尾数部件只进行乘法和除法运算 82、 输入输出指令的功能是 _ 。A: 进行算术运算和逻辑运算 B: 进行主存与CPU之间的数据传送 C: 进行CPU和I/O设备之间的数据传送 D: 改变程序执行的顺序 83、 根据CPU在程序执行期间能同时出现指令流和数据流的数目,可对中央处理器的并行性作出如下四种分类,冯.诺一曼计算机是属于 _ 。A: 单指令流单数据流(SISD) B: 单指令流多数据流(SIMD) C: 多指令流单数据流(MISD) D: 多指令流多数据流(MIMD) 84、 一个四体并行交叉存储器,每个模块的容量是32K16位,存取周期为200ns。在200ns内,存储器能向CPU提供 _ 二进制信息。A: 256位 B: 128位 C: 64位 D: 32位 85、 虚拟存储器管理系统的基础是程序的局部性原理,因此虚存的目的是为了给每个用户提供比主存容量 _ 编程空间。A: 小得多的逻辑 B: 大得多的逻辑 C: 小得多的物理 D: 大得多的物理 86、 在磁盘存储器中,寻址时间是由使磁头移动到要找的_ 所需的时间和目标磁道上磁盘被读写 _ 移动到磁头下的时间两部分组成A: 磁盘,扇区 B: 柱面,扇区 C: 磁盘,柱面 D: 扇区,柱面 87、 在统一编址方式下,就I/O设备而言,其I/O对应的地址 _ 的说法是错的。A: 要求固定在地址高端 B: 要求固定在地址低端 C: 要求相对固定在地址某部分 D: 可随意在地址任何地方 88、 显示器主要有两种工作方式,以 _ 为显示单位的叫字符显示器,以 _ 显示单位的叫图形显示器。A: 字节,像素 B: 字符,像素 C: 像素,字符 D: 像素,字节 89、 如果有多个中断同时发生,系统将根据中断优先级响应优先级最高的中断请求。若要调整中断事件的响应次序,可以利用 _ 。A: 中断嵌套 B: 中断向量 C: 中断响应 D: 中断屏蔽 90、 下列陈述中正确的是 _ 。A: DMA控制器通过中断向CPU发DMA请求信号 B: 中断发生时,CPU首先执行入栈指令将程序计数器的内容保存起来 C: DMA传送方式时,DMA控制器每传送一个数据就窃取一个指令周期 D: 输入输出操作的最终目的是要实现CPU与外设之间的数据传输 91、 POPF指令,按操作数个数分属于_使用的寻址方式是_ 。A : 单操作数 B : 双操作数 C : 无操作数 D : 多操作数 E : 寄存器寻址方式 F : 寄存器间接寻址方式 G : 堆栈寻址方式 H : 相对寻址方式 92、 迄今为止,计算机中的所有信息仍以二进制方式表示的原因是 ,计算机硬件能直接执行的只有 。A: 节约元件,符号语言 B: 运算速度快,机器语言和汇编语言 C: 物理器件性能所致,机器语言 D: 信息处理方便,汇编语言 93、 现代计算机大多采用集成电路,在集成电路生产中采用的基本原料多为 ,目前大多数微处理器采用的半导体技术是 。A: 单晶硅,CMOS B: 非晶硅,TTL C: 锑化钼,ECL D: 化镉,DMA 94、 下面对浮点运算器的说明中,描述正确的句子是 。A: 浮点运算器工作过程中,尾数部分经常执行左右移位功能 B: 阶码部件可以实现加、减、乘、除四种运算 C: 阶码部件只能进行阶码相加、相减和乘法运算 D: 尾数部件只进行乘法和除法运算 95、 指令周期是指 。A: CPU从主存取出一条指令的时间 B: CPU执行一条指令的时间 C: CPU从主存取出一条指令加上执行这条指令的时间 D: 时钟周期时间 96、 在ROM存储器中必须有 电路,需要刷新的是 A: 数据写入,RAM B: 再生,ROM C: 地址译码,动态存储器 D: 刷新,静态存储器 97、 用于扩展存储器单元数量的不同RAM芯片的片选信号是 ,用于扩展存储器字长的不同RAM芯片的片选信号是 A: 各用各的,连接在一起 B: 连接在一起,各用各的 C: 各用各的,各用各的 D: 连接在一起,连接在一起 98、 某存储器容量为32K32位,则 A: 地址线为16根,数据线为32根 B: 地址线为32根,数据线为16根 C: 地址线为15根,数据线为16根 D: 地址线为15根,数据线为32根 99、 CPU通过指令访问主存所用的程序地址叫做 A: 逻辑地址 B: 物理地址 C: 虚拟地址 D: 真实地址 100、 在计算机总线结构中,双总线结构的计算机的总线系统配置两组总线,即A: 系统总线和内存总线 B: 数据总线和I/O总线 C: 处理机总线和输入输出总线 D: ISA总线和PCI总线 三、判断题(判断下列各题的正误。对的打“”,错的打“”,若错误必须加以改正。) (90题)1、存储单元是存放一个二进制信息的存贮元。2、计算机辅助设计简称CAD。3、磁盘存储器的平均存取时间与盘的转速无关。4、主程序运行时何时转向为外设服务的中断服务程序是预先安排好的。5、时序电路用来产生各种时序信号,以保证整个计算机协调地工作。6、采用下址字段法控制微程序执行顺序的微程序控制器中,一定要有微程序计数器。7、主存储器中,采用双译码结构的主要目的是降低成本。8、集中式总线控制中,定时查询方式下,各设备的优先级是固定不变的。9、磁盘中的二进制信息是串行存放的。10、方式进行外设与主机交换信息时,不需要向主机发出中断请求。11、CPU以外的设备都称外部设备。12、第三代计算机所用的基本器件是晶体管。13、奇偶校验可以纠正代码中出现的错误。14、用微指令的分段译码法设计微指令时,需将具有相斥性的微命令组合在同一字段内。15、CPU访问存储器的时间是由存储器的容量决定的,存储容量与越大,访问存储器所需的时间越长。16、因为半导体存储器加电后才能存储数据,断电后数据就丢失了,因此EPROM做成的存储器,加电后必须重写原来的内容。17、大多数个人计算机中可配置的内存容量受地址总线位数限制。18、引入虚拟存储系统的目的是提高存储速度。19、扩展操作码是一种优化技术,它使操作码的长度随地址码的减少而增加,不同地址的指令可以具有不同长度的操作码。20、转移类指令能改变指令执行顺序,因此,执行这类指令时,PC将发生变化。21、磁盘中的二进制信息是并行存放的。22、主存储器中采用双译码结构的主要目的是提高存取速度。23、处理器异常事件是由CPU完成的。24、集中式总线控制中,定时查询方式的响应速度最快。25、DMA方式下,数据传送完毕正常结束或发生故障非正常结束,DMA控制器都要向主机发出中断请求。26、设x补0.x1x2x3x4x5x6x7,若要求x1/2成立,则需要满足的条件是x1必须为1,x2x7至少有一个为1。27、一个正数的补码和它的原码相同,而与它的反码不同。28、浮点数的取值范围取决于阶码的位数,浮点数的精度取决于尾数的位数。 29、在规格化浮点表示中,保持其他方面不变,只是将阶码部分由移码表示改为补码表示,则会使该浮点表示的数据表示范围增大。30、在生成CRC校验码时,采用不同的生成多项式,所得到CRC校验码的校错能力是相同的。31、运算器的主要功能是进行加法运算。 32、加法器是构成运算器的主要部件,为了提高运算速度,运算器中通常都采用并行加法器。 33、在定点整数除法中,为了避免运算结果的溢出,要求|被除数|除数|。 34、浮点运算器中的阶码部件可实现加、减、乘、除运算。 35、根据数据的传递过程和运算控制过程来看,阵列乘法器实现的是全并行运算。36、逻辑右移执行的操作是进位标志位移入符号位,其余数据位依次右移1位,最低位移入进位标志位。37、数据引脚和地址引脚越多芯片的容量越大。 38、存储芯片的价格取决于芯片的容量和速度。 39、SRAM每个单元的规模大于DRAM的。 40、要访问DRAM,应首先给出RAS地址,之后再给出CAS地址。 41、当CPU要访问数据时,它先访问虚存,之后再访问主存。 42、EDO和FPM都是页模式的DRAM。 43、主存与磁盘均用于存放程序和数据,一般情况下,CPU从主存取得指令和数据,如果在主存中访问不到,CPU才到磁盘中取得指令和数据。 44、半导体存储器是一种易失性存储器,电源掉电后所存信息均将丢失。 45、Cache存储器保存RAM存储器的信息副本,所以占部分RAM地址空间。46、在主机中,只有存储器能存放数据。 47、一个指令周期由若干个机器周期组成。48、决定计算机运算精度的主要技术指标是计算机的字长。 49、微程序设计的字段直接编译原则是:同时出现在一条微指令中的微命令放在不同的字段里,而分时出现的微命令放在同一个字段里。50、由于微程序控制器采用了存储逻辑,结构简单规整,电路延迟小,而组合逻辑控制器结构复杂,电路延迟大,所以微程序控制器比组合逻辑控制器的速度快。60、在CPU中,译码器主要用在运算器中选多路输入数据中的一路数据送到ALU。61、控制存储器是用来存放微程序的存储器,它的速度应该比主存储器的速度快。62、由于转移指令的出现而导致控制相关,因此CPU不能采用流水线技术。63、计算机使用总线结构的主要优点是便于实现模块化,同时减少了信息传输线的数目。 64、在计算机的总线中,地址信息、数据信息和控制信息不能同时出现在总线上。 65、计算机系统中的所有与存储器和I/O设备有关的控制信号、时序信号,以及来自存储器和I/O设备的响应信号都由控制总线来提供信息传送通路。 66、使用三态门电路可以构成数据总线,它的输出电平有逻辑“1”、逻辑“0”和高阻(浮空)三种状态。67、USB提供的4条连线中有2条信号线,每一条信号线可以连通一台外设,因此在某一时刻,可以同时有2台外设获得USB总线的控制权。 68、组成总线时不仅要提供传输信息的物理传输线,还应有实现信息传输控制的器件,它们是总线缓冲器和总线控制器。 69、总线技术的发展是和CPU技术的发展紧密相连的,CPU的速度提高后,总线的数据传输率如果不随之提高,势必妨碍整机性能的提高。70、DMA控制器和CPU可以同时使用总线工作。 71、在计算机系统中,所有的数据传送都必须由CPU控制实现。 72、一个更高优先级的中断请求可以中断另一个中断处理程序的执行。73、外围设备一旦申请中断,立刻能得到CPU的响应。 74、一个通道可以连接多个外围设备控制器,一个外围设备控制器可以管理一台或多台外围设备。 75、DMA方式既能用于控制主机与高速外围设备之间的信息传送,也能代替中断传送方式。 76、通道程序是由通道控制字组成的,通道控制字也称通道指令。 77、单级中断与多级中断的区别是单级中断只能实现单中断,而多级中断可以实现多重中断或中断嵌套。78、在直接程序控制方式下,CPU启动I/O设备的指令开始执行后,直到数据传送完为止,CPU不能执行别的程序。 79、DMA工作方式提高了CPU的效率,同时也提高了数据传送的速度。这是由于DMA方式在传送数据时不需要CPU干预,而且在一批数据传送完毕时,也完全不需要CPU干预。 80、与中断处理程序相比,CPU目前运行的用户应用程序的级别最高。 81、采用DMA方式进行数据传送的设备,比不采用DMA方式进行数据传送的设备优先级要高。 82、CPU在执行当前指令最后所做的检查是否有各类中断请求的次序,即为CPU处理各类中断的次序。83、利用堆栈进行算术/逻辑运算的指令可以不设置地址码。 84、指令中地址码部分所指定的寄存器中的内容是操作数的有效地址的寻址方式称为寄存器寻址。85、一条单地址格式的双操作数加法指令,其中一个操作数来自指令中地址字段指定的的存储单元,另一个操作数则采用间接寻址方式获得。86、在计算机的指令系统中,真正必需的指令种类并不多,很多指令都是为了提高机器速度和便于编程而引入的。 87、RISC系统的特征是使用了丰富的寻址方式。 88、当CPU在执行指令时,C

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论