实验一原理图法设计一位全加器.doc_第1页
实验一原理图法设计一位全加器.doc_第2页
实验一原理图法设计一位全加器.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验一 原理图法设计一位全加器一 实验目的1 学习并掌握QUARTUS II 软件的基本操作。2 学习在QUARTUS II下用原理图输入法设计简单逻辑电路与功能仿真的方法。二 实验仪器设备1 PC机一台2 QUARTUS II 6.0。三 实验要求1 预习教材中的相关内容,画出一位全加器的原理图。2 学习QUARTUS II软件的使用。3 用图形输入方式完成电路设计,编译、仿真。四 实验内容及参考实验步骤一、设计输入1、开机,进入QUARTUS II。2、为本工程设计建立一个文件夹。3、建立半加器设计文件。选择File菜单之New项,选择文件类型,本设计选择Block Diagram /Schematic File ,建立一个图形编辑文件.4、输入元器件。在图形编辑区右击鼠标,选择Insert , Symbol 项。从Symbol Libraries项中选择primitives库,然后选择相应的元件和输入输出引脚。(或直接在Symbol Name 中输入所需元件的名称进行选取)。5、连接。将各元件用鼠标按图1连接。图1 半加器原理图6、输入引脚名称。在引脚的PIN_NAME处左键双击使之变黑,键入引脚名称。7、保存文件。选择File菜单之Save项,将文件存入本工程文件夹内。二、创建工程并编译1、创建一个新的工程,将半加器文件加入工程。2、编译。点击Start Compilation按钮进行编译。如果发现错误,改正后再次编译。三、仿真1、建立波形文件。选择File菜单之New项,选择Other Fles中的 Vector Waveform File文件类型,建立一个波形文件2、设定仿真时间。选择菜单Edit的End Time .项设定仿真时间域。例如1us.3、输入端口信号。选择菜单View的Utility Windows项的Node Finder选项,在弹出得出的对话框中单击List按钮,将需要的端口信号拖倒波形编辑器中。4、编辑输入波形。在输入端口加上适当的信号,以便在输出端进行观察。5、保存文件。6、进行仿真。点击Start Simulation按钮进行仿真。7、观察分析波形。观察仿真结果,并进行波形分析,看是否与设计相符。四、包装入库。选择菜单File的Create /Update项的Create Symbol Files for Current File项,将当前文件包装成一个单一的元件,以后可以作为一个元件调用。五、顶层文件的建立1、关闭当前的工程。2、建立全加器设计文件。调用半加器元件和其他元件,按图2所示,建立全加器的原理图文件。 图2 全加器的原理图3、保存文件,建立一个新的工程,将全加器和半加器的文件包含在内,进行编译。4、进行仿真,验证设计

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论