数字电子练习题_第1页
数字电子练习题_第2页
数字电子练习题_第3页
数字电子练习题_第4页
数字电子练习题_第5页
已阅读5页,还剩15页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电路练习题1第一部分门电路一、填空题1数字集成电路按开关元件不同,可分为TTL集成电路和CMOS集成电路两大类。2数字电路中的三种基本逻辑门电路是与门、或门、非门。3三态门是在普通门的基础上增加控制电路构成的,它的三种输出状态是高电平、低电平和高阻态。4与门、与非门的闲置输入端应接高电平;或门、或非门的闲置输入端应接低电平。5图1所示三态门在时,Y的输出状态是高阻态。1EN6利用TTL与非门实现输出线与应采用OC门,实现总线传输应采用三态门。7图2为几种常见逻辑门电路的逻辑符号,试分别写出其名称和逻辑表达式。名称逻辑表达式名称逻辑表达式(A)与门YAB;(B)非门;(C)与非门;(D)或非门。8当决定某一件事情的多个条件中有一个或一个以上具备时,该件事情就会发生,这种关系称为或逻辑关系。二、选择题1下列几种逻辑门中,能用作反相器的是C。A与门B或门C与非门2下列几种逻辑门中,不能将输出端直接并联的是B。A三态门B与非门COC门3TTL与非门的输入端在以下四种接法中,在逻辑上属于输入高电平的是C。A输入端接地B输入端接同类与非门的输出电压03VC输入端经10K电阻接地D输入端经51电阻接地4TTL与非门的输入端在以下4种接法中,在逻辑上属于输入低电平的是D。A输入端经10K电阻接地B输入端接同类与非门的输出电压36VC输入端悬空D输入端经51电阻接地5逻辑电路如图3所示,该电路实现的逻辑关系为C。ABCDYABYABYABYAB6图4为TTL逻辑门,其输出Y为D。ABCDCENENYAB图1填空题5用图ABYAYABYAB1DC图2填空题7用图1AYB数字电子技术基础习题2图3选择题5用图YAB1Y151ABC图4选择题6用图图5选择题7用图AB111Y17图5电路实现的逻辑功能是C。ABCDYABYABYABYAB8门电路使用时需要外接负载电阻和电源的是D。A与门B与非门C异或门DOC门9以下各种接法不正确的是D。A与非门闲置输入端接1B或非门闲置输入端接地CTTL与非门闲置输入端悬空DCMOS门闲置输入端悬空10图6中能实现功能的TTL门是B。YAB11图7中,能实现的逻辑门是C。YAB12图8中电路连接和给定逻辑功能都正确的是C。6、画图题先写出图12所示各门电路的逻辑表达式,再根据输入信号A、B的波形,对应画出各个门的输出波形。YAB5VYABBAC图6选择题10用图YAYABAC图7选择题11用图YAB1DY1ABABY1图8选择题12用图DYABCDRLVCCYABCDABYABAB1YAB1BACABAYBVCC数字电子技术基础习题3解波形如图12第二部分组合逻辑电路一、填空题1逻辑代数的三种基本逻辑运算是与、或和非,在电路上,分别用与门、或门和非门来实现。2逻辑变量和逻辑函数的取值只有0和1两种可能。3逻辑函数的表示方法有真值表、逻辑表达式、逻辑图、波形图、卡诺图五种。4“全1出0,有0出1”描述的逻辑关系是与非逻辑。50,1。16,AB,A。ABABB7时,函数之值为1。CCYY8二进制的基数是2,其第位的权值是2I1。I9在二十进制码中,1位十进制数用4位二进制码表示,8421BCD码从高位到低位的权值依次为8、4、2、1。10(93)10(1011101)2,(93)10(10010011)8421BCD11最简与或式的标准有两个,即与项数最少、每个与项中变量数最少。12常用的集成组合逻辑电路有编码器、译码器、数据选择器等。13编码器的功能是将输入信号转化为二进制代码输出。14编码器可分为二进制编码器和二十进制编码器,又可分为普通编码器和优先编码器。ABY1Y21Y3Y4图12题六用图Y3AB1AY11Y2B0ABY41Y1AY21Y3ABY4ABAB数字电子技术基础习题415常用的译码器电路有二进制译码器、二十进制译码器和显示译码器等。16七段显示译码器74LS48输出高电平有效,用以驱动共阴极LED显示器。当输入时,输出1011011,显示字形5。0123AABCDEFG17数据选择器的逻辑功能是从2N个输入信号中选择一个送到唯一输出端;数据分配器的逻辑功能是根据地址信号的要求将公共总线上的一路输入数据分配到指定输出通道上去。二、选择题1“入1出0,入0出1”的逻辑运算关系属于C。A与运算B或运算C非运算D与非运算2使函数的值为0的变量取值组合为C。YABABA00、11B00、10C01、10D01、113使函数之值为1的变量取值组合是A。DA00,至少有一个0B01,至少有一个1CDC10,11D11,任意组合ABB4,当时,D。YAABCDBYYY53个逻辑变量的取值组合共有C种。A3B6C8D166下列逻辑函数属于与非式的是B。ABCDYAYABYABCYABC7与相等的式子是A。CABCDC8图1所示波形关系的逻辑函数表达式为C。ABCDYABYBYABYAB9表1所示的真值表,其函数式为C。ABCDYABYABYABYAB10余3码的0011对应的十进制数是C。A3B6C0D911二进制数10010110转换为十进制,应得A。A150B151C96D9812十进制数35转换为二进制数得A,转换为8421BCD码得C。A100011B100001C00110101D01010011图1选择题8用图ABYABY000011100110表1选择题9真值表数字电子技术基础习题513属于无权码的是B。A8421码B余3码C2421码D自然二进制码14组合逻辑电路通常由A组成。A门电路B编码器C译码器D数据选择器158线3线优先编码器74LS148,低电平输入有效,反码输出。当对编码时,输出5I为C。210YA000B101C010D10016优先编码器同时有两个或两个以上信号输入时,是按D给输入信号编码。A高电平B低电平C高频率D高优先级178421BCD译码器74LS42输出低电平有效,当输入时,其输出等3210A09Y于D。A0000000010B1011111111C0100000000D1111111101184选1数据选择器构成逻辑函数产生器的电路连接如图2所示,该电路实现的逻辑函数是C。ABYABYABCD四、计算题1将下列十进制数转换为二进制数。(1)(25)10(11001)2(2)(5325)10(11010101)22将下列二进制数转换为十进制数。(1)(1001)2(9)10(2)(1001011)(75)103将下列各数转换为8421BCD码。(1)(100011)2(00110101)8421BCD(2)(231)10(001000110001)8421BCD4将下列数码分别看作自然二进制数和8421BCD码,求出相应的十进制数。(1)10010111(2)010101100011(10010111)2(151)10(010101100011)2(1379)10(10010111)8421BCD(97)10(010101100011)8421BCD(563)10五、组合逻辑电路设计题1某产品有A、B、C、D四项指标。其中规定主要指标A、B必须满足要求,其余指标C、D只要有一个达标即可判定产品Y为合格。试设计一个逻辑电路实现此产品合格判定功能,要求(1)列出真值表,(2)写出输出函数的最简与或式,(3)画出用与非门实现该电路的逻辑图。解(1)图2选择题18用图01A1D1D2EN4选1MUXBAA0D0YD3数字电子技术基础习题6(2)(3)2现有三个车间,每个车间各需10KW电力,这三个车间由两台发电机组供电,一台功率为10KW,另一台功率为20KW。三个车间经常不同时工作。试用与非门和异或门设计一个逻辑电路,能够根据各车间的工作情况,以最节约电能的方式自动完成配电任务。解(1)(2)(3)CY2Y111ABBYADCABCY1Y20000000110010100110110010101011100111111输入输出输出ABCDY110111110111111输入数字电子技术基础习题73用集成译码器74LS138和4输入与非门实现表2所示真值表的逻辑功能。先写出逻辑表达式,再画出逻辑电路图。解(1)(2)4分别用8选1数据选择器和4选1数据选择器实现逻辑函数,画出逻辑图。YACB解(1)(2)ABCS1S20000000110010100110110010101011100111111输出输入表2组合逻辑电路设计题3真值表S2S15V74LS138Y1S2AS2BY2Y3Y5Y6Y0Y7S1A2A1A0ABCY45AD0A1D5D7D1D6D4A2A0YD2D3BC01774LS151ST4选1MUXCBA0D1A0D0D2D3A1EY数字电子技术基础习题85设计一个电路实现图3所示的逻辑功能。要求(1)列出真值表,(2)写出函数表达式,(3)用4选1数据选择器实现电路。解(1)(2)(3)六、组合逻辑电路分析题1试分析图4所示电路的逻辑功能。解图4电路分析题1用图YABCABY图3组合逻辑电路设计题5用图输出ABY000011101110输入BAD1A0D0D2D3A1EY4选1MUX0110Y数字电子技术基础习题9(1)(2)(3)三人表决器电路2试分析图5所示电路的逻辑功能。解二变量同或电路3图6是BCD七段显示译码/驱动器74LS48驱动一位数码管的连接方法。请问,当输入8421BCD码为时,图中发光二极管的亮灭情况如何数码管显3210AAGLED图5电路分析题2用图111YAB11输出ABCY00000010010001111000101111011111输入YABYBC输出ABY001010100111输入数字电子技术基础习题10示的字形是什么解A、B、C、D、G亮,E、F灭。显示“3”。4二十进制译码器74LS42按图7连接。请列出电路的真值表,说明电路的逻辑功能。解由真值表可知,电路实现3线8线译码器的逻辑功能。图6电路分析题3用图BCD码输入CV10011ACDEFGNDGC2ALT01/BIRO3B74LS48七段数码管BS201AGLED1K7图7电路分析题4用图3A120使能输入地址码输入闲置5Y123460Y774LS42ENA2A1A00000111111100110111111010110111110111110111110011110111101111110111101111110111111111110000001禁010止011全部为1译100码101110111输出输入1使能端A30译码2Y1Y0Y3Y6Y5Y4Y7Y数字电子技术基础习题1153线8线译码器74LS138构成的电路如图8所示,为输入变量。试写出输出函ABC、数的最简与或表达式,列出真值表,描述此电路的逻辑功能。Y解(1)(2)(3)判奇电路第3章集成触发器一、填空题1触发器有两个稳定状态,当,时,称为0态;当,时,称0Q11Q0为1态。2基本RS触发器有保持、置0、置1功能;D触发器有置0和置1功能。3JK触发器具有保持、置0、置1和翻转的功能。4欲使JK触发器实现的功能,则输入端J应接高电平,K应接高电平。1N5触发器的逻辑功能通常可用真值表、特性方程、状态转换图和工作波形图四种方法描述。6由两个与非门组成的同步RS触发器,在正常工作时不允许输入SR1,即约束条件为SR0。7触发器按逻辑功能分为RS、JK、D、T、T五种类型。8欲将JK触发器转换为T触发器,只需令JKT,去掉JK触发器的置0和置1两种功能即可。二、选择题1由与非门组成的基本RS触发器,不允许输入和的变量取值组合为A。DRSA00B01C10D112存在空翻问题的触发器是B。A边沿D触发器B同步RS触发器C主从JK触发器3仅具有“置0”“置1”功能的触发器叫C。AJK触发器BRS触发器CD触发器图8电路分析题5用图5VBCA5Y123460Y71202BSA174LS138Y输出ABCY00000011010101101001101011001111输入数字电子技术基础习题124仅具有“保持”“翻转”功能的触发器叫B。AJK触发器BT触发器CD触发器5具有“置0”“置1“保持”和“计数翻转”功能的触发器叫A。AJK触发器BD触发器CT触发器6仅具有“翻转”功能的触发器叫B。AJK触发器BT触发器CD触发器7JK触发器用做T触发器时,控制端J、K正确接法是B。ABJK1CNJQNNJQNK8D触发器用做T触发器时,输入控制端D的正确接法是B。ABCD1NNQ9触发器由门电路构成,但它不同于门电路的功能,主要特点是B。A和门电路功能一样B有记忆功能C没有记忆功能10TTL型触发器的直接置0端RD、置1端SD正确用法是C。A都接高电平“1”B都接低电平“0”C逻辑符号有小圆圈时,不用时接高电平“1”,没有小圆圈时,不用时接低电平“0”11当T触发器的T1时,触发器具有C功能。A保持B禁止C计数D置位12为防止空翻,应采用C结构的触发器。ACMOSBTTLC主从或维持阻塞13存在一次翻转现象的触发器是C。A边沿JK或边沿D触发器B同步RS触发器C主从JK触发器14以下触发器受输入信号直接触发的是A。A基本RS触发器B同步RS触发器CJK触发器15不能用作计数器的触发器是A。A同步RS触发器B边沿D触发器C边沿JK触发器16在CP有效时,若JK触发器的J、K端同时输入高电平,则其次态将会D。A保持B置0C置1D翻转17存在不定状态的触发器是A。ARS触发器BD触发器CJK触发器DT触发器四、画图题1在基本RS触发器中,已知、的波形如图1所示,试画,的波形。初态DRSQ0Q数字电子技术基础习题13图4画图题5用图上升沿触发下降沿触发QQQQ2在同步RS触发器中,已知R、S的波形如图2所示,试画,的波形。初态Q0Q解3已知D锁存器有输入波形如图3所示,试画出其Q端的波形(设触发器初态为Q0)。解4画出两种JK触发器的逻辑符号(略)1CP脉冲上升沿触发有效;(2)CP脉冲下降沿触发有效。5若JK触发器初态为0,试根据图4中CP、J、K端波形画出,的波形。Q图1画图题1用图QQ图2画图题2用图QQ图3画图题3用图CPDQ数字电子技术基础习题14图5画图题6用图QQ6已知CP,D和T的输入波形如图5,试画出其相应的输出波形。设初态。0Q7在图6(A)所示电路中,加入图6(B)所示的输入波形,试画出其Q端波形,设触发器初态为Q0。8如图7各触发器,可设其初态为或。试分别画出各电路对应4个CP脉冲0Q1作用下的输出端的波形。Q解CPIJCIIKQCPIJCIIK图7画图题8用图(A)(B)(C)(D)IJCIIKCPCIIDQCPCPQ(A)CPQ0(B)CPQ(C)CPQ(D)QAIDQCIXCPCPXB图6画图题7用图QDXQ数字电子技术基础习题159如图8所示为两个D触发器构成的时序电路。设第0个CP即初始状态时,10Q试画出在4个CP脉冲作用下、端的波形,列出输出组合对应输入CP脉冲顺序的0Q110真值表。解第4章时序逻辑电路一、填空题1对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的输入状态,而且还取决于电路原来的状态。所以时序电路具有记忆性。2计数器的主要用途是对脉冲进行计数,也可以用作分频和定时等。3用N个触发器构成的二进制计数器计数容量最多可为2N1。Q0Q1CPIDCIIDCI图8画图题9用图CPQ0Q1CPQ1Q0000101211310400取反移位状态图00Q1Q0011011D0Q1,D1Q0波形图数字电子技术基础习题164计数器按计数进位制,常用的有二进制、十进制计数器。5用来累计和寄存输入脉冲数目的部件称为计数器。6寄存器可分成基本寄存器和移位寄存器。74位移位寄存器经过4个CP脉冲后,4位数码恰好全部移入寄存器,再经过4个CP脉冲,可以得4位串行输出。8寄存器主要用来暂时存放二进制数据或代码,是一种常用的时序逻辑部件。9一个触发器可以构成1位二进制计数器,它有2种工作状态,若需要表示N位二进制数,则需要N个触发器。10在计数器中,若触发器的时钟脉冲不是同一个,各触发器状态的更新有先有后,则这种计数器称为异步计数器。11在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为同步计数器。二、选择题1一个4位二进制加法计数器起始状态为1001,当接到4个脉冲时,触发器状态为C。A0011B0100C1101D11002构成计数器的基本单元是C。A与非门B或非门C触发器D放大器3某计数器在计数过程中,当计数器从111状态变为000状态时,产生进位信号,此计数器的计数长度是A。A8B7C6D344个触发器可以构成C位二进制计数器。A6位B5位C4位D3位54位二进制计数器有C计数状态。A4个B8个C16个D32个6一位8421BCD码十进制计数器至少需要B个触发器。A3个B4个C5个D6个7要组成六进制计数器,至少应有A个触发器。A3个B4个C5个D6个8寄存器由C组成。A门电路B触发器C触发器和具有控制作用的门电路。9移位寄存器工作于并入并出方式,则信息的存取与时钟脉冲CPA关。A有B无C时有时无10一个4位二进制加法计数器初始状态为0000,经过2008次CP触发后它的状态将变为C。A0000B0110C1000D100111利用M进制计数器构成N(NM)进制计数器,异步清0法或异步置0法用于产生清0或置0信号的状态是C;同步清0法或同步置0法用于产生清0或置0信号的状态是A。ASN1BSN2CSNDSN112分析图1所示计数器的波形图,可知它是B进制计数器。A二进制计数器B五进制计数器C六进制计数器图1选择题12用图CPQ0Q1Q2数字电子技术基础习题17D十进制计数器四、综合分析题1试画出由D触发器组成的四位右移寄存器逻辑图,设输入的4位二进制数码为1101,画出移位寄存器的工作波形。解2在图2所示的逻辑电路中,试画出Q1和Q2端的波形,时钟脉冲的波形CP如图所示。设初始状态Q1Q20。解3根据图3所示的逻辑图及相应的CP、和D的波形,试画出Q1端和Q2R端的输出波形,设初始状态Q1Q20。图2综合题2用图110111

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论