数字电路 数据选择器ppt课件_第1页
数字电路 数据选择器ppt课件_第2页
数字电路 数据选择器ppt课件_第3页
数字电路 数据选择器ppt课件_第4页
数字电路 数据选择器ppt课件_第5页
已阅读5页,还剩33页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

4.5数据选择器,数据选择器,概述,1,1,概述,选择多个信道中的一个,或选择多个消息中的一个来传输或处理。将传输或处理的信息分发给每个信道。数据选择器,数据分配器,多输入,一输出,选择,一输入,多输出,分配,4.5数据选择器,2,发送器,并行到串行,接收器,串行到并行,1,概述,4.5数据选择器,3,2,数据选择器,(1)分类:2到1,4到1,8到1,16到1,A1A0通道选择信号(地址码输入),D3D0数据输入端子,启用控制4对1数据选择器、4、4对1数据选择器电路分析、4对1数据选择器、y:数据选择输出端。4个数据输入,2位地址码输入,使能信号输入,低电平有效,1个数据输出,(1)逻辑电路,5,00,D0,D1,D2,D3,01,10,11,(2)工作原理和逻辑功能,=1,0,000D0,001 D1 1,010 D2,011D3,=0,菜单,6,2。双四对一数据选择器CT74LS153,7,8个数据输入,3个地址输入,1个使能输入,2个互补输出,74LS151,3,8对1数据选择器CT74LS151,8,3,8对1数据选择器CT74LS151,选择器处于工作状态,9,当S=0时,W的表达式为:当S=1时,W=0是无效输出,74LS151菜单,10,示例1:尝试将4对1选择器的最小数量扩展为8对1选择器。(1)使用双四对一数据选择器来实现八个输入(2)使用使能端子来形成高阶地址来实现三位地址并控制八个输入。例如2:从8到1扩展到16到1。(1)字扩展:16对1多路复用器,16对1数据选择器:数据输入:16通道地址码:4位。数据选择器1/16数据选择器应用1数据选择器扩展13位扩展14多路复用器输出Y表达式:控制可获得不同的逻辑功能。数据选择器实现逻辑函数发生器直接发生器,15,逻辑函数发生器,并将地址码输入A1A0逻辑变量,剩余的逻辑变量Di被称为剩余函数,以形成所需的逻辑函数。例如,数据选择器通过使用四对一实现函数直接实现逻辑函数生成器的一般步骤。例如,74LS151用于生成逻辑函数。一、将函数转换成最小项表达式。B、使能终止有效电平C,地址信号被用作函数的输入变量(注意高位和低位)。数据输入用作控制信号。L=m3D3 m5D5 m6D6 m7D7。因此,当D3=D5=D6=D7=1,D0=D1=D2=D4=0时,74151的输出为逻辑函数L。解决方案:思考:多路复用器实现逻辑函数,解码器实现逻辑函数,二者的区别和联系是什么?思考:我们能不能只用一个4来选择1来实现同样的逻辑功能?例如,四对一数据选择器用于实现逻辑功能。对函数F的仔细观察表明,F的每个“与”项都包括变量A和C。因此,使用A和C作为地址选择代码是合适的。将f转换成:如下,并与四个之一的逻辑表达式相比较,可以看出地址选择码A1A0=AC,数据输入分别为D0=0,D1=1,D2=D,从而得出实现电路如下。19,20,多路复用器输出Y的表达式:3。数据选择器实现逻辑函数生成器应用残差函数,通过改变D3D0的不同输入可以实现不同的函数F;或者改变不同的地址输入(或者地址输入连接),也可以实现不同的功能F;在确定地址输入的条件下,确定逻辑变量和数据输入端的逻辑常数之间的关系,即确定剩余函数。21,4。逻辑功能用数据选择器实现,(1)N变量逻辑功能用2n选择一个数据选择器实现。如果F=Y,函数F的输入变量应该作为选择器的地址端,并且,例如,22,该函数通过使用8对1数据选择器来实现,23,(2)m变量逻辑函数(Mn)通过使用2n对1数据选择器来实现,并且扩展方法-2n对1数据选择器被扩展成2m对1数据选择器,例如,8对1数据选择器被实现,24,b降维方法,以及变量的数量降维卡诺图将一些变量作为卡诺图中的值。图形变量被用作降维卡诺图中小正方形的中值变量。对于原始卡诺图,当x=0时,如果记忆变量为x,则原始图的像元值为f;当x=1时,原始图像的像元值为g,然后在新的降维图的相应像元中填充子函数。25,例如:尝试分别用四分之一和八分之一选择器来实现逻辑功能。解决方案是:用四分之一实现:ab,用地址码输入A1A0,用八分之一实现:ABC,用地址码输入a1a0,26,用四分之一实现:D0=1,D3=0,用八分之一实现:D0=D1=1,D2=D3=D,D6=D7=0,(2)应用数据选择器,竞争与冒险,竞争与冒险判断,竞争与冒险,消除冒险现象,28,当A=B=1,F=1,1,竞争与冒险由于竞争,电路的输出瞬间出错。结果表明,在输出端有一个窄脉冲,这在原始设计中是找不到的,通常称为毛刺。4.6组合电路中的竞争与冒险,竞争与冒险的关系:竞争不一定导致冒险;哪里有风险,哪里就有竞争。竞争和冒险判断,代数方法,当函数表达式可以简化为:即包含互补变量时,变量a的变化可能引起风险。例如,卡诺图方法,如果函数卡诺图上的圆为了简化而彼此相切,并且在切点没有其他圆,则可能存在风险。当A=B=1,31,3时,消除冒险。1.使用冗余术语,只要在卡诺图的两个圆的切线处增加一个圆(冗余),就可以消除冒险。函数的表达式如下:32、2。吸收法,在输出端增加一个小电容C可以消除毛刺。然而,输出波形的前边缘和后边缘会恶化。当波形要求更严格时,应增加整形电路。消除冒险33.3采样方法,电路稳定后,在采样脉冲作用下,增加一个采样脉冲,有效输出信号,防止毛刺影响输出波形。加采样脉冲原理:或门和或非门加负采样脉冲,与门和与非门加正采样脉冲,3,消除危险现象,34,使用冗余项:只能消除逻辑危险,不能消除功能危险;适用范围有限;三种方法的比较:抽样方法:增加抽样脉冲对逻辑风险和功能风险都有效。目前,大多数中型集成模块都配有一个使能端子,可将采样信号施加到该端子,直到电路稳定后输出才会有效。吸收法:增加滤波电容使输出信号变差,导致波形的上升和下降时间变长,不适合在中间阶段使用。实验调试阶段采取的应急措施;第三,消除冒险,35,加法器,比较器,解码器,编码器,数据选择器和代码组验证器。任何时候的输出仅取决于当时的输入,与电路的原始状态无关。它由一个基本门组成,不包含存储电路和存储元件,也没有反馈线。根据给定的逻辑电路,描述其逻辑功能。根据设计要求,形成功能正确、经济可靠的电路,(1)组合电路,(2)组合电路的分析,(3)组合电路的设计,(4)常用的中规模组合逻辑模块,(5)上述组合逻辑器件可用于设计使用中型组合逻辑器件设计组合逻辑电路的一般原则如下:所用的MSI芯片的数量和类型最少,芯片之间的连接最少;(6)用M

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论