沈理数电课设_第1页
沈理数电课设_第2页
沈理数电课设_第3页
沈理数电课设_第4页
沈理数电课设_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

目录1课程设计的目的与作用111设计目的及要求112设计作用12设计任务13三位二进制加法计数器无效态000,001131设计原理132设计过程14串行序列检测器检测序列0001441设计原理442设计过程65基于74163芯片仿真设计140进制加法器并显示计数过程851设计原理852设计过程86仿真结果分析961三位二进制加法计数器(无效态000,001仿真结果962串行序列检测器(检测序列0001)仿真结果1263基于74LS163芯片仿真设计140进制加法器并显示仿真结果157设计总结198参考文献19三位二进制同步加法计数器1课程设计的目的与作用11设计目的及要求了解同步计数器工作原理和逻辑功能;进一步了解和掌握同步时序电路的基本设计方法,了解序列检测器的工作原理及设计方法了解同步计数器及加法器的工作原理;掌握计数器电路的分析,设计方法及应用,掌握各芯片进制的加法器的分析,设计方法及应用。12设计作用通过电路箱及MULTISIM仿真软件的使用,可以使我们对计数器及串行检测器有更深的理解,并且学会分析仿真结果,与理论结果作比较。加强了自我动手动脑的能力。2设计任务1三位二进制加法计数器(无效态000,001)2串行序列检测器(检测序列0001)3基于74LS163芯片仿真设计140进制加法计数器3三位二进制加法计数器无效态000,00131设计原理1设计的总体框图输入脉冲CP输出信号2状态图010011100101110111/0/0/0/0/0/132设计过程1选择触发器由于JK触发器功能齐全、使用灵活,故选用3个时钟下降沿触发的边沿JK触发器。2求时钟方程由于要构成同步计数器,显然各个触发器的时钟信号都应使用输入计数脉冲CP,即0CP12P3JK触发器的特征方程J1NQNKN4列卡诺图QN1Q0NQ2N0001111001000111101110010111三位二进制加法计数器次态卡诺图QN1Q0NQ2N0001111001011101卡诺图N2QQN1Q0NQ2N0001111000110111卡诺图NQQN1Q0NQ2N0001111000111001卡诺图1NQ5求状态方程1N2QN0210NN211N0N06求驱动方程2JNQ012KN010J07检查能否启动000101001100所以能启动8逻辑电路图三位二进制加法计数器(无效态000,0014串行序列检测器检测序列000141设计原理1设计的总体框图串行输入数据X串行输出信号Y2状态图0/0原始状态图0/01/00/0/0/1/S1234SSSS1/01/01/0串行数据检测电路确定等价状态输入现态次态输出0S0S001S0S000S1S201S1S000S2S301S2S000S3S101S3S410S4S101S4S00由上表可以得出S0与S4等效等效状态1/11/00/0/0/SS1S2S31/01/00/0因状态数M4,应取N3进行状态编码,取S000,S101,S211,S310画编码后的状态图1/11/00/0/0/1111/01/00/042设计过程1选择触发器选用两个CP下降沿触发的边沿JK触发器采用同步方案,即取CP0CP1CP2卡诺图Q3Q2Q1Q0000111100000010001Y的卡诺图XQ1Q000011110001111001100000000次态的卡诺图XQ1Q0000111100011010000Q1的卡诺图XQ1Q0000111100110110000Q0的卡诺图3输出方程由Y的卡诺图可得01QX4状态方程01NQXN10010QX5驱动方程JK触发器的特性方程为NNNKQJ_101QXJ01X0016逻辑电路图串行序列检测器(检测序列00015基于74163芯片仿真设计140进制加法器并显示计数过程51设计原理1芯片74LS163引脚功能CP是输入计数脉冲,也就是加到各个触发器的时钟信号端的时钟脉冲;是清零端;CR是置数控制端;和是两个计数器工作状态控制端;是并行输入数据端;LDPCT0D3CO是进位信号输出端;是计数器状态输出端。0Q32芯片74LS163状态表输入输出CRLDPTCCP0D1231N0Q1N23QCO000000100D123D1D23D1111计数110保持110保持074LS163状态表52设计过程选用芯片的二进制同步加法计数功能,且163为同步清零,同步制数,140进制应选用两片芯片,清零和制数均可,本逻辑图采用制数功能,低电平有效两片芯片采用级联的方式,即上一级的进位端CO连到下个芯片的CT。SN1S1401DQ7Q3Q1Q0即当Q7Q3Q1Q0为1时启动制数功能,因制数全都接地,即全为0,即139的下一个状态就是00000000,实现163芯片的140进制计数功能逻辑电路图6仿真结果分析61三位二进制加法计数器(无效态000,001仿真结果A010状态(B)011状态(C)100状态(D)101状态(E)110状态(F)111状态三位二进制(无效态000,001)仿真图三位二进制加法器,无效状态为000,001故电路的有效状态为010,011,100,101,110,111初始状态为010,当达到111状态时仅为端进一,即进位输出为1,其他输出均为0,通过灯的亮灭显示状态装换图。62串行序列检测器(检测序列0001)仿真结果(A)检测0B检测0C检测0(D)检测1串行序列检测器(检测序列0001)因为初始状态是00,故开始时应用SD和RD引脚制初态,然后输入X信号,当连续输入0001时输出为1,即接输出的灯亮,每一个状态都有两个输入信号1或0,共有五个状态,但S0和S4为等效状态,即有四个,00,01,11,10,分别代表Q1Q0,Y输出仅有一个1,其它均为0当一直输入为0时,状态装换图为00,01,11,10,01如此循环下去仿真结果通过小灯显示63基于74LS163芯片仿真设计140进制加法器并显示仿真结果(A)此为16(B)此为38C此为6363D此为73E此为94(F)此为106(G)此为125(H)此为13374LS163芯片140进制加法器该计数器为加法计数器,从0开始计数,总共有八位二进制数,低四位为F时,向高四位进一,当高四位为8,低四位为B时,此时十进制数为139,因采用的是同步140计数器,故当达到139时,下个八位二进制数即为00000000,即达到制0的效果,也即从0到139,共140个数,所以实现了LS163芯片的140进制加法器的功能。7设计总结通过这次的课程设计,理论加上实践,使我对加法器和触发器有了更深刻的认识,尤其是对逻辑电路的原理的理解,各元器件功能,特性的认识,也纠正了自己以前很多不对的看法,当然在设计的过程中,我们也遇到了很多困难,在查阅了大量的书籍资料之后,对这次设计有了一个整体的认识,作出了初步的原理图,然后经过反复的调试后,逐步修改,尽量使其性能达到完美。这个过程是最困难的过程,也是我收获最

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论