电子技术综合设计报告数字钟设计 毕业设计_第1页
电子技术综合设计报告数字钟设计 毕业设计_第2页
电子技术综合设计报告数字钟设计 毕业设计_第3页
电子技术综合设计报告数字钟设计 毕业设计_第4页
电子技术综合设计报告数字钟设计 毕业设计_第5页
已阅读5页,还剩24页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

设计专题电子技术综合设计设计题目多功能数字钟设计内容和要求1主要内容用CC4518双四位BCD同步加计数器设计60秒、60分、24小时归0的计数电路用CC4511七段译码驱动/锁存器及LG5011AH共阴数码管设计译码及显示电路(数码管需加限流电阻)用555设计CP脉冲源F1KH具有系统校准功能2整体电路原理图60秒、60分、24小时计数、译码、显示电路(用8K白纸手工画图)3EWB仿真图60秒、60分、24小时计数、译码、显示电路(计算机打印)4设计原理图用PROTEL99设计原理图(计算机打印)5设计PCB版图用PROTEL99设计PCB板图(计算机打印)6功能扩展要求设计定点报时功能12小时归1计数电路指导教师签字年月日摘要本次实验的主要内容是设计多功能的数字钟。数字钟是一种用数字电路技术实现时、分、秒计时的装置,相比之下具有更高的准确性和主观性,该数字钟具有基本功能和扩展功能两部分。其中,基本功能部分的有准确计时,以数字形式显示时、分、秒的时间和校时功能;扩展功能部分则具有待机、整点报时、日期显示、闹钟、秒表。通过数码管显示秒、分、时、日、月、年,可以灵活的设置时间,增加按钮模块通过按键扫描可以对当前的时间随意设置,为具有更高的实用价值。由于该系统具有时间显示、闹钟、秒表等完整功能,有很高的利用价值。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择。它是由数子钟电路、定时电路、放大执行电路、电源电路组成。为了简化电路结构,数字钟电路与定时电路之间的连接采用直接译码技术。具有电路结构简单、动作可靠、使用寿命长、更改设定时间容易、制造成本低等优点。关键词数字钟;555芯片;计数器目录1数字钟的基本组成及工作原理111数字钟的构成112数字钟的工作原理12数字钟的设计与制作321系统方案选择与论证322设计步骤与方法3221NE555脉冲电路产生3222计数器电路5223译码显示电路7224校时电路1023数字钟仿真11231数字钟电路原理图(见附录4)11232系统整体仿真图(见附录6)11233PCB板图(见附录2)113数字钟的扩展功能1231定点报时123212归1134数字钟的焊接及注意事项1541焊接元件清单(见附录3)1542实际焊接的印刷电路板元件分布图(见附录5)1543焊接注意事项155系统软、硬件调试1751系统软件调试过程中遇到的问题以及排查经过1752系统硬件调试过程中遇到的问题以及排查经过176总结及体会187参考文献19附录20附录120附录221附录322附录423附录524附录625徐海学院15届电子技术综合设计报告第1页1数字钟的基本组成及工作原理11数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,因而需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定,通常使用石英晶体振荡器电路构成数字钟。此外,加入了一定的扩展功能,实现了定时报时。图11为数字钟的一般结构框图。图11数字钟组成框图12数字钟的工作原理一个具有计时、显示灯基本功能的数字钟主要由振荡器、计数器、译码器、显示器等四部分组成。多谐振荡器产生的信号输入到秒脉冲,秒脉冲送入计数器计数,技术结果通过“时”、“分”、“秒”译码器译码,并通过显示器显示时间。数字钟原理图如图12所示。图12数字钟原理图徐海学院15届电子技术综合设计报告第2页(1)秒脉冲信号发生器利用NE555多谐振荡器通过调整参数,完成了F1HZ的秒脉冲信号的产生。(2)时间计数器电路时间计数电路由秒个位和秒十位计数器,分个位和分十位计数器及时个位和时十位计数器电路构成。其中秒个位和秒十位计数器,分个位和分十位计数器为60进制计数器,时个位和时十位计数器为24进制计数器。结合CC4518芯片实现计数清零的功能。(3)译码驱动及显示单元计数器实现了对时间的累计以8421BCD码显示出来,需用显示译码电路将计数器的输出数码转换为数码显示器件所需要的输出逻辑和一定的电流,一般这种译码器通常称为7段译码器显示驱动器。常用的7段译码显示驱动器有CC4511。(4)校时电源电路当重新接通电源或时钟出现误差时都需要对时间进行校正。通常,校正时间的方法是首先截断正常的计数电路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。(5)定点报时电路一般时钟都具备着定点报时的电路功能,即当时钟走到所设定的时间时,会自动报时。徐海学院15届电子技术综合设计报告第3页2数字钟的设计与制作21系统方案选择与论证(1)脉冲电路选择与论证方案一采用RC振荡电路,在通过整形电路产生所需的秒脉冲信号;方案二使用计时IC芯片NE55,搭建多谐振荡器产生所需的秒脉冲信号。由于RC振荡电路不稳定,且不能精确产生所需秒脉冲,而NE55只需简单的电阻器、电容器就可以搭建出所需电路,而且它的计时精确度高,温度稳定度佳,且价格便宜,所以我们采用方案二。(2)计数器电路选择与论证方案一采用74LS290十进制异步清零、异步置位芯片;方案二采用CC4518十进制异步清零芯片。由于CC4518是双集成BCD计数,使用它既节约成本又使线路简单,所以我采用CC4518设计计数电路。(3)译码显示电路选择与论证方案一采用74LS48四线七段译码器/驱动器;方案二采用CC4511四线七段锁存译码器/驱动器。由于CC4511是COMS芯片具有低功耗,电压范围宽等优点,所以采用方案二。22设计步骤与方法221NE555脉冲电路产生(1)555构成多谐振荡器(F1HZ)图21555芯片引脚图徐海学院15届电子技术综合设计报告第4页表21引出端功能符号说明(2)555构成多谐振荡器电路电路图多谐振荡器工作原理VCC通过R1、R2向C充电,在电容充电VC0VVCC/3之间,VO输出1;VCC通过R1、R2继续向C充电,在电容充电VCVCC/32VCC/3之间,VO保持1不变;当VC2VCC/3时,VO由1翻转为0。T导通,电容C经R2、T放电;电容通过R2和三极管T继续放电,在电容放电VCVCC2/3VCC/3之间,VO保持0不变;当VC降至VCC/3时,使得VO回到1,截止电容,C再充电;如此循环。下图22为多谐振荡器的工作原理图。图22谐振荡器电路原理图图22多谐振荡器电路多振荡器电路中各参数计算电容充电时间TW107R1R2C电容放电时间TW107R2C徐海学院15届电子技术综合设计报告第5页脉冲周期TTW1TW207R12R2C频率F1/T143/R12R2C占空比QTW1/TR1R2/R12R2(3)波形记录从图23多谐振荡器波形图中可以看出,多谐振荡器的特点是不需外触发的自激振荡器;无稳定状态,均为暂稳态;矩形波中含有丰富的高次谐波,习惯称多谐振荡器。图23多谐振荡器波形222计数器电路用CC4518计数器实现60进制和24进制,然后进行级联组成秒、分、时计数。(1)芯片介绍(国外同类型号CD4518、MC4518)图24CC4518管脚图徐海学院15届电子技术综合设计报告第6页图25功能表(硬件芯片)图26计数状态表图27CC451860进制计数电路图及输出波形(个位向十位的进位脉冲,需用Q4的下降沿,接EN端。)徐海学院15届电子技术综合设计报告第7页图28CC451824进制计数电路图及输出波形(2)功能介绍CC4518为双BCD同步加法计数器,该器件由两个相同的同步4级计数器组成。计数器为D触发器。具有内部可交换CP和EN线,用于在始终上升沿或下降沿加法计数。在单个单元运算中,EN输入保持高电平,且在CP上升沿进位。CR为高电平时,计数清零。计数器在脉动模式可级联,通过将Q3链接至下一个计数器的EN输入端实现级联。同时后者的CP输入保持低电平。(3)用CC4518构成60进制、24进制计数单元电路60进制计数电路工作原理根据CC4518的芯片功能,当CLK端接低电平时EN端为下降沿加法计数。个位向十位的进位脉冲,利用Q3的下降沿,接EN端。每当个位计数满9后就使高片计1从而完成计数。要完成60进制,只需十位计数到0110,即Q1、Q2接与门再对十位进行清零即可。24进制计数电路工作原理24进制计数电路工作原理与60进制计数电路工作原理基本思想相同,都是利用CLK端接低电平时EN端为下降沿加法计数。个位向十位的进位脉冲,利用Q3的下降沿,接EN端。每当个位计数满1001B后就使高片计1完成计数。不同之处在于此电路是计数到24。此时的清零工作分别要牵涉到十位和个位(00100100)利用个位的Q2和十位的Q1经过一个与门同时对两片CC4518芯片同时清零。完成24进制的计数。223译码显示电路用CC4511实现译码用LG5011AH共阴数码管实现显示电路。1芯片介绍(国外同类型号CD4511、MC4511)徐海学院15届电子技术综合设计报告第8页图29CC4511管脚图功能如下(1)LT可检查七段显示器各字段是否能正常发光。当LT0时,不论Q0Q3状态如何,七段全部显示,以检查各字段的好坏。(2)消隐功能当BI0时,输出AB都为低电平,各字段熄灭。(3)数码显示当BI1LT1LE0,译码器工作,当3210端输入8421BCD码时,译码器对应的输出端输出高电平1,数码显示相应的数字。(4)锁存在LE从“0”转换到“1”时,输出显示由输入的BCD码决定。显示输入输出LEBILTDCBAABCDEFG0011000011111101011000101100002011001011011013011001111110114011010001100115011010110110116011011000111117011011111100008011100011111119011100111100111010消隐01111110000000消隐010000000锁存111锁存灯测试01111111徐海学院15届电子技术综合设计报告第9页图210CC4511引脚功能表功能说明LG5011是共阴级数码管,所有的数码管的阴极作为公共端,并一起接地。当给相应管脚高电平是该段管被点亮,从而显示不同的数值。下图为LG5011AH的管脚图和管脚功能。图211LG5011AH管脚图图212LG5011AH管脚功能2译码、显示电路框图及工作原理图213译码、显示电路徐海学院15届电子技术综合设计报告第10页图214译码、显示单元电路工作原理及功能表1)数码管内部已将3端、8端连接在一起,所以使用时,3端接地,8端悬空。2)限流电阻计算数码管的工作电压为U(手册数据),工作电流为I(手册数据),译码器输出的高电平UAG,则限流电阻上的电压应该为UU,限流电阻阻值R(UAGU)I3)两片CC4511用于进行译码,分别代表所记录数据的个位和十位。当从4511的A、B、C、D四个输入端口输入一个二进制数据后会从输出口输出相应的十进制数据。在对十进制数进行显示时只需把输出端与相应数码管的输入端连接好,即可进行显示。4)24进制的数码显示与60进制的数码显示在译码与显示电路方面所用的电路是同一电路,而具体实现不同进制计数是通过CC4518在不同时刻对芯片清零来实现的。5)其中数码管的显示,加入了限流电阻。防止因电路中的电流过大而烧坏数码管,对其起到保护作用。224校时电路徐海学院15届电子技术综合设计报告第11页(1)校时电路原理图及功能表图215校时电路原理图及功能表(2)工作原理当正常计时时,分十位和秒十位进位脉冲分别通过与非门进入电路进行正常的计时,校时脉冲被封锁。而当要校时时,S1或S2开关闭合,这是相应的分十位或秒十位脉冲被封锁,校时脉冲通过与非门进入电路完成校时功能。23数字钟仿真231数字钟电路原理图(见附录4)232系统整体仿真图(见附录6)233PCB板图(见附录2)徐海学院15届电子技术综合设计报告第12页3数字钟的扩展功能31定点报时(1)闹时功能电路图31定时报时电路工作原理例如上午7点59分发出闹时信号,持续1分钟7时59分对应数字钟的计时状态为0111/0101/1001时个位分十位分个位闹时控制信号K(Q2Q1Q0)(Q2Q0)(Q3Q0)1(注M1为上午的信号输出)(2)定点报时电路下图为定点报时实物焊接电路图图32定时报时实物焊接图徐海学院15届电子技术综合设计报告第13页3212归1(1)12归1计数电路(2)实现12归1的电路图实现12归1的两种方案即为图1和图2。图1徐海学院15届电子技术综合设计报告第14页图2(3)工作原理图1由DFF1的Q和CC4518的低三位做个位,D触发器2的Q做十位,时钟脉冲经DFF1分频后给CC4518的时钟输入端CP1B。上电后全为0。当个位1010时,经与门产生高电平对CC4518的输出端清零,DFF1的Q翻转为高电平,个位为1,同时高电平信号经反向后对DFF2清零,十位清零。实现12归1的计数。图2因为CC4518为双计数器,可用CC4518另一个计数器代替方案一中的DFF2,原理同方案一。徐海学院15届电子技术综合设计报告第15页4数字钟的焊接及注意事项41焊接元件清单(见附录3)42实际焊接的印刷电路板元件分布图(见附录5)43焊接注意事项1检查印刷线路板,是否有断线、短路等。2第一步焊IN4148二极管(黑圈为负极),IN4007(IN4002)二极管(白圈为负极),两个二极管要平行在一条线上。3第二步焊限流电阻,电阻黄色为有效环需放在上方,同时摆放要整齐(为了保护发光数码管防止电流过大而损坏数码管需加,电源电压低可以取值小些,电源电压高可以取值大些)。4第三步焊集成电路座,座的缺口为标志,方向应该在左边。正正正正徐海学院15届电子技术综合设计报告第16页5电解电容长脚为正短脚为负,独石电容不分正负极。6发光二极管有正负极之分,长脚为正短脚为负,不要接反。7安插集成芯片时要看清候型号,注意芯片缺口方向应该在左边,缺口对应的左下方为1管脚。8开关(K1)调整秒,开关(K2)调整分,开关K3调整小时,开关K4为暂停,通过调整使时钟的秒、分、时走时与标准时间同步。9芯片功能简介CC4518为双四位BCD同步加计数器;CC4511为七段译码驱动/锁存器;CC4060为二进制14位计数分频器;CC4040二进制12位计数分频器;LG5011AH为共阴数码管。10数字钟焊好通电检查,如果数码管不亮,需检查整个地线是否通、3号管脚是否接地。11显示不正常,需要用万用表检查每个芯片的工作电源,(红表笔放在14管脚、黑表笔放在7管脚)。12扩展板与主板用排线相连,扩展板上的各连接线要求走水平或垂直且直角。徐海学院15届电子技术综合设计报告第17页5系统软、硬件调试51系统软件调试过程中遇到的问题以及排查经过在做EWB仿真时我们要对电路进行消“1”,但由于可以有不同的做法,因而容易弄混。仿真时通常出现的错误是接错线,接错线后就不能得到结果。遇到这种问题后我们就只能一根一根去看,所以很多时候微小的错误会造成很多的麻烦。52系统硬件调试过程中遇到的问题以及排查经过在进行整体电路连接之前,应对各部分的电路进行逐一安装和调试。(1)计数器的安装和调试按电路连接,输出可接发光二极管。观察在CP作用下输出端发光二极管的状态变化情况,验证是否为60进制计数器。调试过程中应注意的几个问题1)根据CC4518的功能表,当触发脉冲由CP端输入时,EN端应接高电平,此时CP上升触发;当触发脉冲由EN端输入时,CP输入端接低电平,此时CP下降沿触发。2)CR为异步复位端,高电平有效。当CR为高电平时,计数器复位,正常计数时,应使CR0。(2)译码显示电路的安装和调试按电路在实验板上连线,它是由十进制加法计数器CC4518,BCD7段锁存译码/驱动器CC4511和LED七段数码管组成。观察在CP作用下数码管的显示情况。需要注意的是,CC4511正常工作时,LTBI应为高电平,LE应为低电平。(3)校时电路的安装和调试将NE555电路输出接发光二极管。拨动开关,观察在CP作用下,输出端发光二极管的显示情况。通过调节NE555电路的微调电位器来进行时钟频率调节,以至和北京时间一致即可。徐海学院15届电子技术综合设计报告第18页6总结及体会通过这次数字电子钟的课程设计,我们把所学到的东西与实践相结合。从中对我们所学的知识有了更深一步的理解,而且更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。也锻炼了自己独立思考问题的能力和通过查看相关资料来解决问题的习惯。虽然这只是一次简单的课程设计,但通过这次课程设计我们了解了课程设计的一般步骤,和设计中应注意的问题。设计本身并不是有很重要的意义,而是同学们对待问题时的态度和处理事情的能力。各个芯片能够完成什么样的功能,使用芯片时应该注意那些要点。同一个电路可以用那些芯片实现,各个芯片实现同一个功能的区别。随着电子技术在不断进步,机械式时钟已经被淘汰,取而代之的是具有高度准确性和具有更长的

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论