传感器复习摘要.doc_第1页
传感器复习摘要.doc_第2页
传感器复习摘要.doc_第3页
传感器复习摘要.doc_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、半导体集成电路(张华斌版)期末复习资料汇总吐血整理如有问题请尊重教程以及PPT少许错误敬请谅解第一章为什么学习集成电路(IC)设计由于分立元件的尺寸限制,在一块 PCB上可容纳的元器件数量有限。因此,由分立器件在 PCB上构成的电路系统的规模受到限制。同时,还存在体积大、 可靠性低及功耗高等问题。什么是半导体集成电路半导体集成电路是通过一系列特定的加工工艺,将晶体管、二极管等有源器件和电阻、电容等无源器件,按照一定的电路规则,互联“集成”在一块半导体晶体片上,封装一个外壳内,执行特定的电路或系统功能。半导体集成电路的分类方法有哪些1. 按照电路处理信号的方式分类为:数字集成电路、模拟集成电路以

2、及数模混合集成电路。2. 按照器件的类型或实现工艺分为:双极型集成电路、MOS型集成电路、 Bi-MOS集成电路。3. 按照电路规模分为: 小规模集成电路 ( SSI )、中规模集成电路 ( MSI)大规模集成电路 (LSI )超大规模集成电路( VLSI)特大规模集成电路( ULSI)以及巨大规模集成电路( GSI)简述:什么是集成度、特征尺寸1. 集成度: 表示一个硅片上电路所包含的器件的数量,通常用等效逻辑门数或晶体管数来度量一个等效逻辑门为二输入的与非门(由四个晶体管构成)。2. 特征尺寸:是集成电路中器件最细线线条的宽度构成电路系统的基本元素为电阻、电容、晶体管等元器件。第二章制作半

3、导体集成电路时应注意哪些问题半导体集成电路的所有元件都是制作在同一块基片上。这一特点, 决定了半导体集成电路中的每一元件除了我们所需要的功能外,还附加有寄生效应,如:寄生晶体管效应、寄生电容效应等。什么是分立电路、双极集成电路1. 分立电路:由电阻器、晶体管等分立元件通过导线或印刷电路板连接成的。2. 双极集成电路:以通常的 npn 或 pnp 型双极型晶体管为基础的单片集成电路。双极型晶体管正常工作时分四个工作区域:正向放大区、 饱和区、反向工作区、 截止区。双极集成电路中元件的隔离常用的方法:介质隔离、pn 结隔离。降低寄生 pnp 管的方法:掺金工艺、埋层工艺。第三章根据 MOSFET导

4、电沟道的不同,MOS集成电路可以分为:nMOS集成电路、 pMOS集成电路和 CMOS集成电路。MOS集成电路制造工艺根据栅电极的不同,可分为:金属栅工艺(栅电极为金属)和硅栅工艺(栅电极为惨杂多晶硅)。为什么 CMOS集成电路可以广泛的使用由于 CMOS集成电路具有低的静态功耗、宽的电源电压范围、宽的输出电压幅度 (无阈值损失),且具有高速度、高密度的特点,又与TTL 电路兼容,所以使用比较广泛。pMOS和 nMOS所组成的互补型电路称为CMOS。在 CMOS中 p 沟道 MOS管作为负载元件,n沟道 MOS管作为驱动元件如何将 pMOS管和 nMOS管在同一衬底上制造把一种 MOS管坐在衬

5、底上,而另一种MOS管坐在比衬底浓度高的阱中。CMOS集成电路的主要工艺分为:p 阱工艺、 n 阱工艺和双阱工艺请简要描述P 阱 CMOS工艺的主要流程P 阱的形成隔离岛(LOCOS局部氧化)的形成栅极的形成阈值调节源极漏极的形成绝缘层的形成接触孔的形成金属布线的形成形成深亚微米MOS器件的典型工艺流程先进行:浅沟槽隔离(STI)工艺简述双极型集成电路器件具有哪些优势。速度高、驱动能力强、模拟精度高的特点,但是CMOS电路具有:功耗低、集成度高、抗干扰能力强的优点。Bi-CMOS 集成电路中既有双级型器件又有CMOS器件,他们同时制作在同一芯片上。这种电路综合了:双级型器件高跨导、强负载驱动能

6、力和CMOS器件高集成度、低功耗的优点,使其互相取长补短,发挥各自的优势。CMOS电中,最典型的寄生效应是闩锁效应,也叫闸流效应或自锁效应。它是由 CMOS器件结构中固有的pnpn 晶闸管( SCR)结构产生,【重点】 P43闩锁效应等效电路图第四章在集成电路设计中, 电阻器和电容器占用的芯片面积大,成本高, 因此在集成电路设计时应多用有源器件少用无源器件。电阻值的计算要根据实际情况加以修正其方法有:端头修正、 拐角修正因子、 横向扩散修正因子、方块电阻 Rs 的修正。在双极集成电路中,常使用的集成电容器有:反偏pn 结电容器和 MOS电容器。三种互联线:多晶硅互连线、扩散层连线、金属互连线。

7、在进行多层金属布线时,没放置一层新的金属层之前,必须采用: 化学机械抛光 ( CMP)工艺来进行表明的平坦化第五章P66图 4种器件的电路符号P68 公式两个公式 nMOS 管线性工作区nMOS 管饱和工作区P73 图 当衬底偏压 VBS的绝对值增大时,阈值电压也随之增大噪声容限的计算 :低电平: V =|V-V|高电平: V =|V-VIH, min|NMLIL , maxOL, maxNMHOH,min反相器延迟时间 Tpd 是指输入电压变化到稳态值的50%的时刻和输出电压变化到稳态值的 50%的时刻之间的时间差。第六章MOS管的导电因子 K 体现了晶体管的驱动能力,K 值越大,其驱动能力

8、越强。当 N 个管子串联时,其等效导电因子? =1?=?(要求计算)1 ?当 N 个管子并联时,其等效导电因子? = ?= 1 ?在 CMOS静态门电路的功耗可分为静态功耗(待机功耗)和动态功耗。降低动态功耗的方法:降低电源电压、降低开关活动性、减少实际电容。负载电容实际上是三部分组成:自身电容Cself 、连线电容Cwire 以及扇出电容Cfanout一种已经流行好几年的衡量标准是功耗延迟积(PDP)。第七章基本的传输门:nMOS传输门、 pMOS传输门、 CMOS传输门。P130-131图图( c)图( b)(会画图看得懂)看图写表达式P140图(看图可以写出逻辑表达式)多米诺逻辑工作原理

9、。P144-P145 (看懂)动态逻辑电路主要存在:荷泄露、电荷共享、时钟馈通和体效应等问题。第十一章模拟集成电路按照面向应用:通用模拟集成电路和专用模拟集成电路按照被处理的新号频率:低频模拟集成电路和高频模拟集成电路。(如果电路处理信号频率属于射频,那么这类集成电路属于RF模拟集成电路)PNP管有水平PNP管和衬底PNP管二种。恒流电路是一种能向负载提供恒定电流的电路。基本形式是镜像电流源电路电源抑制比 (PSRR)是指用于衡量当负载和环境温度不变时,因输入电压的波动而引起基准输出电压的改变,通常称为电压抑制比。PSSR=?/ ?/ ?在大多数模拟电路和许多数字电路中,放大器是最基本的功能模块。当信号太小能驱动负载,或

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论