理学计算机PPT课件_第1页
理学计算机PPT课件_第2页
理学计算机PPT课件_第3页
理学计算机PPT课件_第4页
理学计算机PPT课件_第5页
已阅读5页,还剩65页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、5.1 基本逻辑门电路1. 基本逻辑门 最基本的逻辑关系只有三种,就是我们在第4章向大家介绍的与逻辑、或逻辑和非逻辑。能够实现上述逻辑关系的基本逻辑门相应为、和。(1) “与”门 当门电路用二极管、晶体管和电阻等分立元件构成时,称为分立元件门电路。目前电子工业的飞速发展和集成电路的日新月异,分立元件门电路几乎都被集成门电路所取代。但是,为了更好地理解和掌握基本逻辑门电路的工作原理和逻辑功能,我们仍用分立元件的门电路剖析基本逻辑门的电路组成及逻辑功能。第1页/共70页D1D2UCCR“”门电路 一个“与”门的输入端至少为两个,输出端只有一个。输入中只要有一个为低电平0时,该低电平二极管就会迅速导

2、通,输出F将被钳位到低电平 ;其余为高电平的输入端,其端子上串接的二极管呈截止态。输入全部为高电平3V时,输入端上串接的二极管同时导通,输出F被钳位在高电平“ ”。“”门逻辑电路图符号 AB注意:分析过程中与门电路输入端上串接的二极管,都是按理想二极管处理的,即导通后管压降为0V(实际硅管0.7V,锗管0.3V)。0V3V3V3V第2页/共70页(2) “或”门D1D2UCCR“”门电路 一个“或”门的输入端也是至少为两个,其输出端只有一个。输入中只要有一个为高电平3V时,串接其上的二极管则迅速导通,输出F将被钳位到高电平 ;其余为低电平的输入端,其端子上串接的二极管呈截止态。输入全部为低电平

3、0时,输入端上串接的二极管同时导通,输出F被钳位在低电平“ ”。“”门逻辑电路图符号 AB电路中二极管的极性画法和与门电路的区别,所有管子都是按照理想二极管处理的。3V0V0V0V第3页/共70页(3) “非”门RCUBBUCCRB1RB2“”门电路 输入变量为高电平3V时,三极管饱和导通,ICRC UCC,因此输出 为低电平0.3V; 当输入变量为低电平0V时,三极管截止,输出 UCC,显然为高电平 UCC。3V0VUCC 由图可看出,一个“”门的输入端,输出端也只有一个。“”门逻辑路图符号 符号第4页/共70页2. 复合门电路 为提高二极管和晶体管的应用范围,常把门、门和门按照一定形式组合

4、起来,构成各种门电路。(1) “与非”门ABF 显然,与非门电路的逻辑功能为:与非门真值表FAB 一个与门和一个非门构成与门非门FAB的逻辑电路图符号与非门的逻辑函数式为第5页/共70页(2) “或非”门BAF显然,或非门电路的逻辑功能为:或非门真值表FAB 一个或门和一个非门构成或门非门FAB的逻辑电路图符号或非门的逻辑函数式为:第6页/共70页(3) “与或非”门CDABF与门中只要有1个输出为1,F即为0; 两个与门输出均为0时,F全为1。F1 AB两个与门、一个或门和一个非门构成与门非门的逻辑电路图符号F2 CD与门或门 AB CDF3 F或非门的逻辑函数式为:第7页/共70页(4)

5、“异或”门 AB图符号F AB 异或门是一个只有两输入、一输出的逻辑门电路。 由异或门真值表可看出,其逻辑功能可描述为:。同或门图符号 显然,同或门是异或门的非。其逻辑功能:。异或门真值表(5) “同或”门同或门真值表BAABBAF异或门逻辑式BABAABF同或门逻辑表达式A B第8页/共70页3. 集成门电路 分立元件构成的门电路,不但元件多体积大,而且连线和焊点也太多,因而造成电路的可靠性较差。随着电子技术的飞速发展及集成工艺的规模化生产,目前分立元件门电路已经被集成门电路所替代。 采用半导体制作工艺,在一块较小的单晶硅片上制作上许多晶体管及电阻器、电容器等元器件,并按照多层布线或遂道布线

6、的方法将元器件组合成完整的电子电路,这种特殊的工艺称为集成。集成门电路与分立元件的门电路相比,不但体积小、重量轻、功耗小、速度快、可靠性高、而且成本较低、价格便宜,十分方便于安装和调试。 按导电类型和开关元件的不同,集成门电路可分为双极型集成逻辑门和单极型集成逻辑门两大类。第9页/共70页(1) TTL集成电路 逻辑电路的输入端和输出端都采用了半导体晶体管,称之为 ransistor- ransistor- ogic(晶体管-晶体管-逻辑电路),简称为,TTL集成逻辑门是目前应用最广泛的集成电路。R4R3R5R2R13KUCC7501003003K5V(U0)(Ui)1)TTL与非门第10页/

7、共70页R4R3R5R2R13KUCC7501003003K5V(U0)(Ui) 输入级由多发射极晶体管T1和电阻R1组成。所谓多发射极晶体管,可看作由多个晶体管的集电极和基极分别并接在一起,而发射极作为逻辑门的输入端。多个发射极的发射结可看作是多个钳位二极管,其作用是限制输入端可能出现的负极性干扰脉冲。Tl的引入,不但加快了晶体管T2储存电荷的消散,提高了TTL与非门的工作速度,而且实现“与”逻辑作用。第11页/共70页R4R3R5R2R13KUCC7501003003K5V(U0)(Ui) 中间级由电阻R2,R3和三极管T2组成。中间级又称为倒相极,其作用是从T2的集电极和发射极同时输出两

8、个相位相反的信号,作为输出极里的三极管T3和T5的驱动信号,同时控制输出级的T4、T5管工作在截然相反的两个状态,以满足输出级互补工作的要求。三极管T2还可将前级电流放大以供给T5足够的基极电流。第12页/共70页R4R3R5R2R13KUCC7501003003K5V(U0)(Ui) 输出级由晶体管T3、T4和T5,电阻R4和R5组成推拉式的互补输出电路。 T5导通时T4截止,T5截止时T4导通。由于采用了推挽输出(又称图腾输出),该电路不仅增强了带负载能力,还提高了工作速度。第13页/共70页R4R3R5R2R13KUCC7501003003K5V(U0)(Ui)输入端至少有一个为低电平时

9、的工作情况:0.3V3.6V3.6V3.6V0.3V低电平对应的PN结导通,T1的基极电位被固定在0.3+0.7=1V上。显然T1的集电结反偏,导致T2、T5截止。T2截止时的集电极电位:V2CUCC=5V深度饱和 T2管集电极 5V的电位足以使T3、T4导通并处于深度饱和状态。因R2和IB3都很小,均可忽略不计,所以与非门输出端F点的电位:VFUCCIB3R2UBE3UBE4500.70.73.6V实现了有0出1的与非功能第14页/共70页输入端全部为高电平时的工作情况:R4R3R5R2R13KUCC7501003003K5V(U0)(Ui)3.6V3.6V3.6V3.6V0.3V由“”经T

10、2、 T5管的发射结电位升至1.4V,经T1集电结升为2.1V 。显然T1处于工作状态,此时集电结做为发射结使用。倒置情况下,T1可向T2基极提供较大电流。深度饱和 T2管深度饱和后,其发射极电流在电阻R3上产生的压降又为T5管提供足够的基极电流使T5管饱和导通,从而使与非门输出F点的电位等于T5管的饱和输出典型值:实现了全1出0的与非功能深度饱和第15页/共70页 UOL是被测与非门一输入端接1.8伏、其余输入端开路、负载接380欧的等效电阻时,输出端的电压值。典型值0.3VTTL与非门的外特性和主要参数UILUIHu0/Vui/V1231234TTL与非门参数的测试要在一定条件下进行,一般

11、要遵守的原则有:不用的输入端应悬空(悬空端子为高电平“ ”);输出高电平时不带负载;输出低电平时输出端应接规定的灌电流负载。TTL与非门外特性TTL与非门主要参数输出高电平U0H是被测TTL与非门一个输入端接地、其余输入端开路时的输出端电压值。典型值3.6V关门电平UOFF:输出为0.9UOH时,所对应的输入电压称为关门电平UOFF。典型值为1V开门电平UON:输出为0.35V时,所对应的输入电压称为开门电平UON。典型值为1.4V 。其余参数看课本。UON输出低电平UO FF关门电平开门电平第16页/共70页2)集电极开路的TTL与非门() 去掉普通TTL与非门中的T3、T4管,让T5管的集

12、电极开路,即构成集电极开路的“与非”门。R5R4R1R25VR3(U0)(Ui)RCUC OC门在使用时要外接一个电源UC和一个电阻RCOC门的特点是输出门T5的。第17页/共70页R1R25VR3RCUC当OC门输入全为高时,T2和T5导通饱和,输出F为低电平0.3VOC门输入有一个为低时,T2、T5截止,输出F为高电平UCOC门同样可实现功能OC门的逻辑电路图符号OC门可实现逻辑“线与”逻辑功能CDABCDABFFF21还能实现“与或非”逻辑运算第18页/共70页左图所示即利用OC门使的电路 上述分析可知,OC门具有“”功能,并且在线与的过程中实现了输出对输入的与或非逻辑运算。OC门还可用

13、于数字系统接口部分的电平转换。ABRC12VOC门还可以用来等,如左图所示电路。ABUC第19页/共70页3)三态门 三态门与普通TTL与非门相比,只是多出了一个电阻和两个二极管。 三态门控制端EN=1时,二极管D2截止,相当于控制端放弃控制权,此时三态门相当于一个普通与非门,输出由输入端A、B决定。 三态门控制端EN=0(有效态)时,控制端行使控制权,此时T1饱和,其基极电位约为1V,使T2、T5截止,同时D2导通使T3、T4也截止。这时从外往输入端看进去,电路呈现高阻态。 由于电路在EN=1时输出有高、低电平两种状态;在EN=0时输出为高阻态,共呈三种状态,因此称为三态门。D2R5R4R1

14、R2UCCR3RD1第20页/共70页三态门真值表三态门逻辑图符号AB 图示为三态门总线结构图。用一根总线轮流传送几个不同的数据或控制信号时,让连接在总线上的所有三态门控制端轮流处于高电平,任何时间只能有一个三态门处工作状态,其余三态门均为高阻状态。这样,总线将轮流接受来自各个三态门的输出信号。这种利用总线来传送数据或信号的方法广泛应用于计算机技术中。D1&EN&EN&END2DnE/DnE/D1E/D2L1L2Ln第21页/共70页两种常用的TTL与非门集成电路芯片管脚排列图(a) 74LS00与非门芯片管脚排列图 1 2 3 4 5 6 7 & &

15、& & 14 13 12 11 10 9 8 & & 1 2 3 4 5 6 7 14 13 12 11 10 9 8 (b) 74LS20与非门芯片管脚排列图 型号中74是指标准型系列TTL芯片;L指低功耗;S表示肖特基。其中74LS00中包含四个2输入的与非门;74LS20包括两个4输入的与非门。芯片中的线和“”线均为公用。第22页/共70页 4、具有图腾结构的几个TTL与非门输出端不能并联; 输出高电平(3.6V)、输出低电平 (0.3V),关门电平(1V),开门电 电平(1.4V),输入高电平噪声容限,输入低电平电流(1.4mA),扇出系数(NO越大带负

16、载能力越强)等。 1、不用的管脚 可以悬空,不可以接地; 2、不用的管脚可以接高电平,不可以接低电平; 5、输出端接容性负载时,应接大电阻(2.7K)限流; 3、几个输入端引脚可以并联连接; 6、TTL集成电路的电源电压应满足5V要求,输入信号电平应在05V之间。TTL与非门的主要参数? 7、用45W以下电铬铁焊接,最好用中性焊剂,设备应良好接地。第23页/共70页(3)CMOS集成电路1)CMOS反相器UDDuiu0如果要使电路中的绝缘栅型场效应管形成导电沟道,T1的栅源电压必须大于开启电压的值,T2的栅源电压必须低于开启电压的值,所以,电源电压UDD必须大于两管开启电压的绝对值之和。ui0

17、V时,T1截止,T2导通。输出 电压u0UDD,高电平;uiUDD时,T1导通,T2截止。输出 电压u00V,低电平。载管为P沟道增强型MOS管,两管的漏极接在一起作为电路的输出端,两管的栅极接在一起作为电路的输入端,T1、T2源极与其衬底相连,一个接地,一个接电源。T1工作管为N沟道增强型MOS管,T2负实现了的非门功能!第24页/共70页2)CMOS传输门u0uiUDD设高电平为10V,低电平为0V,电源电压为10V。开启电压为3V。 在CP“ ”时,若输入电压为0V7V,则TN管的栅源电压不低于3V,因此TN管导通;若输入电压为3V10V,则TP管导通。即在输入电压为0V10V的范围内,

18、至少有一个管子是导通的,即u0=ui。此时传输门相当于接通的模拟开关。 当CP=“ ”时,无论输入电压ui在010V之间如何变化,栅极和源极之间的电压都无法满足管子导通沟道产生的条件,因此两管都截止,输入信号不能传输到输出端,称传输门关断。此时相当于模拟开关断开。传输门在数字电路中起开关作用,所以也称作。第25页/共70页CMOS电路容易受静电感应而击穿,在使用和存放时应注意静电屏蔽,焊接时电烙铁应接地良好,尤其是CMOS电路多余,应根据需要接地或接高电平。 CMOS电路的工作速度比TTL电路低; CMOS电路的带负载能力没有TTL电路强;CMOS电路的抗干扰能力强;CMOS电路的集成度比TT

19、L电路的集成度高; CMOS电路的功耗比TTL电路小得多。门电路的功耗只有几个W,中规模集成电路的功耗也不会超过100W。CMOS电路的电源电压允许范围较大,约在318V;CMOS电路适合于特殊环境下工作; CMOS集成电路虽然出现较晚,但发展很快,更便于向大规模集成电路发展。其主要缺点是工作速度较低。第26页/共70页 两种不同类型的集成电路相互连接,驱动门必须要为负载门提供符合要求的高低电平和足够的输入电流,满足下列条件: 1、驱动门的UOH(前级)负载门的UIH(后级) ; 2、驱动门的UOL(前级)负载门的UIL(后级) ; 4、驱动门的IOL(前级)负载门的nIIL(后级总) 。 3

20、、驱动门的IOH(前级)负载门的nIIH(后级总) ;TTL电路驱动CMOS电路原理图R5V专用CMOSTTLUDDUCCCMOS电路驱动TTL电路原理图有关详细内容参看课本159页第27页/共70页F=ABC是三输入的与门;G是非门(略)。 TTL门的逻辑高电平约为3.6V;低电平约为0.3V。CMOS门的逻辑高电平约为510V,低电平约为00.4V.使用时特别要注意CMOS门芯片不用的输入端不能悬空!其他注意事项可参看课本。TTL门和CMOS门的逻辑高电平和逻辑低电平大约为多少?使用时两类门各要注意些什么?两个TTL与非门的输出端可以直接连接吗?为什么?三态门与普通TTL与非门相比有什么不

21、同?三态门主要应用于什么场合? A F & B C 普通与非门只有高电平和低电平两种状态,三态门除了这两种状态还有高阻态。三态门主要应用于总线传送,它可进行单向数据传送,也可以进行双向数据传送。不能直接相连!因为当输出端连在一起时,若各门的输出电平不同,则会有一个很大的电流由输出为高电平的门流向输出为低电平的门,从而将门电路烧毁。逻辑函数F=ABC和G=A各为何门?画出它们的逻辑图符号和写出其真值表.第28页/共70页 基本的逻辑运算有哪些?同或门和异或门的功能是什么?二者的联系?试述图腾结构的TTL与非门和OC门、三态门的主要区别是什么 ?你能说出课本中复合门的种类和功能吗?第29页

22、/共70页5.2 组合逻辑电路的分析与设计 根据给定的逻辑电路,找出其输出信号和输入信号之间的逻辑关系,确定电路逻辑功能的过程叫做组合逻辑电路的分析。组合逻辑电路的一般分析步骤为: 根据已知逻辑电路图用逐级递推法写出对应的逻辑函数表达式; 用公式法或卡诺图法对的写出的逻辑函数式进行化简,得到最简逻辑表达式; 根据最简逻辑表达式,列出相应的逻辑电路真值表; 根据真值表找出电路可实现的逻辑功能并加以说明,以理解电路的作用。1. 组合逻辑电路的分析第30页/共70页分析下图所示组合电路的功能。1F2F3FAB 1 已知逻辑电路图ABF 1AABF2BABF3 ABBABAF 2相应逻辑表达式根据逻辑

23、图写出相应逻辑式第31页/共70页 3化简逻辑式 4列出真值表由真值表可看出:输入AB相同时,输出为0;输入AB相异时,输出为1。显然,这是一个异或门电路,具有。 5指出逻辑功能应用代数法化简逻辑函数式ABBABBABBAAABABABAABABBABAABBABAF)()( 应用了反演律还是应用了反演律应用了分配律应用了吸收律,得到最简形式。第32页/共70页化简 A B C F & & & & 2 1F2F3FFABF 1BCF 2CAF 3 3 CABCABCABCABFACBCABFFFF 321 4 5 1 当输入A、B、C中有2个或2个以上为1时,输

24、出F就为1,否则输出F为0。若输入是裁判,输出是裁定结果,显然该电路是一个多数表决器。分析下图所示组合电路的功能。应用了反演律写出逻辑真值表由真值表数据分析第33页/共70页 F3 1 1 1 1 A B C F F1 F2 1 CBAF1ABBABACABBACABBCBABBACBABBACBAF)(BBACBABFFFF213分析下图所示组合电路的功能。BAF2BFFF213 1 2 3应用了反演律应用了吸收律 由最简式可直接看出:电路输出只与输入AB有关,且具有功能。 第34页/共70页ABC0001011110111111 由最简逻辑函数式可知,电路的输出F只与输入A、B有关,而与输

25、入变量C无关,且F和A、B的逻辑关系为:,即具有对AB的!BBACBABFFFF213也可应用卡诺图对该函数式进行化简:用卡诺图化简之前应找出该逻辑函数具有的所有最小项:BBACBABBACBAF用卡诺图化简:ABBAF第35页/共70页1. 分析下图所示逻辑电路的功能:ABBABABAF 2. 分析下图所示逻辑电路的功能。AB1111BABABABBAABABBAABAF)()(同或功能同或功能第36页/共70页2. 组合逻辑电路的设计 根据给定的逻辑功能,画出实现该功能的逻辑电路的过程称为组合逻辑电路的设计。用与非门设计一个交通报警控制电路。交通信号灯有黄、绿、红3种,3种灯分别单独工作或

26、黄、绿灯同时工作时属正常情况,其他情况均属故障,出现故障时输出报警信号。要求用与非门组成电路。设黄、绿、红三灯分别用输入变量表示,时为工作,其值为“ ”,时为不工作,其值为“0”;输出报警信号用 表示,正常工作时F值为“0”,出现故障时F值为“ ”。 根据上述假设,我们可根据题目要求,首先把电路的功能真值表表列写出来。 1 确定逻辑函数与变量关系第37页/共70页 A B C F A B C F 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 0 1 列出相应真值表ABCCBABCACBAF 3 列出逻辑函数式BCACCB

27、AFABC00010111101111 4 得出最简式用卡诺图对上式进行化简:第38页/共70页BCACCBABCACCBAF AB C& & & & 1 1 1 5 画出逻辑电路图显然,组合逻辑电路的设计步骤为:据题意确定输入、输出变量的逻辑形式;列出相关真值表;写出相应逻辑表达式;化简逻辑式;根据最简逻辑式画出逻辑电路图。应用非非定律对逻辑式变换,找出输出对输入的关系:对组合逻辑电路的设计问题,不作深入要求,学习者可根据需要自己进一步巩固提高。第39页/共70页1. 分析图示电路的逻辑功能2. 试设计一个三变量的判奇电路。BACACCBBFF1F2F3F4F

28、5F6B和C的功能第40页/共70页5.3 常用的组合逻辑电路器件1. 编码器 把若干个0和1按一定规律编排起来的过程称为。通过编码获得的不同二进制数的组合称为。代码是机器能够识别的、用来表示某一对象或特定信息的数字符号。 十进制编码或某种特定信息的编码难于用电路来实现,数字电路中通常采用二进制编码或二十进制编码。二进制编码是将某种特定信息编成二进制代码的电路;二十进制编码是将十进制的十个数码编成二进制代码的电路。 能实现把某种特定信息转换为机器识别的二进制代码的组合逻辑电路称为。第41页/共70页 一位二进制代码有0和1两种,可以用来表示2个信息;两位二进制代码有四种组合,可以用来表示4种信

29、息;而n位二进制代码有2n种组合,可以用来表示2n个信息。这种二进制编码在电路上较容易实现。(1)10线4线优先编码器 在数字系统中,当编码器同时有多个输入为有效时,常要求输出不但有意义,而且应按事先编排好的优先顺序输出,即要求编码器只对其中优先权最高的一个输入信号进行编码,具有此功能的编码器称为。优先编码器电路中,允许同时输入两个以上的编码信号。只不过优先编码器在设计时已经将所有的输入信号按优先顺序排了队,当几个输入信号同时出现时,优先编码器只对其中优先权最高的一个输入信号实行编码。第42页/共70页74LS147编码器的管脚排列图及逻辑符号 10线4线优先编码器是将十进制数码转换为二进制代

30、码的组合逻辑电路。常用的集成芯片有74LS147等。1 2 3 4 5 6 7 816 15 14 13 12 11 10 9AIIIIDU 1234CC空脚GND 98765BCIIIII 74LS147优先编码器是一个16脚的集成芯片,其中15脚为空脚,I1I9为信号输入端,AD为输出端。输入和输出均为低电平有效。74LS147优先编码器的管脚排列图 在优先编码器中,优先级别高的信号排斥优先级别低的信号,74LS147优先编码器中I9的优先级别最高,I1的优先级别最低,具有单方面排斥的特性。第43页/共70页74LS147优先编码器真值表 从真值表中可以看出,当无输入信号或输入信号中无低电

31、平“0”时,输出端全部为高电平“1”;若输入端I9为“0”时,不论其它输入端是否有输入信号输入,输出为0110;再根据其它输入端的情况可以得出相应的输出代码。 1 1 1 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 0 0 1 0 1 1 0 1 1 1 0 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 987654321 IIIIIIIIIABCD 第44页/共70页 74LS148优先编码器属于变量

32、编码器,其输出位数为n时,输入端的数量为2n。下面以74LS148为例,介绍这类编码器的功能及应用。(2)8线3线优先编码器74LS14800123SECC YIIIIGOUGND 127654YYSIIII1 2 3 4 5 6 7 816 15 14 13 12 11 10 974LS148的管脚排列图 当使能输入端S时,电路处于禁止编码状态,所有的输出端全部输出高电平“”;当使能输入端S时,电路处于正常编码状态,输出端的电平由I0 I7 的输入信号而定。 I7的优先级别最高, I0级别最低。 管脚排列图中,I0 I7为输入信号端,Y0 Y2为输出端,S为使能输入端,OE为使能输出端,GS

33、为片优先编码输出端。在表示输入、输出端的字母上,“”号表示低电平有效。 第45页/共70页74LS148编码器真值表 使能输出端OE 时,表示电路处于正常编码同时又无输入编码信号的状态。 片优先编码输出端GS时,表示电路处于正常编码且又有编码信号输入时的状态。1 11 00 10 10 10 10 10 10 10 1 1 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 0 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 11 1 1 0 0 0 0 0 1 0 1 00 1 11 0 01 0 11 1 01 1

34、 11000000000输 出输 入I0I2I1I3I5I4I7I6SY2Y0OEGSY1第46页/共70页74LS148编码器的逻辑功能电路图7I2Y1Y0Y6I5I4I3I2I1I0I 由74LS148变量编码器功能电路图可看出:当某个输入低电平时,按优先级别,输出分别为000、001、010。 输出也是低电平有效,不在线上的视为高电平“1”。000001010011100101110111第47页/共70页74LS148变量编码器的扩展应用 利用使能端的作用,可以用两块74LS148扩展为16线4线优先编码器。 当高位芯片的使能输入端为“0”时,允许对I8I15编码,当高位芯片有编码信号

35、输入时,OE为1,它控制低位芯片处于禁止状态;若当高位芯片无编码信号输入时,OE为0,低位芯片处于编码状态。高位芯片的GS端作为输出信号的高位端,输出信号的低三位由两块芯片的输出端对应位相“与”后得到。在有编码信号输入时,两块芯片只能有一块工作于编码状态,输出也是低电平有效,相“与”后就可以得到相应的编码输出信号。89101112131415 IIIIIIIIS01234567 IIIIIIIIS01234567 IIIIIIII01234567 IIIIIIIISY0Y3Y2Y1OEGS第48页/共70页2. 译码器 译码和编码的过程相反。通过译码可将输入的二进制代码按编码时的原意译成对应的

36、特定信息或十进制数码输出。译码器是一个多输入、多输出的组合逻辑电路。它的作用是把机器识别的、给定的二进制代码“翻译”成为人们识别的特定信息,使其输出端具有某种特定的状态,并且在输出通道中相应的一路有信号输出。 译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数据分配、存储器寻址和组合控制信号等。 按功能的不同译码器可分为通用变量译码器、代码变换译码器和显示译码器,本节主要介绍变量译码器和显示译码器的外部工作特性和应用。第49页/共70页(1)变量译码器 变量译码器的输入、输出端的数量关系是:当有n个输入端,就有2n个输出端。而每一个输出所代表的函数对应于n个输入变量的

37、最小项。常见的变量译码器有3线8线译码器74 LS138, 4线16线译码器74LS154和带锁存的3线8线译码器74LS131等。6543210CC YYYYYYYUGND A A 712B2A210YGGGA1 2 3 4 5 6 7 816 15 14 13 12 11 10 9 由74LS138芯片的管脚排列图可看出,它是一个有16个管脚的数字集成电路,除电源、“地”两个端子外,还有三个输入端A2、A1、A0,八个输出端Y0Y7,三个使能端1、G2A、G2B。第50页/共70页74LS138变量译码器逻辑功能电路图7Y6Y5Y4Y3Y2Y1Y0Y2A1A0A2A1A0A2A1A0A第5

38、1页/共70页 0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0输 出输 入G2AA2G2BY3Y5

39、Y4A0A1G1Y2Y0Y7Y6Y174LS138译码器真值表 从真值表可看出,当输入使能端G1为低电平0时,无论其它输入端为何值,输出全部为高电平1;当输入使能端G2A和G2B中至少有一个为高电平1时,无论其它输入端为何值,输出全部为高电平1;当G1为高电平1、G2A和G2B同时为低电平0时,由A2、A1、A0决定输出端中输出低电平0的一个输出端,其它输出为高电平1。第52页/共70页 用两片74LS138可以构成4线16线译码器,连接方法如下图示:74LS138译码器的功能扩展 2B2A1210GGGAAA76543210 YYYYYYYYA0 76543210YYYYYYYY151413

40、12111098 YYYYYYYY 76543210YYYYYYYY 2B2A1210GGGAAAA1A2“1” A3 A3、A2、A1、A0为扩展后电路的信号输入端,Y15Y0为输出端。当输入信号最高位A30时,高位芯片被禁止,Y15Y8输出全部为“1”,低位芯片被选中,低电平“0”输出端由A2、A1、A0决定。A31时,低位芯片被禁止,Y7Y0输出全部为“1”,高位芯片被选中,低电平“0”输出端由A2、A1、A0决定。第53页/共70页逻辑函数FABBCAC 的最小项为: 用74LS138还可以实现三变量或两变量的逻辑函数。因为变量译码器的每一个输出端的低电平都与输入逻辑变量的一个最小项相

41、对应,所以当我们将逻辑函数变换为最小项表达式时,只要从相应的输出端取出信号,送入与非门的输入端,与非门的输出信号就是要求的逻辑函数。利用74LS138实现逻辑函数FABBCAC Fm(1,2,3,4,5,6)构成的逻辑电路图74LS138译码器可实现逻辑函数CB“1”A 76543210YYYYYYYY 2B2A1210GGGAAA0001011110111111CBCABA第54页/共70页(2)显示译码器 用来驱动各种显示器件,把用二进制代码表示的数字、文字、符号翻译成人们习惯的形式直观显示出来的电路称为。数码显示管是常用的显示器件之一。数码管产品外形图1)数码显示器常用的数码显示管有半导

42、体发光二极管构成的和液晶数码管两类。数码管是用某些特殊的半导体材料分段式封装而成的显示译码器常见器件 。半导体LED数码管的基本单元是PN结,目前较多采用磷砷化镓做成的PN结,当外加正向电压时,就能发出清晰的光。第55页/共70页 单个PN结可以封装成发光二极管,多个PN结可以按分段式封装成半导体数码管,其管脚排列如图所示。 数码管将十进制数码分成七段,每一段都是一个发光二极管,七个发光二极管有共阴极和共阳极两种接法。前者某一段接高电平时发光,后者某一段接低电平时发光。管脚排列图 a b c d a e f g h g e d cbf共阴极七段管a b c d e f g h UCC a b

43、c d e f g h 共阳极七段管第56页/共70页 半导体数码管在使用时每个管要串联约100的限流电阻。常用的共阴极数码显示器真值表如下:第57页/共70页2)七段显示译码器 七段显示译码器是用来与数码管相配合、把二进制BCD码表示的数字信号转换为数码管所需的输入信号。常用的七段显示译码器型号有:74LS46、74LS47、74LS48等。GNDAARBILTAA0312 g CCe d c b a fU1 2 3 4 5 6 7 816 15 14 13 12 11 10 9BI/RBO 图示为集成显示译码器74LS48的管脚排列图。其中A2A0为输入端;ag为输出端,还有电源端和“地”

44、端;其余为控制端。 正常工作状态下,LT、BI/RBO和RBI悬空或接高电平,在A3、A2、A1、A0端输入一组8421BCD码,在输出端可得到一组7位的二进制代码,代码组送入数码管,数码管就可以显示与输入相对应的十进制数。第58页/共70页 常用的七段显示译码器还有 CC4511等CMOS集成电路。这种集成电路不允许任何引线端子悬空,在连接电路时必须要加以注意。GNDAALTAA0312 LE g CCe d c b a fU1 2 3 4 5 6 7 816 15 14 13 12 11 10 9BI 图示为集成显示译码器CC4511的管脚排列图。其中A2A0为输入端;ag为输出端,还有电

45、源端和“地”端;其余为控制端。 正常工作状态下,LT、BI需接高电平,LE锁定端应始终接低电平,均处无效态,在数据输入端A3、A2、A1、A0输入一组8421BCD码,在输出即可得到一组7位的二进制代码,代码组送入数码管,就可以显示与输入相对应的十进制数。第59页/共70页74LS48 功能真值表0 0 0 0 0 0 01 1 1 1110 0 0 1 1 1 11 1 1 0111 0 0 1 0 1 11 1 0 1110 1 0 0 0 1 11 1 0 0110 0 1 1 0 0 11 0 1 1110 0 0 1 1 0 11 0 1 0111 1 1 0 0 1 11 0 0

46、1111 1 1 1 1 1 11 0 0 0111 1 1 0 0 0 00 1 1 1110 0 1 1 1 1 10 1 1 0111 0 1 1 0 1 10 1 0 1110 1 1 0 0 1 10 1 0 0111 1 1 1 0 0 1 0 0 1 1111 1 0 1 1 0 1 0 0 1 0110 1 1 0 0 0 00 0 0 1111 1 1 1 1 1 00 0 0 01110 0 0 0 0 0 00 0 0 00010 0 0 0 0 0 0 01 1 1 1 1 1 1 10功能显示a b c d e f gA3A2A1A0BI/RBORBOLT试灯熄灭灭

47、0显示0显示1显示2显示3显示4显示5显示6显示显示9显示8显示7无显示显示显示显示显示第60页/共70页CC4511 功能真值表输入输入输出输出LEA3A2A1A0abcdefg显示字形0108100消隐11000000110000111100010211000113110010041100101511001106110011171101000811010019LTBI第61页/共70页3. 数值比较器 在数字系统中,特别是在计算机中都需具有运算功能,而比较两个数A和B的大小就是一种简单的运算。根据比较的结果决定下一步的操作。具有这种功能的电路称为数值比较器。(1)一位数值比较器 当对两个一位二进制数A和B进行比较时,数值比较器的比较结果有三种情况,AB、AB和AB。其比较关系见下表:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论