



下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、 应用32通道256级灰度高压驱动芯片HV632HV632是Supertex公司2003年推出的一种80V,32通道显示器驱动芯片,具有256级灰度控制能力,是为平板显示器设计的。采用该公司的HVCMOS技术,5VCMOS输入,内含全集成低压CMOS逻辑,支持较高显示分辨率的脉宽调制灰度转换。HV632还有一条8位数据总线,适用于快速移动的显示图像和每个显示象素有256级灰度的分辨。另外他还有10MHz的频移和计数时钟频率,20MHz的数据传送速率以及输出极性控制等特点。1HV632的引脚功能HV632的引脚排列HV632是Supertex公司20
2、03年推出的一种80 V,32通道显示器驱动芯片,具有256级灰度控制能力,是为平板显示器设计的。采用该公司的HVCMOS技术,5V CMOS输入,内含全集成低压CMOS逻辑,支持较高显示分辨率的脉宽调制灰度转换。HV632还有一条8位数据总线,适用于快速移动的显示图像和每个显示象素有256级灰度的分辨。另外他还有10 MHz的频移和计数时钟频率,20 MHz的数据传送速率以及输出极性控制等特点。1 HV632的引脚功能HV632的引脚排列如图1所示,其采用三边64引脚封装,管脚功能如下:13脚(NC):一般为空,不连接;419脚(HVoutl7HVout 32):高压输出;2021脚(GND
3、):低压数字地信号;22脚(HVGND):高压地信号;23脚(Vpp):高压电源信号,取值为1280 V之间;24脚(CSI):片选输入信号,该信号使能时,本芯片接收数据输入;25脚(CSO):片选输出信号,一般该信号与CSI同对出现,作用是选通下一块芯片,在这两个引脚的作用下, HV632芯片不只能单片使用,还可以多片相连接使用;26脚(BLANK):输入信号,具有重置计数器和高压输出的功能。当BLANK为高电平时,计数器被重置,32路的高压输出全为低电平;2730脚(DlD4):二进制数据总线输入;31脚(Count Clock):输入到计数器的计数时钟信号,频率最大不超过10 MHz;3
4、2脚(POL):输出极性控制信号,在该HV632芯片中,POL为高电平或者为低电平时,高压输出HVout极性相反;33脚(Load Count):初始化计数器的一个输入信号;34脚(Shift Clock):移位时钟信号,双沿触发,也即在该信号的上升沿和下降沿都读入8位数据总线输入信号,频率最大不超过10 MHz;35脚(NC):一般为空,不连接;3639脚(D5D8):二进制数据总线输入;40脚(VDD):数字电源信号,取值为4.55.5 V之间;4142脚(NC):一般为空,不连接;43脚(Vpp):高压电源信号;44脚(HVGND):高压地信号;45脚(NC):一般为空,不连接;4661
5、脚(HVoutlHVoutl6):高压输出;6264脚(NC):一般为空,不连接;2 HV632的结构原理HV632的结构框图如图2所示。根据结构图简述其工作原理:8位二进制总线数据通过D1D8口输入到Data Latch(数据锁存器)中,在移位时钟(Shift Clock)的上下沿分别进行锁存,每16个Shift Clock脉冲为一组,因此可以锁存32个8位二进制数据,在第一个Shift Clock脉冲的上升(或下降)沿读入的数据锁存到Data Latch1,并与高压输出HVout1相对应,依此类推,最后一个8位二进制数据锁存到Data Latch32中,并与高压输出HVout32相对应。每
6、一个数据锁存器锁存的数据都会在Comparator(比较器)中与8 B Counter(8位计数器)的输出进行比较,当锁存器中的数据与8位计数器的输出相匹配时,高压输出HVout跳变。因为该8位计数器是一个可逆计数器,所以在一个完整的可逆计数周期内,会有两次相匹配的情况,随着DD8输入的不同,输出的脉冲宽度会随之改变,从而达到脉宽调制的作用。2.1 Logic部分图2所示的HV632结构框图中含有2个Logic部分,其中一部分指的是连接比较器和异或门的逻辑部分,该部分的电路实际上就是一个带有置位功能边沿的D触发器,置位信号通过BLANK作用,BLANK为高时,高压输出全为低电平。另外,BLAN
7、K在计数器中也有作用,因此,在介绍该芯片引脚功能时指出,BLANK信号具有重置计数器和高压输出的功能。Logic的另一部分指的是连接有输入信号CSI和Shiftclk,输出信号CSO的部分。该电路的作用就是实现片选信号的输入与输出,每一个输入信号CSI脉冲的到来,都会产生一个片选输出脉冲,每一个CSI和CSO信号之间都相隔16个Shift Clock脉冲,又因为Shift Clock是双沿触发,从而在一组CSI和CSO信号之间能够读入32个8位二进制数据,实现32通道的输出。该结构的仿真波形如图3所示。2.2 高压输出部分高压输出部分实现了低压驱动高压,其电路是模拟的,因此,利用Spice语言
8、进行了描述和模拟,最终结果显示,该电路确实实现了低压驱动高压。其结构利用Spice语言描述如下:仿真结果见图4。输入信号存在这样的逻辑关系A=C=B,这是由和该结构相连的前一个逻辑结构的输出决定的,3个输入信号的电位最高均不超过5 V。由图可以看出,当A为高电平时,输出Y=0;当A为低电平时,输出Y=Vpp,Vpp为80 V高压,由此实现了低压驱动高压。2.3 其他部分Data Latch(数据锁存器)采用由二选一选择器组成的边沿D触发器实现数据锁存:在CP的下降沿到来时,输出Q随着输入D的变化而变化;在CP的上升沿到来时,起到锁存作用。该数据锁存器结构简单,便于集成。8b Counter(8
9、位计数器)是一种以二选一选择器组成的触发器作为其主体、带有加减控制模块的单时钟结构8位可逆计数器,具有异步置位功能。其置位信号就是BLANK,高电平有效。2.4 HV632输出波形图5所示即为HV632芯片的输出波形,图中D8D1即为8 b Counter所输出的8位计数结果,仿真时8位数据总线的输入DS-D1选11111101,在t1时刻,计数器的输出为00000010,正好是8位输入信号的取反,此时,这两组信号相匹配,输出HVOUT22跳变。又由于计数器是可逆计数器,当D8-D1减到00000000后又再由00000000递增,直到加到00000010,即t2时刻时再次匹配,这时HVOUT22又跳变。由图中可以看出,t1到t2这段时间的脉冲宽度是由8位总线输入决定的,随着DS-D1的输入的不同,输出的脉冲宽度会随之进行改变,从而达到脉宽调制的作用。3 结语HV632适用于平板显示器,例如FED(场致发光显示器),支持较高显示分辨率的脉宽调制灰度转换。HV632不仅适用于FED,还适用于聚合体液晶、真空荧光管和电致发光,他还适用于高数据率的显示应用,特别适合需要达到20 MHz以上和高速率和输出电压在1280 V之间的产品上。使用HV632还可减少总的元件
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年劳动者如何正确签订电子劳动合同
- 绝缘材料合同范本
- 合同范本模板简约清晰
- 委托资金保管合同范本
- 股权设计咨询合同范本
- 承包平台经营合同范本
- 核酸采样人员合同范本
- 解除卖买合同范本
- 客户销售产品合同范本
- 木材搬迁合同范本
- 2025高级会计师考试试题及答案
- 2025-2030中国特高压电网建设规划与设备需求分析报告
- 2026版赢在微点顶层设计大一轮物理-专题提升二十 测量电阻的其他几种方法
- 2025年辽宁省地质勘探矿业集团有限责任公司校园招聘笔试备考题库带答案详解
- 初中英语新课程标准测试试题及答案3套
- 如何开展课题研究
- 炼钢厂电工应知应会考试题库500题(含各题型)
- GB/T 5069-2007镁铝系耐火材料化学分析方法
- GB/T 40565.2-2021液压传动连接快换接头第2部分:20 MPa~31.5 MPa平面型
- 旅游区奖惩制度管理办法
- 儿童生长发育监测课件
评论
0/150
提交评论