FPGA实现时分多址的一种改进型方法_第1页
FPGA实现时分多址的一种改进型方法_第2页
FPGA实现时分多址的一种改进型方法_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、FPGA实现时分多址的一种改进型方法    摘要:利用FPGA实现时分多址的方法有很多种,但大多数方法都对FPGA芯片资源的占用非常巨大。针对这一问题,提出一种改进型方法来实现时分多址。通过使用FPGA芯片内部的双口随机访问存储器(双口RAM),利用同一块RAM采用两套时钟线,地址线和数据线,例化双口RAM的IP核后,在占用较少FPGA芯片资源的前提下,信号实现了时分多址格式的传输。通过对程序进行仿真和验证,证明了该算法的可用性,与传统方法相比,芯片资源的占用率明显降摘要:利用FPGA实现时分多址的方法有很多种,但大多数方法都对FPGA芯片资源的占用非常

2、巨大。针对这一问题,提出一种改进型方法来实现时分多址。通过使用FPGA芯片内部的双口随机访问存储器(双口RAM),利用同一块RAM采用两套时钟线,地址线和数据线,例化双口RAM的IP核后,在占用较少FPGA芯片资源的前提下,信号实现了时分多址格式的传输。通过对程序进行仿真和验证,证明了该算法的可用性,与传统方法相比,芯片资源的占用率明显降低。关键词:时分多址;现场可编程门阵列;双口随机访问存储器;IP核;芯片资源    随着现代通信技术的发展,各种多址技术在日常生活中的应用正变得越来越广泛。所谓多址技术,是指许多用户同时使用同一频谱,采用不同的处理技术,使不同用户

3、信号之间互不干扰地被分别接收和解调。多址技术分为频分多址(FDMA)、码分多址(CDMA)、时分多址(TDM-A)。频分多址是以不同的频率信道实现通信,码分多址是以不同的代码序列实现通信,而时分多址是以不同的时隙实现通信,它是一种实现共享传输介质或网络的通行技术。    时分多址技术把时间分割成周期性的帧,每一帧再分割成若干个时隙,通过介质或者网络发送信号。在满足定时和同步的条件下,接收方可以分别在各个时隙中接收到对应的信号而不混扰。时分多址技术具有保密性较高,传输容量较大等特点。    目前,利用FPGA实现多路信号的时分多址帧格式

4、来进行传输的方法众多,但大多数方法都是通过使用FPGA芯片大量的门电路构成寄存器来实现时分多址。该类方法将占用大量的FIGA资源,导致单片FPGA可实现的功能大大减少,提高了工程成本,甚至对于一些资源较少的FPGA芯片,该类方法无法实现时分多址传输。本文提出了一种基于IP核的方法来实现时分多址,利用芯片内部的Block SelectRAMResource(BRAM)存储数据,节约了大量的逻辑门资源,使单片FPGA芯片能完成更多的逻辑功能。1 理论分析11 IP核    IP核(Intellectual Property core)是一段具有特定电路功能的硬件描述语

5、言程序,该程序与集成电路的工艺无关,可以移植到不同的半导体工艺中去生产基础电路芯片。利用IP核设计电子系统,引用方便,修改基本元件的功能容易。IP核模块有行为(Behavior)、结构(Str-ucture)和物理(Physical)3级不同程度的设计,对应描述功能行为的不同分为3类,即软核、完成结构描述的固核和基于描述并经过工艺验证的硬核。12 BRAM(Block SeleetRAM Resource)    FPGA内部的资源种类比较复杂,主要包括了以下几个部分:输入输出模块(InputOutput Blocks,IOB)、可配置逻辑单元(Configur-

6、able Logic Blocks,CLB)、Block SelectRAM、乘法器、数字时钟管理单元(DCM)、布线资源(Routing Resources)等。本文提出的算法正是利用芯片内部集成的Block SelectRAM实现时分多址方式的传输,从而节约出大量的CLB以便单片FPGA能完成更多的功能。    FPGA芯片内部集成的每一块BRAM都是物理上的双口随机访问存储器(双口RAM),它有两套完全独立的数据线,地址线和读写控制线,并允许两个独立的系统同时对该存储器进行随机性的访问,即共享式多端口存储器。    双口RAM最

7、大的特点是存储数据共享。一个存储器配备两套独立的地址,数据和控制线,允许两个独立控制器同时异步的访问存储单元。因为数据共享,就必须存在访问仲裁控制。内部仲裁逻辑控制提供以下功能:对同一地址单元访问的时序控制;存储单元数据块的访问权限分配;信令交换逻辑等。    BRAM的工作类似于寄存器的工作方式,控制信号、地址信号以及输入输出数据信号必须要在时钟沿的建立时间内保持有效,BRAM会在这个时钟周期进行读写操作来输出结果或写入数据。其读写方式分为3种,分别是对地址进行读和写、只读、只写。13 算法实现    第1步,例化双口RAM的IP核

8、,将程序的输入输出与双口RAM的输入输出进行映射。    第2步,通过双口RAM的第一套端口将输入信号存储到RAM中,通过双口RAM的第二套端口将存储到RAM中的数据读出。    以4路信号为例,假设每路输入信号的采样率是48kHz,采样位数是64 bit,则每路输入信号的位时钟是3072 MHz,在第一个48 kHz的采样周期内,当采到3072 MHz位时钟的下降沿时,将输入地址递增1。则在接下来的位时钟的上升沿,根据所例化的双口RAM的IP核,4路输入数据将存储到双口RAM当前输入地址所对应的存储器地址中,等待读取。由于共有4路信

9、号,即输入信号宽度为4位,则存储到双口RAM中的数据宽度也应为4位,其中,每个地址中的所存储数据的第一位对应第一路输入信号,第二位对应第二路输入信号,以此类推。此时需要的双口RAM的大小位64x4 bit。    在下一个48 kHz的周期内,与前面类似,将4位宽度的输入数据继续存储到双口RAM新的64个4位的存储空间,同时,应将上个48 kHz周期所存储的前64个4位数据读出,并且准备以时分多址的格式传输出去。    第3步,将从第二套端口读出的数据以时分多址的帧格式传输出去。    要想4路输入信号以

10、时分多址的格式传输,应该将48 kHz时间周期划分为4个时间周期,在划分的每一个时间周期内,读取一遍双口RAM中存储的数据。首先,应在划分的第一个时间周期内把读出的64个4位数据的第一位送给时分多址的输出,然后回到起始地址,在划分的第二个时间周期内再重新读出一次64个4位数据,把数据的第二位送给时分多址的输出,以此类推,直到4路数据全部输出。由于在一个48 kHz周期内要重复读取双口RAM中的数据4次,所以此时位时钟的频率要提高到原来的4倍,因此,读取数据的位时钟频率应该为12288 MHz。    在接下来的一个48 kHz周期内,将双口RAM中后64个4位存储空间内的数据以与上面相同的方式发送出去,同时,由于前64个4位的存储空间的数据已

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论