




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、成绩:计算机原理实验室实验报告课 程 : 计算机组成原理 姓 名 : 袁通 专 业 : 软件工程 学 号 : 152056136 日 期 : 2017年6月 太原工业学院计算机工程系实验一:运算器实验实验环境PC机Win 2007(旗舰版proteus仿真器实验日期1 实验内容基本要求1. 熟悉proteus仿真系统2. 设计并验证4位算数逻辑单元的功能扩展要求1.实现8位二进制算数逻辑单元思考内容思考单总线,双总线和三总线结构在设计上的异同2 理论分析或算法分析(1) 理论分析:ALU能进行多种算术运算和逻辑运算。4位ALU-74LS181能进行16种算术运算和逻辑运算,功能表如下所示:工作
2、选择逻辑运算(M=1)算术运算(M=0)S3 S2 S1 S0逻辑运算CN=1(无进位)CN=0(有进位)0 0 0 0 F=/AF=AF=A加10 0 0 1F=/(A+B)F=(A+B)F=(A+B)加10 0 1 0F=(/A)BF=A+/BF=(A+/B)加10 0 1 1F=0F=负1(补码形式)F=00 1 0 0F=/(AB)F=A加A(/B)F=A加A/B加10 1 0 1F=/BF=(A+B)加A/BF=(A+B)加A/B加10 1 1 0F=ABF=A减B减1F=A减B0 1 1 1F=A/BF=A(/B)减1F=A(/B)1 0 0 0F=/A+BF=A加ABF=A加AB
3、加11 0 0 1F=/( AB)F=A加BF=A加B加11 0 1 0F=BF=(A+/B)加ABF=(A+/B)加AB加11 0 1 1F=ABF=AB减1F=AB1 1 0 0F=1F=A加AF=A加A加11 1 0 1F=A+/BF=(A+B)加AF=(A+B)加A加11 1 1 0F=A+BF=(A+/B)加AF=(A+/B)加A加11 1 1 1F=AF=A减1F=A(2) 基本要求和扩展要的主要区别: 基本只利用了一个74ls181,由A和B两个操作数,实现基本的4位2进制数的运算。而扩展要求使用了2个74ls181,1个位AB操作数的第四位第2个是AB操作数的高四位,低位芯片的
4、进位输出端Cn+4 与高位芯片的进位输入端Cn 相连,使低4 位运算产生的进位送进高4位运算中。实现8位二进数的16中操作。三实现方法(含实现思路、程序流程图、实验电路图和源程序列表等)(1)设计并验证4位算数逻辑单元的功能: ALU-74LS181引脚说明:M=1逻辑运算,M=0算术运算引脚说明M状态控制端M=1逻辑运算;M=0算术运算。S3 S2 S1 S0运算选择控制S3 S2 S1 S0决定电路执行哪一种算术A3 A2 A1 A0运算数1,引脚3为最高位B3 B2 B1 B0运算数2,引脚3为最高位Cn 最低位进位输入Cn=0有进位,Cn=1无进位;Cn+4本片产生的进位信号Cn+4=
5、0有进位,Cn+4=1无进位;F3 F2 F1 F0F3 F2 F1 F0运算结果,F3为最高位(2)74LS181的A3 A2 A1 A0,B3 B2 B1 B0作为输入端口,分别输入二进制数值,然后用运算选择控制端口S3 S2 S1 S0来选择执行什么操作,通过改变控制端口的操作来观察输出结果的不同。(3)实现输入输出锁存输入设备数据开关经一个三态门(74LS273)和数据总线相连。输出设备经一锁存器(74LS273)实现,盖锁存起的输入端和数据总线相连,输出端以二进制的形式输出结果。实验电路如下图所示:四实验结果分析(含执行结果验证、输出显示信息、图形、调试过程中所遇的问题及处理方法等)
6、(一)1. 基本实验验证74LS181型4位ALU的逻辑算术功能,填写下表(下表中的“/”表示求反):S3S2S1S0A3A2A1A0B3B2B1B0算术运算(M=0)逻辑运算(M=1)CN=1(无进位)CN=0(有进位)100100011001F=A加B(图1)F=A加B加1(图2)F=/(AB)(图3)图1图2图32.扩展实验扩展电路图:S0S1S2S3数据A数据B算术运算(M=0)逻辑运算(M=1)CN=1(无进位)CN=0(有进位)10010001100100011001F=00110010(图1)F=00110011(图2)F=11111111(图3)实验结果验证图1图2图3(2)
7、思考问题:思考单总线,双总线和三总线结构在设计上的异同 1. 单总线结构:只有一条系统总线,所有部件通过系统总线接入。各大部件都连接在单一的一组总线上,故将这个单总线称为系统总线。 2. 双总线结构:在单总线的基础上增加一条专用于CPU和主存之间的数据传送通路。这种结构保持了单总线系统简单、易于扩充的优点,但又在CPU和主存之间专门设置了一组高速的存储总线,使CPU可通过专用总线与存储器交换信息,减轻了系统的负担。 3. 三总线结构:在双总线系统的基础上增加I/O总线形成的。其中,系统总线是CPU、主存和通道(IOP)之间进行数据传送的公共通道,而I/O总线是多个外部设备与通道之间进行数据传送的公共通道。5 结论 通过这次实验的完成,我学会了系统的应用,以及怎样绘制一个74LS181的寄存器,从而在寄存器中实验算数运算的过程。 完成了本次实验要求的设计并验证了4位算数逻辑单元、实现输入输出锁存、实现8位算数逻辑单元的实验内容。 虽然这是计算机组成原理的第一个实
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 颌下痈的临床护理
- 2025二手房买卖合同模板
- 深圳初一生物试卷及答案
- 陕西去年高考试卷及答案
- 厦门上年中考试卷及答案
- 2025授权店特许合同协议样本
- 农药抗病虫害效果研究考核试卷
- 糖果的糖果品牌故事与品牌价值塑造考核试卷
- 2025物业租赁合同范本
- 电子元器件在智能手表中的应用考核试卷
- GB/T 9661-1988机场周围飞机噪声测量方法
- GB 29541-2013热泵热水机(器)能效限定值及能效等级
- FZ/T 07019-2021针织印染面料单位产品能源消耗限额
- 重症医学科各项规章制度汇编
- 社会组织培训概述课件
- 春节作文优秀课件
- 三角函数的应用论文Word版
- 农业创业风险控制与防范培训课件
- 生物制造国内外状况课件
- 幼儿园大班数学口算练习题可打印
- 药物临床试验管理和质量控制课件(PPT 55页)
评论
0/150
提交评论