版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、2018年自考微型计算机及其接口技术笔记串讲汇总微处理器一一由运算器、控制器、寄存器阵列组成微型计算机一一以微处理器为基础,配以内存以及输入输出接口电路和相应的辅助电路而构成的裸机微型计算机系统一一由微型计算机配以相应的外围设备及其它软件而构成的系统单片机一一又称为微控制器”和嵌入式计算机”,是单片微型计算机单板机一一属于计算机系统总线是CPU、内存、I/O接口之间相互交换信息的公共通路,由数据总线(双向、地址总线和控制总线组成b5E2RGbCAP微机系统中的三种总线:1. 片总线,兀件级总线2. 内总线(l-BUS,系统总线3. 外总线(E-BUS,通信总线第2章80X86处理器8086CP
2、U两个独立的功能部件:1. 执行部件(EU,由通用计算器、运算器和EU控制系统等组成,EU从BIU的指令队列获得指令并执行plEanqFDPw2. 总线接口部件(BIU,由段寄存器、指令指针、地址形成逻辑、总线控制逻辑和指令队列等组成,负责从内存中取指令和取操作数DXDiTa9E3d8086CPU的两种工作方式:1. 最小方式,MN/MX接+5V(MX为低电平,用于构成小型单处理机系统支持系统工作的器件:(1时钟发生器,8284A(2总线锁存器,74LS373(3总线收发器,74LS245控制信号由CPU提供2. 最大方式,MN/MX接地(MX为低电平,用于构成多处理机和协处理机系统支持系统工
3、作的器件:(1时钟发生器,8284A(2总线锁存器,74LS373(3总线收发器,74LS245(4总线控制芯片,8288控制信号由8288提供指令周期、总线周期、时钟周期的概念及其相互关系:1. 执行一条指令所需要的时间称为指令周期2. 一个CPU同外部设备和内存储器之间进行信息交换过程所需要的时间称为总线周期3. 时钟脉冲的重复周期称为时钟周期4. 一个指令周期由若干个总线周期组成,一个总线周期又由若干个时钟周期组成5. 8086CPU的总线周期至少由4个时钟周期组成6. 总线周期完成一次数据传输包括:传送地址,传送数据等待周期一一在等待周期期间,总线上的状态一直保持不变空闲周期一一总线上
4、无数据传输操作MMX多媒体扩展SEC单边接口,PENTIUM2的封装技术SSE数据流单指令多数据扩展,PENTIUM3的指令集乱序执行一一不完全按程序规定的指令顺序执行(PENTIUMPRO>推测执行一一遇到转移指令时,不等结果出来便先推测可能往哪里转移以便提前执行(PENTIUMPRO>8086CPU逻辑地址与物理地址的关系:1. CPU与存储器交换信息,使用20位物理地址2. 程序中所涉及的都是16位逻辑地址3. 物理地址=段基值*16+偏移地址4. 20条地址线=1M,(OOOOOHFFFFFH。16条数据线=64K,(0000HFFFFH>RTCrpUDGiT5. 段
5、起始地址必须能被16整除8086的结构,各引脚功能,全部要掌握(教科书P14P18>复位(RESET>时CPU内寄存器状态:1. PSW(FR>、IP、DS、SS、ES清零2. CS置FFFFH3. 指令队列变空8086CPU外部总线16位,8088CPU外部总线8位80286CPU:1. 16位CPU2. 两种工作方式:(1>实地址方式,使用20条地址线,兼容8086全部功能(2>保护虚地址方式,使用24条地址线,有16M的寻址能力80386CPU:1.32位CPU2. 数据线32位3. 地址线32位,直接寻址4GB4. 内部寄存器32位5. 三种存储器地址空间
6、:逻辑地址,线性地址,物理地址6. 三种工作方式:实方式,保护方式,虚拟8086方式80486CPU:1. 采用RISC2. 集成FPU和CACHE第3章存储器及其接口半导体存储器分类:1. 随机存取存储器,RAM(1>静态RAM,SRAM(HM6116,2K*8>(2>动态RAM,DRAM,需要刷新电路(2164,64K*1>2. 只读存储器,ROM(1>PROM,可编程ROM,一次性写入ROM(2>EPROM,可擦除可编程ROM(INTEL2732A,4K*8>(3>EEPROM,电可擦除可编程ROM半导体存储器的性能指标:1存储容量2. 存
7、取速度(用两个时间参数表示:存取时间,存取周期>3. 可靠性4. 性能/价格比内存条及其特点:内存条是一个以小型板卡形式出现的存储器产品,它的特点是:安装容易,便于用户进行更换,也便于扩充内存容量5PCzVD7HxAHM6116、2164、INTEL2732A的外特性(教科书P50P53>INTEL2732A的6种工作方式:1. 读2. 输出禁止3. 待用4. 编程5. 编程禁止6. INTEL标识符实现片选控制的三种方法:1. 全译码2. 部分译码(可能会产生地址重叠>3. 线选法地址重叠一一多个地址指向同一存储单元存储器芯片同CPU连接时应注意的问题:1. CPU总线的负
8、载能力问题2. CPU的时序同存储器芯片的存取速度的配合问题16位微机系统中,内存储器芯片的奇偶分体:1. 1M字节分成两个512K字节(偶存储体,奇存储体>2偶存储体同低8位数据总线(D7D0>相连接,奇存储体同高8位数据总线(D15D8>相连接jLBHrnAlLg3. CPU的地址总线A19A1同两个存储体中的地址线A18A0相连接,CPU地址总线的最低位A0和BHE(低电平>用来选择存储体XHAQX74J0X4. 要访问的16位字的低8位字节存放在偶存储体中,称为对准字,访存只需要一个总线周期。要访问的16位字的低8位字节存放在奇存储体中,称为未对准字,访存需要两
9、个总线周期LDAYtRyKfE5. 8088CPU数据总线是8位,若进行字操作,则需要两个总线周期,第一个周期访问低位,第二个周期访问高位Zzz6ZB2Ltk存储器的字位扩展,考试必考(教科书P71习题2、习题6>74LS138的综合应用必须熟练掌握,考试必考:(教科书P55P58。P71P72习题7、习题8。P231第五2题>dvzfvkwMI11. 存储器芯片的地址范围2. 地址线的连接(片内地址,片外地址>3. 数据线的连接4. 控制线的连接(片选信号CE,写信号WE,输出信号OE等,以上信号都为低电平>来第4章输入输出与中断I/O接口一一把外围设备同微型计算机连
10、接起来实现数据传送的控制电路称为外设接口电路”,即I/O接口I/O端口一一I/O接口中可以由CPU进行读或写的寄存器被称为端口”外设接口与CPU的信息传送:1. 外设接口通过微机总线(片总线、内总线、外总线与CPU连接2. CPU同外设接*换的三种信息:(1数据信息,包括数字量、模拟量和开关量(2状态信息,表示外设当前所处的工作状态(3控制信息用于控制外设接口的工作3. 数据信息、状态信息、控制信息都是通过数据总线来传送的I/O端口的编址方式及其特点:1独立编址(专用的I/O端口编址存储器和I/O端口在两个独立的地址空间中(1优点:I/O端口的地址码较短,译码电路简单,存储器同I/O端口的操作
11、指令不同,程序比较清晰。存储器和I/O端口的控制结构相互独立,可以分别设计rqyn14ZNXI(2缺点:需要有专用的I/O指令,程序设计的灵活性较差2. 统一编址(存储器映像编址存储器和I/O端口共用统一的地址空间,当一个地址空间分配给I/O端口以后,存储器就不能再占有这一部分的地址空间EmxvxOtOco(1优点:不需要专用的I/O指令,任何对存储器数据进行操作的指令都可用于I/O端口的数据操作,程序设计比较灵活。由于I/O端口的地址空间是内存空间的一部分,这样,I/O端口的地址空间可大可小,从而使外设的数量几乎不受限制SixE2yXPq5(2缺点:I/O端口占用了内存空间的一部分,影响了系
12、统的内存容量。访问I/O端口也要同访问内存一样,由于内存地址较长,导致执行时间增加6ewMyirQFL微机系统中,数据传送的控制方式:1. 程序控制方式,以CPU为中心,数据传送的控制来自CPU,通过预先编制好的程序实现数据的传送2. DMA方式,直接存储器访问,不需要CPU干预,也不需要软件介入的高速传送方式程序控制传送方式分为三种:1. 无条件传送方式,又称同步传送方式”,用于外设的定时是固定的而且是已知的场合,外设必须在微处理器限定的指令时间内准备就绪,并完成数据的接收或发送kavU42VRUs2. 查询传送方式,当CPU同外设工作不同步时,为保证数据传送的正确而提出的,CPU必须先对外
13、设进行状态检测,若外设已准备好”,才进行数据传送y6v3ALoS893中断传送方式,解决了无条件传送方式”和查询传送方式”只能串行工作的缺点,为了使CPU和外设之间可以并行工作,提出中断传送方式,采用中断方式传送数据时,CPU从启动外设到外设就绪这段时间,仍在执行主程序,当中断服务程序”执行完毕后,则重新返回主程序DMA操作的基本方法:M2ub6vSTnP1. 周期挪用,DMA乘存储器空闲时访问存储器,周期挪用不减慢CPU的操作2. 周期扩展,CPU与DMA交替访问存储器,这种方法会使CPU处理速度减慢,一次只能传送一个字节3.CPU停机方式,CPU等待DMA的操作,这是最常用的DMA方式,由
14、于CPU处于空闲状态,所以会降低CPU的利用率OYujCfmUCwDMAC及其传送方式:1. 在DMA传送方式中,对数据传送过程进行控制的硬件称为DMA控制器,即:DMAC2. DMAC的三种传送方式:(1单字节传送方式(2成组传送方式(3请求传送方式DMAC的基本功能:1. 能接收外设的DMA请求信号,并能向外设发出DMA响应信号2. 能向CPU发出总线请求信号,当CPU发出总线响应信号后,能接管对总线的控制权,进入DMA方式3. 能发出地址信息,对存储器寻址并修改地址指针4. 能发出读、写等控制信号,包括存储器访问信号和I/O访问信号5. 能决定传送的字节数,并能判断DMA传送是否结束6.
15、 能发出DMA结束信号,释放总线,使CPU恢复正常工作8086中断的特点:1. 最多可处理256种不同的中断类型,每个中断都有一个中断类型码2. 外部中断(硬件中断。内部中断(软件中断8086内部中断的特点:1中断类型码或者包含在指令中,或者是预先规定的2. 不执行INTA总线周期3. 除单步中断外,任何内部中断都无法禁止4. 除单步中断外,任何内部中断的优先级都比任何外部中断的高中断向量表:1中断向量表是存放中断服务程序入口地址(即:中断向量的表格2它存放在存储器的最低端,共1024个字节,每4个字节存放一个中断向量(形成一个单元,一共可存256个中断向量eUts8ZQVRd3. 每个单元(
16、4字节高地址的两个字节存放中断向量的段基值,低地址存放偏移量4. 每个单元(4字节的最低地址为向量表地址指针,其值为对应的中断类型码乘48086中断系统、中断分类(南京大学出版的应试指导P50表格sQsAEJkW5T中断控制器的基本要求:1. 能控制多个中断源,实现中断传送2. 能对多个中断源同时发出的中断请求进行优先级判别3. 能实现中断嵌套4. 能提供对应中断源的中断类型码可编程中断控制器8259A的主要功能:1. 每一片8259A可管理8级优先权中断源,通过8259A的级联,最多可管理64级优先权的中断源2. 对任何一级中断源都可单独进行屏蔽,使该级中断请求暂时被挂起,直到取消屏蔽时为止
17、3. 能向CPU提供可编程的标识码,对于8086CPU来说就是中断类型码4. 具有多种中断优先权管理方式:(1完全嵌套方式(2自动循环方式(3特殊循环方式(4特殊屏蔽方式(5查询排序方式8259A的结构,由8个基本组成部分:1. IRR,8位中断请求寄存器,用来存放从外设来的中断请求信号IROIR72. IMR,8位中断屏蔽寄存器,用来存放CPU送来的屏蔽信号3. ISR,8位中断服务寄存器,用来记忆正在处理中的中断级别4. PR,优先级判别器,也称优先级分析器5. 控制逻辑6. 数据总线缓冲器7. 读/写逻辑8. 级联缓冲器/比较器其中,IRR、IMR、ISR、PR和控制逻辑五个部分是实现中
18、断优先管理的核心部件8259A的中断结束方式:1. EOI命令方式:(1普通EOI命令(2特殊EOI命令2. 自动EOI方式8259A的中断工作顺序(教科书P93P94第5章并行接口片选一一CE(低电平,确定当前对哪个芯片进行操作读写一一RD/WR(WR为低电平,决定CPU对I/O接口执行取出(读操作还是存入(写操作可编程一一通过计算机指令来选择接口芯片的不同功能和不同通道联络一一CPU通过外设接口芯片同外设交换信息时,接口芯片与外设间有一定的联络”信号:(1STB(低电平,选通信号(2RDY,就绪信号接口电路应包含的电路单元:1. 输入/输出数据锁存器和缓冲器2. 控制命令和状态寄存器3.
19、地址译码器4. 读写控制逻辑5. 中断控制逻辑简单I/O接口芯片和可编程I/O接口芯片的异同处:1. 相同点:都可实现CPU与外设间的数据传送,都具有暂存信息的数据缓冲器或锁存器2. 不同点:(1>简单接口芯片功能单一(2>可编程接口芯片具有多种工作方式,可用程序来改变其基本功能74LS373锁存器、74LS244缓冲器、74LS245数据收发器的外特性(教科书P100P103>GMslasNXkA可编程并行接口芯片8255A的结构:1. 数据总线缓冲器2. 三个8位端口:PA、PB、PC3.A组和B组的控制电路:A组控制PA和PC7PC4,B组控制PB和PC3PC04. 读
20、/写控制逻辑8255A的工作方式:1. 方式o基本输入/输出,输出锁存2. 方式1单向选通输入/输出,输入输出均锁存3. 方式2双向选通输入/输出,输入输出均锁存,仅限于A组使用8255A的应用要重点掌握,考试必考:1. 教科书P110P111表格2. 教科书P111P1128255A的初始化3. 教科书P113应用举例4. 教科书P117习题78255A联络信号的作用:1. STB(低电平>:输入选通信号2. IBF:输入缓冲器满信号3. OBF(低电平>:输出缓冲器满信号4. ACK(低电平>:输出时响应信号5. INTR:中断请求信号6. INTE:中断允许信号7. I
21、NTE1:方式2,由PC6置/复位8. INTE2:方式2,由PC4置/复位8255A初始化的两种控制命令字:1. 方式选择控制字(D7=1>2. C口按位置/复位控制字(D7=0>16位系统中并行接口的特点:1.8086最小方式的微机系统,8255A芯片最多可有16片,分为两组挂到系统总线上2. 一组8255A的端口地址在奇地址边界上,另一组在偶地址边界上3. 每片8255A最多可提供3个8位端口(PA、PB、PC>,每一组最多可有192条I/O线来源:考试大-自考TIrRGchYzg第6章定时器/计数器电路定时器/计数器在微机系统中的作用:1. 外部实时时钟,以实现延时控
22、制或定时2. 能对外部事件计数的计数器可编程定时器/计数器的典型结构:1. 控制寄存器2. 控制逻辑3. 计数初值寄存器CR4. 计数执行单元CE5. 计数输出锁存器0L可编程间隔定时器8253-5具有三个独立的16位减法计数器,三个计数器中每一个都有三条信号线:(1>CLK计数输入,用于输入定时基准脉冲或计数脉冲(2>OUT输出信号,以相应的电平指示计数的完成,或输出脉冲波形(3>GATE选通输入,用于启动或禁止计数器的操作每个计数器都有三个寄存器:(1>控制寄存器(2>计数初值寄存器(3>减1计数寄存器8253-5的初始化:(教科书P121。P135习题
23、5。P231第五。1题>1. 写入方式控制字2. 写入计数初始值注意此2项对应不同的端口地址8253-5的工作方式(教科书P122P127>8253-5的工作方式计数器启动方式输出波形(N为计数初值>方式0,计数结束中断方式软件启动OUT在计数为0时,由L>H方式1,硬件可重触发单稳态方式硬件启动N*TCLK的负脉冲方式2,速率发生器软/硬件启动N*TCLK的重复负脉冲方式3,方波方式软/硬件启动重复的方波方式4,软件触发选通方式软件启动一个TCLK的负脉冲方式5,硬件触发选通方式硬件启动一个TCLK的负脉冲第7章串行接口在计算机领域中,有两种数据通信方式:串行传输、并行传输,二者区别:1. 距离:并行通信适用于近距离,串行通信适用于远距离2. 速度:并行接口的速度快于串行接口3. 费用:串行通信费用低于并行通信串行通信有两种基本通信方法:1. 异步通信(ASYNC,CPU与外设之间有两项约定:字符格式、波特率(1字符格式:1位起始位,低电平。58位数据位,低位在前,高位在后。1位奇偶校验位。12位终止位,高电平7EqZcWLZNX(2波特率,单位时间内传
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 规范开发技术服务合同
- 2025年网络安全产品与技术选型指南
- 《美术馆教育形式创新研究:以互动体验与受众需求满足为出发点》教学研究课题报告
- 跨部门协作与沟通指南(标准版)
- 企业会议计划与会议纪要模板
- 2025年项目管理与风险控制操作手册
- 我的成长故事周记格式记录(10篇)
- 恐龙时代的奇遇想象作文(4篇)
- 考后析得失思则得未来
- 2025中原农业保险股份有限公司招聘67人笔试参考题库附带答案详解(3卷)
- 【小学】【期末】家长会:孩子在学校的底气【课件】
- 2025年煤矿井下电钳工作业理论全国考试题库(含答案)
- 钢结构防腐涂装工艺方案
- 云上(贵州)数据开发有限公司招聘笔试题库2026
- 2025广东深圳市公安局第十三批招聘警务辅助人员2356人(公共基础知识)综合能力测试题附答案解析
- 清洗吸污合同范本
- 信息系统安全设计方案
- 书法美育课件
- 2025-2026学年统编版三年级语文上册全册及各单元知识点归纳
- 2025年广东省继续教育公需课人工智能赋能制造业高质量发展试题及答案
- 人教版(2024)小学二年级上册美术第二单元 爱我家园(第1~4课)教案
评论
0/150
提交评论