数字电子技术试卷试题答案汇总_第1页
数字电子技术试卷试题答案汇总_第2页
数字电子技术试卷试题答案汇总_第3页
数字电子技术试卷试题答案汇总_第4页
数字电子技术试卷试题答案汇总_第5页
已阅读5页,还剩36页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术基础试卷试题答案汇总一、 填空题(每空1分,共20分)1、逻辑代数中3种基本运算是(与运算、或运算、非运算)2、逻辑代数中三个基本运算规则 上代入规则、反演规则、对偶规则)3、逻辑函数的化简有公式法 , 卡诺图两种方法。4、A+B+C=A'B'C'。5、TTL 与非门的 uiWUoff时,与非门 关闭,输出 高电平 ,ui> Uon时,与非门导通 ,输出 低电平 。6、组合逻辑电路没有 记忆 功能。7、竞争冒险的判断方法代数方法, 卡诺图法。8、触发器它2_稳态,主从RS触发器的特性方程Q'='S+RQ' SR=0 , 主从JK

2、触发器的特性方Q'=JQ'+K'Q , D触发器的特性方程 Q'=D 。2、 选择题(每题1分,共10分)1、相同为“ 0”不同为“1”它的逻辑关系是(C )A、或逻辑 B、与逻辑 C、异或逻辑2、Y (A, B, C,) =Em (0, 1, 2, 3)逻辑函数的化简式(C )A、Y=AB+BC+ABCB、Y=A+BC、Y= A(A)3、A、Y= AB B、Y处于悬日 匕口- y磔二1电踏处于浮状态 C、Y=葭/ E"4、下列图中的逻辑关系正确的是(A )=A B= A B= AB5、下列说法正确的是B、JK之间有约束 CP上升沿有效。(C )B、同

3、步触发器能用于组成计数器、移位寄存器。A、主从JK触发器没有空翻现象 C、主从JK触发器的特性方程是 6、下列说法正确的是A、同步触发器没有空翻现象IC、同步触发器不能用于组成计数器、移位寄存器。7、下列说法是正确的是(A )A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制8、下列说法是正确的是(A )A、施密特触发器的回差电压A U=Ut+-Ut- B、施密特触发器的回差电压越大, 电路的抗干扰能力越弱C、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是(C )A、多谐振荡器有两个稳态B、多谐振荡器有

4、一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是(A )A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端3、 判断题(每题1分,共10分)1、2、3、4、5、6、7、8、9、A+AB=A+B当输入9个信号时,需要3位的二进制代码输出。单稳态触发器它有一个稳态和一个暂稳态。施密特触发器有两个稳态。多谐振荡器有两个稳态。D/A转换器是将模拟量转换成数字量A/D转换器是将数字量转换成模拟量主从JK触发器在CP=1期间,存在一次性变化。主从RS触发器在CP=1期间,R、S之间不存在约束。10、所有的触发器都存在空翻现象。错

5、错 对 对 错 错 错 对 错 错四、1、2、化简逻辑函数(每题5分,共10分)(A ,B, C,)=Em (0, 1, 2, 3, 4, 6, 8, 9, 10, 11, 14)画波形图(每题5分,共10分)1、2、六、10分,共20分)1、某车间有CP设计 题(每题A、B、C、D四台发电机,今要求(1) A必须开机(2)其他三台电动机中至少 有两台开机,如不满足上述要求,则指示灯熄灭。试用与非门完成此电路。2、试用CT74LS160的异步清零功能构成24进制的计数器。七、(156)()2=八、数制转换(10分)10= () 2= (234 ) 8= (9C ) 16()10= () 8分析

6、题(10分)由555定时器组成的多谐振荡器。已知 Vdd=12V、C=pF、R1二15KQ、R2=22K Qo试求:(1)多谐振荡器的振荡频率。(2) 画出的uc和uo波形。一、填空题1、与运算、或运算、非运算。2、代入规则、反演规则、对偶规则。3、公式法、卡诺图法。4、A B C = ABC5、关闭、局电平、开通、低电平。6、记忆7、代数方法、卡诺图法。8、两个稳态、 C Qn+1=S+RQn RS=0 (约束条件)(CP下降沿)Qn 1 JQn Qn+1=D 二、选择题 1、C2、C6、 C7、 A三、判断题 1、x2、6、x7、四、化简逻辑函数KQn(CP下降沿)CP上升沿)3、 A4、

7、 A8、A9、Cx 3、,x 8、,5、A10、A4、V9、x5、10、1、2、五、画波形图1、2、六、设计题1、2、七、数制转换(156)10=()2=(234y=b<d+LcdQHl二 8DQdQi Q: 4a)8= (9C) 16()2= () 10= ( ) 8八、分析题T= (R1+2R2)C=X (15+2X22) X = s数字电子技术试卷题号一一三四(1)四(2)四(3)四(4)总分得分姓名:班级:考号:成绩:本试卷共6页,满分100分;考试时间:90分钟;考试方式:闭卷一、填空题(每空1分,共20分)1.有一数码,作为自然二进制数时,它相当于十进制数(147),作为84

8、21BCD码时,它相当于十进制数()。2.三态门电路的输出有高电平、低电平和(高阻态)3种状态。3. TTL与非门多余的输入端应接(高电平或悬空)。4. TTL集成JK触发器正常工作时,其 Rd和Sd端应接( 高 )电平。5 .已知某函数FB A CD AB CD该函数的反函数F( )。6 .如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。7 .典型的TTL与非门电路使用的电路为电源电压为(5)V,其输出高电平为()V,输出低电平为 ()V, CMOS电路的电源电压为 (318) V 。8 . 74LS138是3线一8线译码器,译码为输出低电平有效,若输入为A2AiAo=1

9、10时,输出Y7Y6YY4YYTY0 应为()。9 .将一个包含有 32768个基本存储单元的存储电路设计16位为一个字节的 ROM。该ROM有(11 )根地址线,有(16)根数据读出线。10 .两片中规模集成电路 10进制计数器串联后,最大计数容量为(100)位。11.(12.13.);丫2 = ( AB+A 'B');丫3 =卜图所示电路中,Yi= ( A'BAY1Y23)进制计数器。)有效。单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号 内。错选、多选或未选均无分。)1.函数F

10、(A,B,C)=AB+BC+AC 的最小项表达式为( A )。A. F(A,B,C尸 Am (0, 2, 4)C. F(A,B,C尸 Cm (0, 2, 3, 4)B. (A,B,C尸 Bm (3, 5, 6, 7)D. F(A,B,C尸 Dm (2, 4, 6, 7)2. 8线一3线优先编码器的输入为的值是( C )。A. 111 B. 010I0-I7 ,当优先级别最高的I7有效时,其输出丫2?丫1?丫0C. 000D. 1013 .十六路数据选择器的地址输入(选择控制)端有(C )个。A . 164 .有一个左移移位寄存器,当预先置入1011后,其串行输入固定接 0,在4个移位脉冲CP作

11、用下,四位数据的移位过程是( A )。A.00B. 00C. 11D. 00_5 .已知74LS138译码器的输入三个使能端(E1=1, E21 = Ezi。)时,地址码A2A1A0=011,则输出丫7丫0是(C )。A. B.C.D.6 . 一只四输入端或非门,使其输出为1的输入变量取值组合有(A ) 种。A. 15B. 8 C . 7D. 17.随机存取存储器具有(A ) 功能。A.读/写B.无读/写C.只读 D. 只写8 . N个触发器可以构成最大计数长度9 .某计数器的状态转换图如下,其计数的容量为(B )A. 八 B. 五C. 四 D. 三10.已知某触发的特性表如下( A、ABQn

12、+1说明00Qn保持010置0101置111Qn翻转A. Qn+1 = A B. Qn 1 AQn AQnC. Qn 1 AQn BQn D.Q+1 = B11 .有一个4位的D/A转换器,设它的满刻度车出电压为10V,当输入数字量为1101时,输出电压为( A )。12 .函数F=AB+BC使F=1的输入 ABC组合为(D )A. ABC=000B ABC=010 C . ABC=101D ABC=11013 .已知某电路的真值表如下,该电路的逻辑表达式为(C )。A. Y C B. Y ABC C. Y AB C D. Y BC CABCYABCY000010000011101101001

13、1010111111114.四个触发器组成的环行计数器最多有(D ) 个有效状态。B. 6 C. 8 D. 16三、判断说明题(本大题共 2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打,错误的打“x” 。)1、2、逻辑变量的取值,1比。大。D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小(3.八路数据分配器的地址输入(选择控制)端有8个。(4、因为逻辑表达式 A+B+AB=A+诚立,所以AB=0成立。( X )5、利用反馈归零法获得 N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。(6 .在时间和幅度上都断续变化的信

14、号是数字信号,语音信号不是数字信号。7 .约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。( 8 .时序电路不含有记忆功能的器件。9 .计数器除了能对输入脉冲进行计数,还能作为分频器用。10 .优先编码器只对同时输入的信号中的优先级别最高的一个信号编码四、综合题(共30分)1 .对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。 (8分)Z= AB A?B?C A?B?CB BC=02 .试用3线一8线译码器74LS138和门电路实现下列函数。(8分)Z (A、B、C) =AB+ AcA2Yo3. 74LS161是眩

15、A4位二进制加YS0-曲帝,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其74LS1ST逻辑功能表匕C"CTPSTbSTCTt CPYY64.触发器电路如下图所示,试根据CP及¥Q Q1Q00 0 0 0输入波形画出输出端 Qi、Q2的波形。设各触发器的初始状态均为“0” ( 6分)。D3D2Di D0Q3Q2Q1Q0Q3Q2Q1Q0»,共20分:-、填鬼I (每空 11111加法计数6.77. 531810. 10011.Y= A B;Y3=A B13. 514.低二、选择题(共1230分,每题2分)5 61 14A (三、判断题1C 1:(每题2A2

16、分,共3C A20分) 4四、综合题ABCZ000000110101011X100110111100111X(共30分,每题10分)表达式(2分,AB1 .解:(1 )真值表 (2分)Z= rAB C=A B+C10(2)2分)卡诺图化简BC=02.解:Z (A、B、C)=abf A c=ab c+C)+ a c(=ABCABC + a bo a b cm 1+ m 3+ m6+ m 7m 1 ?m3?m6?m7(4分)4分)逻辑图(2分)Z3.解:1.当74LS161从0000开始顺序计数到1010时,与非门输出“ 0”,清零信号到来,数器异步清零。(2分)2.该电路构成同步ToCOQ3Q2

17、(2分)QiQ0CR74LS161CPLD CTp CTt D3D2D1 D03.状态图(4分)4. Q、Q的波形各3分。000400001CP0010040401005姓名:本试卷共6页,(4040字电建环 口式卷 ! I ! !iQ00 冰圆00Q2-h4 口四:(3)0101四(4)一、填空题(每空1分,共20分),作为8421BC加时,它相1.有一数码,作为自然二进制数时,它相当于十进制数(当于十进制数(2.三态门电路的输出有高电平、低电平和()3种状态。3. TTL与非门多余的输入端应接()电平。4. TTL集成JK触发器正常工作时,其 Rd和由端应接(5.已知某函数F B A CD

18、 AB C'D该函数的反函数F6.如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。7.典型的TTL与非门电路使用的电路为电源电压为)V,其输出高电平为(V,输出低电平为()V, CMOS电路的电源电压为(8 . 74LS138是3线一8线译码器,译码为输出低电平有效,若输入为A2AA0=110时,输出Y7Y6Y5Y4Y3Y2YY0 应为(9 .将一个包含有 32768个基本存储单元的存储电路设计16位为一个字节的 ROM 。该ROM)根地址线,有()根数据读出线。10 .两片中规模集成电路 10进制计数器串联后,最大计数容量为()位。11.);丫2 =();Y3卜图所

19、示电路中,Y112.13.Y1=(AY3)Y2)进制计数器。、单项选择题(本大题共15小题,每小题2分,共有效。30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号 内。错选、多选或未选均无分。)1.函数F(A,B,C尸AB+BC+AC 的最小项表达式为(A. F(A,B,C)= Am (0, 2, 4)B. (A,B,C)= Bm (3, 5, 6, 7)C. F(A,B,C尸 Cm (0, 2, 3,4)D. F(A,B,C尸 Dm (2, 4, 6, 7)2 . 8线一3线优先编码器的输入为I0-I7 ,当优先级别最高的I7有效时,其输出丫2?

20、87;?丫0的值是(A. 111B. 010C. 000D. 1013 .十六路数据选择器的地址输入(选择控制)端有()个。A. 164.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接 0,在4个移位脉冲CP作用下,四位数据的移位过程是(A. 00B. 00C. 11D. 005.已知则输出A.74LS138译码器的输入三个使能端(E1=1, E2A = E2B=0)时,地址码 A2A1A0=011,丫7丫0是(B.)。C.D.6. 一只四输入端或非门,使其输出为1A. 15B. 8 C . 7D. 1的输入变量取值组合有()种。7 .随机存取存储器具有()A.读/写B.无读/写

21、C.只读功能。D.只写8 . N个触发器可以构成最大计数长度(进制数)为9 .某计数器的状态转换图如下,其计数的容量为()A. 八 B. 五C. 四 D. 三10 .已知某触发的特性表如下 (A、B为触发器的输入)ABQn+1说明00Qn保持010置0101置111Qn翻转A. Qn+1 =A B. Qn 1 AQn AQn C.Qn 1 AQn BQnD.Q+1= B11.有一个4位的D/A转换器,设它的满刻度车出电压为10V,当输入数字量为1101时,输出电压为(12 .函数F=AB+BC使F=1的输入 ABC组合为()A. ABC=000B ABC=010 C . ABC=101D AB

22、C=11013 .已知某电路的真值表如下,该电路的逻辑表达式为()。A. Y C B. Y ABC C. Y AB C D. Y BC CABCYABCY0000100000111011010011010111111114 .四个触发器组成的环行计数器最多有() 个有效状态。B. 6 C. 8 D. 16三、判断说明题(本大题共 2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打,错误的打“x” 。)1、逻辑变量的取值,1比。大。()2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小()。3.八路数据分配器的地址输入(选择控制)端有8个。()4、因为逻辑表达式

23、A+B+AB=A+诚立,所以AB=0成立。()5、利用反馈归零法获得 N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。()6 .在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()7 .约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。()8 .时序电路不含有记忆功能的器件。()9 .计数器除了能对输入脉冲进行计数,还能作为分频器用。10 .优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.()四、综合题(共30分)1.对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画

24、出化简后的逻辑图。 (8分)'Z= AB A?B?C A?B?C-BC=0(1 )真值表 (2分)(2)卡诺图化简(2分)3 3)表达式(2分)逻辑图(2分)2.试用3线一8线译码器74LS138和门电路实现下列函数。(8分)YoYiY2工Y4_Y_5Z (A、B、C) =AB+ ACA2AiAo74LS138STaSTbSTc3. 74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(8分)CTpCTtCPQ3Q2Q1Q00XXXX0 0 0 010XXXD3D2D1D0110XXQ3Q2Q1Q011X0Q3Q2Q1Q01111加

25、法计数74LS161逻辑功能表1.147 , 932.4.触发器电路如下图所示,试根据CP及输入波形画出输出端 Qi、Q2的波形。设各触发器的初始状态均为“0” ( 6分)。3182 = AB+ a B ; Y3=A B、选择题(共30分,每题2分)三、判断题(每题 2分,共20分)1 .解:(1 )真值表 (2分)A B CZ000000110101011X100110111100111X四、综合题(共30分,每题10分)表达式(2分,(3 )(2)卡诺图化简(2分)逻辑图(2分)Z=ABAB C=A B+CBC=2.解:Z (A、B、C) =AB A C=AB C+C)+ AC (=abc

26、abC + A BO A B C=m i+ m 3+ mk+ m 7m 1 ?m3?m6?m7(4分)4分)y3.解:1.升少汨令。2.3.当74LS161从0000开始顺序计数到 1010时,与非门输出“ 0”,清零信号到来,(2 分)该电路构成同步十进制加法计擞瑞O 状态图(4分)(2分)34. Q、Q的波形各3分。CP50000 CP夕3D2D1D0CRQi0100CP、填空题:(每空3口0共1K1.逻辑函数有四种表示方法,表达 )和(卡诺图10 ,10们分别是1001Q2 一9_OLD逻辑107OCTTT0162.将2004个“1鼻或起来得到的结果是3.由555定时器构成的三种电路中,

27、(施密特触发器)和(单稳态触发器)是脉冲的整形电路。4 . TTL器件输入脚悬空相当于输入(高 )电平。5 .基本逻辑运算有:( 与 )、(或)和( 非 )运算。6 .采用四位比较器对两个四位数比较时,先比较(最高位)位。7 .触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8 .如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器9 .目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。0)个稳定状态。两种;10 .施密特触发器有(2 )个稳定状态.,多谐振荡器有(11 .数字系统按组成方式可分为功能扩展电路、功能综合电路12.

28、两二进制数相加时,不考虑低位的进位信号是)加器。13 .不仅考虑两个 本位 相加,而且还考虑来自低位进位 相加的运算电路,称为全加器。14 .时序逻辑电路的输出不仅和输入 有关,而且还与电路初始状态 有关。15 .计数器按CP脉冲的输入方式可分为同步计数器 和异步计数器。16 .触发器根据逻辑功能的不同,可分为SR、D、T、JK、丁 等。17 .根据不同需要,在集成计数器芯片的基础上,通过采用反馈归零法,预置数法,进位输出置最小数法 等方法可以实现任意进制的计数器。18 . 4. 一个JK触发器有 2个稳态,它可存储 0 位二进制数。19 .若将一个正弦波电压信号转换成同一频率的矩形波,应采用

29、 多谐振荡 电路。20 .把JK触发器改成T触发器的方法是 J=K=T 。21 . N个触发器组成的计数器最多可以组成2的N次方进制的计数器。22 .基本RS触发器的约束条件是 SR=0。23 .对于JK触发器,若J K ,则可完成T触发器的逻辑功能;若 J K ,则可完成 D触发器的逻辑功能。2 .数制转换(5分):1> (11. 001)2=()16=()1。2、( 8 F . F F) 16=()2=()1。3、(25. 7) io= 0 2=()164、 ( + 1 0 1 1 B) 原码=()反码=()补码5、(一 1 0 1 0 1 0 B) 原码=(1010101)反码=(

30、1010110 )补码3 .函数化简题:(5分)1、化简等式Y cD(a B) ABC ACD,给定约束条件为:ab + cd=。2 用卡诺图化简函数为最简单的与或式(画图)。4 .画图题:(5分)1 .试画出下列触发器的输出波形(设触发器的初态为 0)。(12分)1.2.3.2,已知输入信号X, Y, Z的波形如图3所示,试画出F XYZ X YZ XYZ XY Z 的波形。图3波形图5 .分析题(30分)1、分析如图所示组合逻辑电路的功能。2.试分析如图3所示的组合逻辑电路。(15分)1) .写出输出逻辑表达式;2) .化为最简与或式;3) .列出真值表;4) .说明逻辑功能。3 .七、分

31、析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。4 . 74161组成的电路如题 37图所示,分析电路,并回答以下问题(1)画出电路的状态转换图( QQQQ);(2)说出电路的功能。(74161的功能见表)题37图六.设计题:(30分)1 .要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过(要求有真值表等)。2 .试用JK触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自启动。(14分)七.(10分)试说明如图5所示白用555定时器构成的电路功能,求出 U T+、 U T-和AU T ,并画出其输出波形。 (1

32、0分)一.填空题1 .真值表、逻辑图、逻辑表达式、卡诺图;2 . 0;3 .施密特触发器、单稳态触发器4 . Wj5 .与 、或、非6 .最高7 .同步型、主从型 ;8 .积分型单稳态9 . TTL、 CMOS ;10 .两、0 ;11 .功能扩展电路、功能综合电路;12 .半13 .本位(低位),低位进位14 .该时刻输入变量的取值,该时刻电路所处的状态15 .同步计数器,异步计数器16 . RS触发器,T触发器,JK触发器,T,触发器,D触发器17 .反馈归零法,预置数法,进位输出置最小数法18 .两,一19 .多谐振荡器20 . J=K=T21 . 2n22 . RS=0二.数制转换(1

33、0)1 02=(143. 9960937)1、(11. 001)2=(3. 2)16=(3.125)2、(8F. FF) 16=( 1 0 0 0 1 1 1 1. 1 1 1 1 1 1 1 1 )3、(25.7)io=(11OO1. 1011)2=(19. B 4、(+ 1 0 1 1 B) 原码=(0 1 0 1 1 ) 反码=(0 10 11 )补码5、 (一 101010B) 原码=(10 10 10 1)反码=(10 10 110 )补码三.化简题:AB A BA B A B1、利用摩根定律证明公式反演律(摩根定律)2、画出卡诺图化简得Y AC AD四.画图题:2.五.分析题20分

34、)1.1、 写出表达式2、画出真值表 3、当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电 路实际上是一种3人表决用的组合电路:只要有 2票或3票同意,表决就通过。2.(1)逻辑表达式(2)最简与或式:(3) 真值表A B CYiY20 0 0000 0 1100 1 0100 1 1011 0 0101 0 1011 1 0011 1 111(4)逻辑功能为:全加器。3. 1 )据逻辑图写出电路的驱动方程:2)求出状态方程:3 )写出输出方程:C= Q0QiQ2Q34)列出状态转换表或状态转换图或时序图:C端的输5)从以上看出,每经过 16个时钟信号以后电路的状态

35、循环变化一次;同时,每经过16个时钟脉冲作用后输出端 C输出一个脉冲,所以,这是一个十六进制记数器, 出就是进位。CPQ3Q2Q1Q0等效十进制数C00000001000110200102015111115016000000解:(1)状态转换表:Qn3Qn2Qn1Qn0Qn+1 3Qn+1 2Qn+1 1Qn+1 0000000010001001000100011001101000100010101010110011001110111100010001001100110101010101110110000状态转换图:QQQQ (2)功能:11进制计数器。从 0000开始计数,当 QQQQ为10

36、11时,通过与非门异步清零,完成一个计数周期。六.设计题: 1.1、画出真值表2写出表达式ABC Y3画出逻辑图00002.解:根据题意,得状态转换图如下100 1 00 1 11 0 01 0 11 1 00101111 1 1n Q2Q1Q 0= Qa1口 = QlQo,% = Q +Q.Qci 丁尸K尸Q.所以:L 1-I-能自启动。因为:%一¥2 %- = A% = 3%, z, _“一七.3,5,口,波形如图5所不图5一、填空题:(每空3分,共15分)1 .逻辑函数有四种表示方法,它们分别是(表达 )和(、卡诺图)。2 .将2004个“1”异或起来得到的结果是(3 .由55

37、5定时器构成的三种电路中,(4 . TTL器件输入脚悬空相当于输入(5 .基本逻辑运算有:()、(6 .采用四位比较器对两个四位数比较时,先比较(7 .触发器按动作特点可分为基本型、 (8 .如果要把一宽脉冲变换为窄脉冲应采用(真值表、)、( 逻辑图式 )、(、逻辑)。)和()是脉冲的整形电路。)电平。)和()运算。)位。)、()和边沿型;)触发器9 .目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。10 .施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。11 .数字系统按组成方式可分为、两种;12 .两二进制数相加时,不考虑低位的进位信号是()加器

38、。13 .不仅考虑两个 相加,而且还考虑来自 相加的运算电路, 称为全 加器。14 .时序逻辑电路的输出不仅和 有关,而且还与 有关。15 .计数器按CP脉冲的输入方式可分为 和。16 .触发器根据逻辑功能的不同,可分为 、17 .根据不同需要,在集成计数器芯片的基础上,通过采用等方法可以实现任意进制的技术器。18 . 4. 一个JK触发器有 个稳态,它可存储 位二进制数。19 .若将一个正弦波电压信号转换成同一频率的矩形波,应采用 电路。20 .把JK触发器改成T触发器的方法是。21 . N个触发器组成的计数器最多可以组成 进制的计数器。22 .基本RS触发器的约束条件是 。23 .对于JK

39、触发器,若J K ,则可完成 T触发器的逻辑功能;若 J K ,则可完成 D触发器的逻辑功能。2 .数制转换(5分):1> (11. 001)2=()16=()1。2、(8F.FF) 16=()2=()1。3、( 25.7) io=()2=()164、 ( + 1 0 1 1 B) 原码=()反码=()补码5> ( - 1 0 1 0 1 0 B ) 原码=()反码=( 户卜码3 .函数化简题:(5分)1、化简等式Y CD(A B) ABC ACd ,给定约束条件为:A B + C D = 02用卡诺图化简函数为最简单的与或式(画图)。四.画图题:(5分)1 .试画出下列触发器的输

40、出波形(设触发器的初态为 0)。(12分)1.2.XYZ X YZ XYZ XY Z图33.2.已知输入信号X, Y, Z的波形如图3所示,试画出F的波形。图3波形图五.分析题(30分)1、分析如图所示组合逻辑电路的功能。2.试分析如图3所示的组合逻辑电路。(15分)1) .写出输出逻辑表达式;2) .化为最简与或式;3) .列出真值表;4) .说明逻辑功能。3 .七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。(2 0)4 . 74161组成的电路如题37图所示,分析电路,并回答以下问题1)画出电路的状态转换图(Q3Q2Q1Q0) ;2)说出电路

41、的功能。( 74161的功能见表)题 37 图六设计题:(30 分)1 要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2 票或 3 票同意,表决就通过(要求有真值表等)。2 . 试用 JK 触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。(14分)七(10 分) 试说明如图5 所示的用555 定时器构成的电路功能,求出U T+ 、U T-和AU T ,并画出其输出波形。(10分)图5答案 :一填空题1 真值表、逻辑图、逻辑表达式、卡诺图;2 0;3施密特触发器、单稳态触发器4高5与、或 、非6最高7 同步型 、主从型;8 积分型单稳态9 TTL 、 CMOS ;1

42、0两、0 ;11 功能扩展电路、功能综合电路;12半13本位(低位),低位进位14该时刻输入变量的取值,该时刻电路所处的状态15同步计数器,异步计数器16. RS虫发器,T触发器,JK触发器,T,触发器,D虫发器17反馈归零法,预置数法,进位输出置最小数法18两, 一19多谐振荡器20 J=K=T21 2n22 RS=0二.数制转换(10):1、(11. 001)2=(3. 2)16=(3.125)1。2、(8F.FF)(10001111.11111111)2=(143.9960937)103、(25.7)io=(11OO1. 1011)2=(19. B 4、(+ 1 0 1 1 B) 原码=

43、(0 1 0 1 1 ) 反码=(0 10 11 )补码反码=(10 10 110)补码5、 (- 1 0 1 0 1 0 B) 原码=(10 10 10 1)三.化简题:AB A BA B A B1、利用摩根定律证明公式反演律(摩根定律)2、画出卡诺图化简得Y AC AD四.画图题:2.五.分析题20分)1.1、写出表达式2、画出真值表3、当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有 2票或3票同意,表决就通过。2.(1)逻辑表达式(2)最简与或式:(3) 真值表A B CY1Y20 0 0000 0 1100 1 0

44、100 1 1011 0 0101 0 1011 1 0011 1 111(4)逻辑功能为:全加器。3. 1 )据逻辑图写出电路的驱动方程:2)求出状态方程:3)写出输出方程:C= Q0Q1Q2Q34)列出状态转换表或状态转换图或时序图:5)从以上看出,每经过 16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端 C输出一个脉冲,所以,这是一个十六进制记数器,C端的输出就是进位。CPQ3Q2Q1Q0等效十进制数C00000001000110200102015111115016000000解:(1)状态转换表:Qn3Qn2Qn1Qn0Qn+13Qn+12Qn+11Qn

45、+10000000010001001000100011001101000100010101010110011001110111100010001001100110101010101110110000状态转换图:Q3Q2Q1Q0数字电子技术基础1(2)功能:11进制计数器。从 0000开始计数,当 QQQQ为1011时,通过与非门异步清零,完成一个计数周期。六.设计题:1.ABC1、画出真值表2写出表达式3画出逻辑图2.解:根据题意,得状态转换图如下1-1 ,011 00 .0 +1 r1 所以:J.- 1能自启动。因为: %二工飞二 ,波形如图5所示 一.1. (15分)试根据图示输入信号波形

46、分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“ 0”。 二.(15 分)已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出 F的逻辑表达式。八选一数据选择器输出端逻辑表达式为:Y= 2 miDi,其中mi是S2S1S0最小项。3 .(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B',A B均为两位二进制数, 即A (A1、Ao) , B (B1、R)。要求用三个 3输入端与门和一个或门实现。4 .(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。74L

47、S138逻辑表达式和逻辑符号如下所示。5 .(15分)已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。 六.(18分)按步骤完成下列两题1 .分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态 转换图和时序波形,说明电路能否自启动。2 .分析图5-2所示的计数器在 M=0和M=1时各为几进制计数器,并画出状态转换图。七.八.(10分)电路下如图所示,按要求完成下列问题。1 .指出虚线框T1中所示电路名称.2 .对应画出 Vc、V01、A、B、C的波形。并计算出 V01波形的周期T=。数字电子技术基础2一.(20分)电路如图所示,晶体管的 3= 100,Vbe=。(1)求电路的静态工作点;(2)画出微变等效电路图,求Au、ri和r。;(3)若电容Ce开路,则将引起电路的哪些动态参数发生变化并定性说明变化趋势2 .(15分)求图示电路中 Ua、Ub、Ub、Uc及Il。3 .(8分)逻辑单元电路符号和具有“ 0”、“1”逻辑电平输入信号 Xi如下图所示,试分别 画出各单元电路相应的电压输出信号

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论