74系列芯片简介_第1页
74系列芯片简介_第2页
74系列芯片简介_第3页
74系列芯片简介_第4页
74系列芯片简介_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、74系列芯片简介默认分类2009-05-2511:25:01阅读406评论0字号:大中小分类:电子知识74172多口寄存器阵(三态)独立的读写地址可同时进行读写:每个都采用2位8字结构;三态输出。74173、74LS173.74HC173、74C1734位D型寄存器(三态)功能表74174、74LS174.74F174、74ALS174.74S174、74HC174.74C174六D型触发器(带清除端)功能表74175、74LS175.74F175、74ALS175.74S175.74HC175.74C175四D型触发器(带清除端)功能表74176可预置十进制计数器功能表十进制(BCD二一五混

2、合进制74178、741794位并行存取移位寄存器178,179功能表74180、74HC1809位奇偶数发生器/校验器功能表74181、74LS181.74S181.74F181,74HC181算术逻辑单元/功能发生器能实现两个4位字的16种二进制算术运算及16种逻辑运算(见表a和表b);当与74182、74S182或74HC182超前进位电路共同使用时,可完成高速算术运算;若该电路引脚名称如引脚表所示,则可兼容有效高或有效低数据:该电路也可用作比较器,A=B输出是集电极开路。功能表引脚表74182、74S182.74F182.74HC182超前进位发生器74H183、74LS183、74H

3、C183双进位保存全加器功能表(每个加法器)74184BCD二进制转换器BCD二进制转换器;可编程产生BCD9的补码或BCD10的补码。BCD二进制转换器功能表BCD9或10的补码转换器功能表74185A二进制一BCD转换器引脚图与74184相同。功能表74190、74LS190、74F190、74ALS190.74HC190可预置BCD十进制同步可逆计数器(带方式控制)功能表74191.74LS191.74F191.74ALS191.74HC191可预置二进制同步可逆计数器(带方式控制)引脚图与74190相同。功能表7419274L192、74LS192、74F192、74ALS192、74

4、HC192.74C192可预置BCD十进制同步可逆计数器(双时钟带清除)功能表74193、74L193.74LS193.74F193、74ALS193.74HC193.74C193可预垃4位二进制同步可逆计数器(双时钟带清除)引脚图与74192相同。功能表74194.74L194.74F194.74S194.74HC1944位双向通用移位寄存器典型最高时钟频率:74194.74LS194A为36MH乙74S194为105MHZ,74HC194的典型工作频率为454MHz。功能表74195、74LS195A.74F195.74S195、74HC195、74C1954位并行存取移位寄存器典型最高时

5、钟频率:74195、74LS195A为39MH乙4S195为105MH乙74HC195的典型工作频率为45MHZc功能表74196/74197.74LS196/197.74S196/197可预置十进制/二进制计数器196可进行BCD进制、二一五进制计数,197为二进制计数。功能表741988位移位寄存器并行寄存:右移(方向QA到QH):左移(方向QH到QA):禁止时钟。功能表741998位移位寄存器并行寄存:移位(方向QA到QH):禁止时钟。功能表74221.74LS221.74HC221.74C221双单稳态多谐振荡器(有施密特触发器引脚图与74LS123相同。功能表74S2264位并行锁存

6、总线收发器系统总线控制器用的通用收发器:双排4位透明锁存器:三态输出直接驱动总线总线控制功能表输出控制功能表74HC237.74ALS237.74HCT2373-8线译码器(带地址锁存)功能表74HC238.74HCT23838线译码器/多路分配器功能表74HC239双2-4线译码器/多路分配器功能表74LS240.74F240.74ALS24074HCT240.74S240.74HC240.74C240八反相缓冲器/线驱动器/线接收器(三态)当/1G和/2G同时为H时,丫二高阻:当/1G和/2G同时为L时,Y=/Ao74LS24174F241.74ALS241.74HCT241.74S241

7、.74HC241八缓冲器/线驱动器/线接收器(三态)当/1G为H、/2G为L时,丫二高阻:当/1G为L、/2G为H时,Y=Ao74LS242/243、74F242/243.74ALS242/243.74HCT242/243.74HC242/243.74C242/243四总线收发器(三态)/线驱动器可在数据总线之间进行双通道异步通讯:控制输入端的状态既决定数据流的方向又决定数据口的模式;242为三态反相输出。功能表(74LS242/243)功能表(74HC242/243)74LS244、74F244.74ALS244、74HCT244.74S244.74HC244、74C244八缓冲器/线驱动器

8、/线接收器(三态)当/1G./2G为H时,丫二高阻:当/1G./2G为L时,Y=A074LS245.74F245.74ALS245.74HCT245.74HC245A缓冲器(三态)/线驱动器74246、74247、74LS247BCD匕段译码器/驱动器低有效,集电极开路输出直接驱动显示器;有灯测试装置:帕沿/后沿零熄火;能调节灯光强度:246耐压为30V,247耐压为15V:74246与7446、74247与7447字形不同,其他相同,因而可以互换。功能表74248/249.74LS248/249BCD七段译码器/驱动器有驱动灯缓冲器的有效高电平输出:有灯测试装置;前沿/后沿零熄火:能调节灯光

9、强度:248为有升压电阻,249为集电极开路输出,引脚图与74246相同。功能表74251、74LS251.74F25174ALS251.74S251.74HC2518选1数据选择器/驱动器(三态)功能表74LS253.74S253、74F253.74ALS253、74HC253双4选1数据选择器(三态)功能表74LS256.74F256双4位可寻址锁存器功能表74LS257A.74F257、74ALS257.74S257.74HC257四2选1数据选择器(三态、同相)三态输出直接与系统总线接口,74LS257A吸收电流比74LS257大两倍。功能表74LS258A.74F258.74ALS2

10、58.74S258.74HC258四2选1数据选择器(三态、反相)三态输出接与系统总线接口,74LS258A吸收电流比74LS258大两倍。功能表74259、74LS259.74F259.74ALS259.74HC2598位可寻址寄存器功能表8位并行输出存贮寄存器存贮时进行串并行转换;异步并行清除:有效高电平译码器;可扩展成n位应用:有四种不同的功能模式。锁存选择表74LS260.74S260.74F260双5输入或非门Y=/A+B+C+D+E74LS26124位并行二进制乘法器5位积一般26ns:同步操作锁存输出:可扩展成m位n位运用。功能表74265四互补输出电路单元1和4:Y=/A,W=

11、A:单元2和3:Y=/AB,W=ABo74LS266.74HC266四2输入异或非门(OC)Y=/AB=A?B+/A?/B74273、74LS273.74S273.74F273.74ALS273.74HC273八D型触发器(带清除端)功能表74S27444位二进制乘法器(三态)三态输出:在45ns(典型)内给出8位乘积;可给出位n位n位二进制数因数积:当任一(或两个)G输入为高时,则所有八个输出都截止。74276四J-K触发器有滞后作用的负沿触发,时钟是独立的,滞后电压一般为200mV;典型时钟输入频率50MHz:缓冲输出。功能表742784位级联优先寄存器(输出可控锁存数据输入,优先输出门。

12、功能表74279、74LS279.74HC279四/R/S锁存器双嵌位输入,图膽柱输出。功能表74LS280.74S280、74F280.74ALS280.74HC2809位奇偶数产生器/校验器功能表74S2814位并行二进制累加器有15种算术/逻辑操作:有全部移位功能;可扩展成处理全超前进位的n位字。算术功能表逻辑功能表移位模式功能表74283、74LS283.74S283.74F283.74HC2834位二进制全加器(带超前进位)功能与7483A、74LS283A相同,只是表与7483A相同。7428444位并行二进制乘法器(产生高位积)OC输出,产生高位积;一般在40ns内实现两个二进制

13、数的位积乘法:可扩展成N位n位应用,16位积一典型70ns、32乘积一典型103ns。7428544并行二进制乘法器(产生低位积)0C输出,产生低位积:74284和74285可作为一组来使用;44以一些部分乘积用全加器合计。74290、74LS290十进制计数器二分频和五分频:有门世零及门置9输入。电性能和功能分别与7490A和74LS290A相同,只足改变了引线排列。BCD计数时序二一五混合进制复位/计数功能表74LS292.74HC292可编程分频器/数字定时器(最大23)链式计数分频;从22的234数字程序。功能表7429374LS293、74HC2934位二进制计数器二分频和八分频:有

14、门置零输入。电性能和功能分别与7493A和74LS93相同,只能改变了引线排列。计数时序复位/计数功能表74LS294.74HC294可编程分频器/数字定时器(最大215)链式计数分频;从22的215数字程序。功能表74LS295B4位双向通用移位寄存器(三态)吸收电流三倍于LS295A;并行输入,并行输出:三种操作模式,并行寄存、右移(方向QA到QD)、左移(方向QD到QA)。功能表74LS2977数字锁相环功能表(边沿控制相位检验器)功能表(异或逻辑相位检验器)K控制端功能表74298、74LS298.74F298.74HC2984位2选1数据选择器(寄存器输出功能表74LS299.74S

15、299、74F299.74ALS299、74HC2998位双向通用移位/存贮寄存器有多路输入/输出线:四种工作模式,保持(存贮、左移、右移、送数:三态输出直接驱动总线:74LS323与本电路相似,但有同步清除。功能表(74LS344)功能表74LS320晶体控制摭荡器晶体控制振荡器/时钟脉冲,工作频率范闱1Hz20MHz:TTL电平2相输出,高电平(5V-12V)2相输出。74LS321晶体控制振荡器与74LS320相类似,但有两个TTL电平减计数输出F/2和F/4。74LS322/74F322带符号扩展的8位移位寄存器多路输入/输出;三态输出直接驱动总线:有符号扩展功能:直接无条件淸除。功能

16、表74LS323.74S323、74F323.74ALS323、74HC3238位通用移位/存贮寄存器有多路输入/输出线;四种工作模式,保持(存贮)左移、右移、送数;三态输出肓接驱动总线;74LS299与相电路相似,但有异步复位。功能表74LS324压控摭荡器(双相输出、允许控制输出频率山外接元件决定:可在30120Hz之间任一频率下工作;若在频控和范圉输入端加2伏电压,则输出频率近似为(10-4CEXT)有互补输出。74LS325双压振荡器(双相输出)有两个独立的压控振荡器:输出频率山外接元件决定:可在0.12Hz和30MHz之间任频率下工作:有互补输出。74LS326双压控據荡器(双向输出

17、、允许控制)两个独立的压控摭荡器;输出频率山外接元件决定;可以0.12Hz和30Hz之间任一频率下工作:有允许输入端:有互补输出。74LS327双压控振荡器(单相输出两个独立的压控摭荡器;输出频率有外接元件决定:可在0.12Hz和30MHz之间任总频率下工作。74S340.74S341.74S344八缓冲器/线驱动器(三态)引脚图分别与74LS240、74LS241.74SL244相同。功能表(74LS340)功能表(74LS341)74LS347BCD七段译码器/驱动器功能表是74LS347R的抵压型:集电极开路输出,直接驱动指示器:有灯测试:前沿/后沿零灭灯;能调节灯产亮度:有效低电平输出

18、:吸收电流24mA,驱动器输出最大电压7V,电流35mA,引脚图和功能表与74LS47相同。74LS3488-3线优先编码器(三态)将8个数拯线编码为3线二进制(八进制)。功能表74351双8选1数拯选择器(三态)功能表74LS352.74F352.74ALS352.74HC352双4选1数据选择器(反相)74LS153的反相输出型。功能表74LS353.74F353.74ALS353、74HC353双4选1数据选择器(三态、反相)74LS253反相输出型。功能表74LS354/356、74HC354/3568选1数拯选择器(三态、带地址锁存)三态输出:带地址锁存:数据寄存器可选择锁存(354

19、)或边沿触发(356)。功能表74LS362四相时钟发生器/驱动器用作TMS9900或其他微处理的时钟发生器/驱动器:高电平四相输出:互补TTL四相输出:山晶体或电容控制的自给摭荡器;可外接振荡器:使复位信号同步的施密特触发输入的时钟D型触发器。74LS363八D锁存器(三态)VOH电平最小3.65V:74LS363与本电路相似,只是典型V0H最小为2.4V功能表74LS364八D触发器(三态)边沿触发D型触发器:VOH电平最小3.65V;74LS374与本电路相似,只是典型VOH最小为2.4V。功能表74365A/366A、74LS365A/366A、74F365A/366A.74HC365

20、A/366A六缓冲器/总线驱动器(三态)三态输出:365为同相数据输出:366为反相数据输出:/G1、/G2为公共控制。功能表74367A/368A、74LS367A/368A、74F367A/368A、74HC367A/368A六缓冲器/总线驱动器三态输出;367为同相输出:368为反相输出G1非控制四个门(1-4),G2非控制其余二个门。功能表74LS373、74ALS373.74HCT373.74HC373.74S373.74F373.74C373八D触发器(三态)三态输出;置数全并行存取;缓冲控制输入;时钟脉冲正沿触发;74LS363与74LS373相似,只是具有与MOS接口较高的VO

21、H。功能表74LS374.74ALS374.74HCT374.74HC374.74S374.74F374.74C374八D触发器(三态)三态输出:置数全并行存収;缓冲控制输入:时钟脉冲正沿触发;74LS364与74LS374相似,只是具有与MOS接口较高的VOH。功能表74LS375.74HC3754位双稳态D型锁存器电性能和功能与74LS75相同,只足引脚排列不同。功能表(每个触发器)74376四J-K非触发器全缓冲输出:典型时钟输入频率45MHZo功能表(每个触发器)74LS377.74F377.74S3777八D触发器74XX273与本电路相似,只是有一个公共允许,而不是公共清除器。功能

22、表(每个触发器)74LS37&74F37&74S37&74HC378六D触发器74XX174与木电路相似,只是有一个公共允许,而不是公共清除器。功能表与74LS377相似。74LS379.74F379.74S379.74HC379八D触发器74XX175与木电路相似,只是有一个公共允许,而不是公共清除器。功能表(每个触发器)74LS381/382.74F381/382.74S381算术逻辑单元/功能触发器(8个功能)全并行4位算术逻辑单元;74LS381的G和P输出具有超前进位级联:74LS382具有动态进位(Cn+4)和溢出(OVR)输出。与74LS382引脚图相比较,74LS382的第43

23、、14脚分别为OVR和Cn+4。功能表74LS384.74F384.74HC3848位1位2的补码乘法器2的补数乘法:仅乘绝对值:可级联到任意位:8位被乘数据串行输出;LS384的典型最高时钟频率40MHz:级联时,将一个电路的工输出接后一电路的K输入,用模式输入指示哪个电路包含有最高位。74LS385.74F385四串行加法器/减法器缓冲时钟脉冲和直接清除输入:2的补数独立加/减:四个独立的和(工输出,每个都与受S/A控制端控制的各自的A与B输入有关。功能表74LS386.74HC386四2输入异或门Y=AB=74390、74LS390.74HC390双4位十进制计数器二一五进制或BCD:7

24、409A和7LS90的两种型号:A和B触发器都有独立的时钟,可构成两个分频和两个分频计数器;高电平清除,垃所有4个输出为低电平。BCD计数时序二一五混合进制74393、74LS393.74HC393双4位十进制计数器(异步清除)7493A、74LS93型,QA在内部连接输入B,高电平清除,置所有4个输出为低电平。功能表74LS395.74F3954位可级联移位寄存器(三态三态4位可级联并入并出移位寄存器:74LS395A的吸收电流三倍于74LS395。功能表74LS3968位存贮寄存器功能表74LS398/399.74F398/399.74S398/3994位2选1数据选择器74LS398为双

25、端输出,74LS399为单端输出:74LS398与74LS298相似,只是采用倒相时钟。功能表74S412.74F412多模式缓冲锁存器(三态三态输出:模式输入或选择输入可使输出在被使或被禁止的状态下进行存贮;高电平输出典型值为4V,可直接驱动大部分MOS电路;可与英特尔312或8212fl接互换。数据锁存功能表状态触发器功能表74LS422可再触发单稳态多谐振荡器(带清除)两个振荡器各有一个负触发输入端A和一个正触发输入端B,每端又可作禁止输入:清除输入端低电平单脉冲可实现清除,但不会被清除触发。74LS424二相时钟发生器/驱动器用作驱动所有8080A微处理:可以驱动12伏线;包括有晶体振

26、荡器,1个九分频时钟相位发生器,2个高电平驱动器和辅助电路;可与英特尔8224互换。7442四门总线缓冲器(三态)C为高电平时,Y为高阻输出:C为低电平时,Y=A。7446四门总线缓冲器(三态)C为低电平时,Y为高阻输出;C为高电平时,丫=A:若将丫到VCC钳位二极管除左则完全与74125相同;引脚与74425相同。74S428.74S438系统控制器和总线驱动器双向数据通道:可与英特尔8228和8238互换。状态字表0/441/442/443/444.74HC442/443/444四3向总线收发器74S440/441为OC输出,74LS442/443/444为三态输出。功能表74LS445B

27、CD十进制译码器/驱动器(OC)74LS445的低压形式,耐压7V;吸收电流80mA:典型功耗35mV:引脚图和功能表与74LS145相同。74LS447BCDL段译码器/驱动器为74LS247的低压形式,耐压7V:集电极开路直接驱动指示器;有灯测试;前/后沿灭“0”;指示灯亮度可以调节,引脚图和功能表与74LS247相同。74LS448四3向总线收发器(OC)引脚图和功能表见74LS440o74LS465/466/468、74ALS465/466/468八总线缓冲器(三态)74LS465为同相门允许输入74LS466为反相门控允许输入74LS467为同相4线和4线允许输入八74ALS465-

28、468的功能和引脚图与74LS795-798分别相同。7449074LS490.74HC490双4位十进制计数器是74490A和74LS490.74HC490双4位十进制计数器是7490A和74LS490普通计数器的双型;最高计数频率35MHz:缓冲输出。BCD计数时序(每个计数器)清除/垃9功能表(每个计数器)74LS521.74F521.74ALS521.74HC5218位数值比较器(等值检测器)功能和引脚图与74LS688和74HC688相同。74LS533.74S533.74F533.74HC533.74ALS533、74HCT533八D锁存器(三态.反相)功能表74373的反相输出型

29、。功能表74LS534.74S534.74F534、74HC534.74ALS534.74HCT534八D触发器(三态.反相)功能表74LS537BCD卜进制译码器(三态)可进行正向输出或反相输出切换:三态输出。功能表74LS538、74F5383-8线多路分配器(三态)可进行正向输出或反相输出切换:三态输出。功能表74LS540/41.74F540/4K74ALS540/41.74HCT540/41.74HC540/41作缓冲器/总线驱动器(三态)当G1或G2任一(或2个)为高电平,所有输出为高阻态;当G1和G2均为低电平,输出有效。540为反相输出,541为同相输出。74LS563、74S

30、563、74F563.74ALS563、74HCT563.74HC563八D触发器(三态、反相)功能表与74LS5634相同。74F568/569.74F568/569.74LS568/569.74ALS568/569可预置同步可逆计数器(三态)同步计数和垃数:加/减计数;568为BCD十进制计数器,569为4位二进制计数器:2个计数允许输入端可实现n位级联:时钟正沿触发:计数器记三态输出:选通进位输出。方式选择功能表功能表计数功能表(74LS568)计数功能表(74LS569)74LS573、74F573、74ALS573、74HCT573.74HC573八D锁存器(三态)功能表与74LS3

31、73相同。74LS574、74F574、74ALS574.74HCT574.74HC574AD触发器(三态)功能表与74LS374相同。74HC583.74F5834位全加器(带超前进位)74HC5898位输入锁存串行输出移位寄存器(三态)具有8位并行或串行输入锁存寄存器,有直接越能力:移位频率从直流到30MHz:串行三态输出。功能表74HC590A8位十进制计数器大电流、三态并行寄存器,可驱动15个LSTTL负载:计数器可接清除:/CCKEN为允许计数输入;/CCLR为肓接清除信号的输入;RCO为串级连接输出,把第一级的/RCO接第二级的/CCKEN便可实现两级连接。74HC5948位移位寄

32、存器8位串入并出移位寄存器;大电流输出,可驱动45个LSTTL负载:移位和存储寄存器各有自己的清除信号。串行输出QH便于寄存器级联,QH为标准输出,QAQH为大电流输出。74LS595.74HC5958位输出锁存移位寄存器(三态、串入并岀)8位串入并出移位寄存器有贮存功能;可进行级联:移位触发器有直接清除端:移动频率从直流到30MHzo功能表74LS597.74HC5978位输入锁存移位寄存器(三态、并入串出)8位并入存贮寄存器;移位寄存器有直接世数和清除端;移位频率从11流到30MHz功能表74LS620/621/622/623.74HCT620/621/622/623.74HC620/62

33、1/622/623.74F620/621/622/623.74ALS620/621/622/623八总线收发器620和623为三态输出,621和622为集电极开路输出。功能表74LS624压控振荡器(双相输出、允许控制)74LS625双压控振荡器(双相输出)74LS626双压控振荡器(双相输出、允许控制)74LS627双压控振荡器(单相输出)74LS628压控振荡器(双相输出.允许控制)74LS629双压控振荡器(单相输出、允许控制)74LS638/639、74ALS638/639八总线收发器(OC、三态)B-A为集电极开路输出,A-aB为三态输出。功能表74LS640/641/642/643

34、/644/645、74ALS640/641/642/643/644/645、74HC640/643/645、74HCT640/643/645八总线收发器640、643和645为三态输出,641、642和为集电极开路输出。逻辑功能表74LS646/648.74ALS646/648.74HCT646/648.74F646/648、74HC646/648八总线收发器(三态包括两组三态输出端,两组D型收发器及6个控制输入端;646为同相输出,648为反相输出。74HCT651总线收发器和寄存器A总线和B总线有各白的寄存器和允许信号:三态大电流输出,可驱动15个LSTTL负载GAB和GBA为A总线、B总

35、线的允许信号:SBA和SAB用于选择实时传送;高电平时为传送存储数据:CAB和CBA为各自时钟信号输入端;正向传送、反向传送可选。74HC652总线收发器和寄存器A总线、B总线有各白的寄存器和允许信号;三态、大电流输出,可驱动15个LSTTL负载:实时传送和传送存储数据两种方式可选,正向传送、反向传送可选。GAB和/GBA为各Fl允许信号:SBA和SAB用于选择传送方式:实时传送或存储数据:CAB和CBA为各白时钟引脚。74LS668/669.74HC668/669.4位同步可逆计数器668为同步十进制可逆计数器,669为同步二进制可逆计数器:计数和编程是全同步工作;快速计数时内部有超前进位:

36、n位级联进位输出:时钟电路全独立:缓冲输出:引脚图和功能表分别与74168、74169相同。74LS670、74HC67044寄存器阵(0C)三态输出:同时读写:可扩展到n位1024字:74LS170与木电路相似,只是有集电极开路输出:引脚图和功能表与74LS170相同。74LS673.74F673.74HC67316位串行输入/输出移位寄存器带有16位并行输出存贮寄存器:可逆行串/并转换;三态输入/输出通道允许串行数据或(和)读出数据。功能表74LS674.74F674.74HC67416位并入串出移位寄存器三态I/O通道可对循环回路中的输入串行数据或阅读移位寄存器的字进行存収;四种工作模式

37、,保持、写、读、寄存。功能表74HC67912位地址比较器四个P输入一般为硕接线:如P0-P4为0X1,则A0-A7为低电平:当引脚/G为低电平时,可正常工作,/G为高电平时,输出总为高电平。74LS6814位并行二进制累加器包含2个同步寄存器,字A和字B移位/累加器:可进行16种逻辑操作:可扩展为全超前进位的n位字:有总线驱动I/O通道。算术功能表(模式控制M=低)移位模式功能表74HC6828位数值比较器比较两个8位二进制数字或8位BCD码:Q输入带100kQ上拉电阻;74LS686/6878位数值比较器可对两个8位字码进位逐位比较:当P=Q端为低电平时表示两个8位字符完全相等,当PQ端为

38、低电平时表示P8位字大于Q8位字:686为图膽柱方式输出,687为集电极开路输出。功能表74LS688/689.74ALS688/689.74HC688/6898位数值比较器(等值检测器)可对两个8位字码进行逐次比较并且指示它们是否相等:当/P=Q输出端为低电平时表示两个8位字完全相等:/G允许端可用来实现几块电路之间的级联,从而允许比较大于8位的字码:688为图腾柱方式输出,689主集电极开路输出。功能表74LS690/691/692/693、74HC690/691/692/693可预呂同步计数器/寄存器(三态)可同步预置:三态输出直接驱动总线;该电路同步计数器、4位D型寄存器和三态输出四路2-4线转换器组成:寄存器/

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论