基于MSI的数字系统设计_第1页
基于MSI的数字系统设计_第2页
基于MSI的数字系统设计_第3页
基于MSI的数字系统设计_第4页
基于MSI的数字系统设计_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

基于MSI的数字系统设计

贾立新数字系统设计标准中小规模数字集成电路

中小规模数字集成电路主要有TTL系列和CMOS系列,种类多、品种齐、价格便宜。原则上说,任何复杂的数字系统均可由上述电路构成。

常用的中规模集成电路有:译码器、寄存器、锁存器、计数器、多路模拟开关等。三种输出结构:OC、推拉、三态;数字系统设计参数符号74LS系列CD4000系列74HC系列输入高电平VIH(min)2V3.5V3.5V输入低电平VIL(max)0.8V1.5V1V输出高电平VOH(min)2.7V4.6V4.4V输出低电平VOL(max)0.5V0.05V0.1V输入高电平电流IIH(max)20μA0.1μA0.1μA输入低电平电流IIL(max)-0.4mA-0.1μA-0.1μA输出高电平电流IOH(max)0.4mA0.51mA4mA输出低电平电流IOL(max)-8mA-0.51mA4mA传输延迟时间tpd15nS74LS系列,CD4000系列、74HC系列主要参数

数字系统设计2.3设计实例——数字秒表的设计一、实验目的1.熟悉常用中规模CMOS集成电路、555定时器和LED数码管的使用方法;2.掌握简单数字系统的设计调试方法。二、设计要求1.计时范围0.0—9.9秒。2.具有启停控制功能。启动时,秒表从0.0秒开始计时;停止时,秒表显示当前时间值。数字系统设计原理框图

数字系统设计振荡电路设计

取C1=0.33uF取R2=15kΩ,取R1=13kΩ,由9.1kΩ固定电阻和10kΩ可变电阻组成。数字系统设计分频电路十进制计数器/分频器,由一个5位约翰逊计数器和一个10线译码器两部分组成。数字系统设计用CD4017构成的十分频电路的连线图

数字系统设计计数电路

数字系统设计计数器电路的连线图

数字系统设计数字系统设计数字系统设计显示电路数字系统设计启停控制电路

启动控制:当启动信号发出时,确保秒表从0.0秒开始计时,然后秒表一直在0.0~9.9秒后之间循环计时。停止控制:当停止信号发出时,秒表立即停止计时,并显示当前时间值。数

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论