国立云林科技大学电机工程系积体电路与系统设计组混合讯号积体_第1页
国立云林科技大学电机工程系积体电路与系统设计组混合讯号积体_第2页
国立云林科技大学电机工程系积体电路与系统设计组混合讯号积体_第3页
国立云林科技大学电机工程系积体电路与系统设计组混合讯号积体_第4页
国立云林科技大学电机工程系积体电路与系统设计组混合讯号积体_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

國立雲林科技大學電機工程系

積體電路與系統設計組

混合訊號積體電路與系統實驗室

Mixed-SignalIntegratedCircuitsandSystemsLab緣由由於積體電路(IntegratedCircuit,IC)製造技術的精進,系統設計已由運用個別積體電路功能整合的方式進步至系統晶片(System-on-a-Chip,SoC)

設計的世代。原本分屬不同設計範疇的類比(Analog)積體電路設計與數位(Digital)積體電路設計已經必須同時整合,而進入新的混合訊號(Mixed-Signal)積體電路設計的世代。簡報內容人員簡介儀器設備研究主題研究計畫研究成果論文專利簡介主持人簡介黃崇禧助理教授國立臺灣大學電機工程學系學士,碩士,博士工作資歷華夏技術學院電機工程系崇貿科技股份有限公司臺灣積體電路製造公司設計服務處世大積體電路製造公司設計服務中心大騰電子企業股份有限公司研究生簡介碩二94陳科含碩一95余信宏碩一95鄭惟陽碩一95李家豪研究主題Mixed-SignalIntegratedCircuitsandSystemsDesignTimeDigitizingSystemDesignHardIPinSoCPhase-LockedLoop(PLL)Delay-LockedLoop(DLL)ADC,DAC,Filter,RF,…etc.研究計畫ResearchontheIntegrationofHigh-SpeedContinuousTimeIntervalDigitizingSystemChip

具有高速連續轉換功能時距數位化系統晶片整合之研究

國科會,積體電路及系統設計學門(NSC95-2221-E-224-103-)

2006/8/1~2007/7/31ResearchonContinuousTimeIntervalDigitizingSystemwithHighSamplingRate,

具高取樣率連續時距數位化系統電路之研究

國科會,積體電路及系統設計學門(NSC94-2215-E-224-011-)

2005/8/1~2006/7/31儀器設備現有工作站SunUltra-45x1工作站SunBlade-150x1

個人電腦(P43.0GHz等級以上)x6網路印表機HPLaserJet2420x2儀器設備未來規劃工作站

x1,個人電腦x3測試設備取樣示波器(SamplingScope)高精度訊號產生器(SignalGenerator)高速邏輯分析儀(LogicAnalyzer)頻譜分析儀(SpectrumAnalyzer)研究成果期刊論文ChenC.-C.,P.Chen,C.-S.HwangandW.Chang,2005,“AprecisecyclicCMOStime-to-digitalconverterwithlowthermalsensitivity”,IEEETransactionsonNuclearScience,vol.51,no.4,pp.834-838,August2005.,(EI、SCI)HwangC.-S.,P.ChenandH.-W.Tsao,2004,“Ahigh-precisiontime-to-digitalconverterusingatwo-levelconversionscheme”,IEEETransactionsonNuclearScience,vol.51,no.4,pp.1349-1352,August.,(EI、SCI)LiuS.-I.andC.-S.Hwang,1997,“Realizationofcurrent-modefiltersusingsingleFTFN”,InternationalJournalofElectronics,vol.82,pp.499-502,May.,(EI、SCI)研究成果會議論文HwangC.-S.,P.Chen,andH.-W.Tsao,2004,“Awide-rangeandfast-lockingclocksynthesizerIPbasedondelay-lockedloop”,IEEEInternationalSymposiumonCircuitsandSystems,CanadaVancouver,vol.1,pp.785-788,May26-29.HwangC.-S.,P.Chen,andH.-W.Tsao,2003,“Ahigh-precisiontime-to-digitalconverterusingatwo-levelconversionscheme”,IEEEInternationalSymposiumonCircuitsandSystems,ThailandBankok,vol.1,pp.25-28,May25-28.HwangC.-S.,P.Chen,andH.-W.Tsao,2003,“Ahigh-resolutionandfast-conversiontime-to-digitalconverter”,IEEENuclearScienceSymposium,USAPortland,N10-1,October19-25.研究成果會議論文張洧、黃崇禧、蔡志忠、曹恆偉、陳伯奇,2002,“應用於可攜式雷射測距儀之低變異金氧半時間至數位轉換器”,2002臺灣光電科技研討會論文集III,臺灣臺北市,pp.133-135,December12-13.HwangC.-S.,W.-C.Chung,C.-Y.Wang,H.-W.TsaoandS.-I.Liu,2000,“A2-Vclocksynchronizerusingdigitaldelay-lockedloop”,2ndIEEEAsiaPacificConferenceonASIC,KoreaCheju,pp.91-94,August28-30.Hwang,C.-S.,M.-H.Jiang,H.-W.TsaoandL.-C.Chen,1999,“Anoveldifferentialmodetime-to-digitalconverter”,4thInternationalConferenceOnElectronicMeasurementandInstruments,ChinaHarbin,pp.576-580,August18-21.研究成果專利Chorng-SiiHwangandWen-WeiChiu,“Internaloffset-canceledphaselockedloop-baseddeskewbuffer”,USPatentNo.6346838,fromFeb.12th,2002toJan.5th2021.黃崇禧,邱文偉“以鎖相迴路為基礎之去偏差緩衝電路及其產生方法”,臺灣專利,專利字號541800,自2003年7月11日起至2021年11月28日止。研究成果簡介1:使用數位延遲鎖定迴路的時脈同步器電路

Clocksynchronizerusingdigitaldelay-lockedloop研究成果簡介2:基於鎖相迴路之內部誤差消除電路

Internaloffset-canceledPLL-baseddeskewbuffer

研究成果簡介3:基於延遲鎖定迴路之時脈合成器

Wide-rangeandfast-lockingclocksynthesizerbasedonDLL研究成果簡介4:二階段轉換-時間至數位轉換器Time-to-digitalconverterusingatwo-levelconversionscheme研究成果簡介5:雙延遲鎖定迴路

DualDelay-LockedLoop研究成果簡

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论