数字电路复习题及答案_第1页
数字电路复习题及答案_第2页
数字电路复习题及答案_第3页
数字电路复习题及答案_第4页
数字电路复习题及答案_第5页
已阅读5页,还剩18页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电路复习题及参考答案一、单项选择题1.同或逻辑对应逻辑图是()。A.B. C. D. 答案:A2.在以下逻辑电路中,不是组合逻辑电路是()。A.译码器B.编码器C.全加器D.存放器答案:D3.用触发器设计一个同时十七进制计数器所需要触发器数目是()。A.2B.3C.4D.5答案:D4.在以下各图中,或非逻辑对应逻辑图是()。A.B.C.D.答案:B5.在何种输入情况下,“或非”运算结果是逻辑“1”。A. 全部输入是“0”B. 任意输入是“1”C. 仅一输入是“1”D. 全部输入是“1”答案:A6.一个班级中有四个班委委员,假如要开班委会,必须这四个班委委员全部同意才能召开,其逻辑关系属于()逻辑。a.与;b.或;c.非;d.与非答案:a7.在一个四变量逻辑函数中,()为最小项。a.;b.;c.;d.答案:c8.一个4路数据选择器,其地址输入(选择控制输入)端有()个。A. 2个B. 3个C. 4个D. 5个答案:A9.由与非门组成基本RS触发器输入端为R、S,则其约束条件为()。A. RS=0B. R+S=1C. RS=1D. R+S=0答案:A10.在以下各图中,异或逻辑对应逻辑图是()。A.B. C. D. 答案:D11.JK触发器在CP脉冲作用下,欲使,则对输入信号描述不正确是()。A. B. ,C. ,D. ,答案:B12.当异步置数端时,输出状态是在CP由1变0时刻发生改变,且与CP=1期间输入状态改变无关,只取决于CP由1变0前瞬间输入状态而定触发器是()。A. 基本RS触发器B. D锁存器C.同时JK触发器D.负边缘JK触发器答案:D13.时序逻辑电路中一定包含()。A. 触发器B. 组合逻辑电路C. 移位存放器D. 译码器答案:A14.T触发器状态方程是()。A. B. C. D. 答案:C15.将CMOS或非门作如图所表示连接,其输出F=()。a.F=1b.F=0c.d.F=A答案:b16.一个16路数据选择器,其地址输入(选择控制输入)端有()个。A. 16个B. 2个C. 4个D. 8个答案:C17.以下触发器中没有约束条件是()。A. 基本RS触发器B. 主从RS触发器C. 钟控RS触发器D. 钟控JK触发器答案:D18.一个8路数据选择器,其地址输入(选择控制输入)端有()。A. 1个B. 2个C. 3个D. 4个答案:C19.存在约束条件触发器是()。A. 基本RS触发器B. D锁存器C. JK触发器D. D触发器答案:A20.一个32路数据选择器,其地址输入(选择控制输入)端有()。A. 2个B. 3个C. 4个D. 5个答案:D21.用代码代表特定信号或者将代码赋予特定含义过程称为()。A. 译码B. 编码C. 数据选择D. 奇偶校验答案:B22.组合逻辑电路通常由()组合而成。A.门电路B.触发器C.计数器D.存放器答案:A23.正边缘D触发器,在时钟脉冲CP正边缘到来前D为1,而CP正边缘后D变为0,则CP正边缘后为()。a.Q=0b.Q=1c.=1d.=0答案:b24.以下器件中,不属于时序逻辑电路是()。A. 计数器B. 移位存放器C. 全加器D. 脉冲序列发生器答案:C25.求一个逻辑函数F反函数,以下哪种说法不正确:()A.“●”换成“+”,“+”换成“●”B. 原变量换成反变量,反变量换成原变量C. 变量不变D. 常数中“0”换成“1”,“1”换成“0”答案:C26.能完成两个1位二进制数相加并考虑到低位来进位电路称为()。A. 编码器B. 译码器C. 全加器D 半加器答案:C二、填空题1.通常将具备两种不一样稳定状态,且能在外信号作用下在两种状态间转换电路称为()触发器。对于基本RS触发器,当Q=1、=0时称触发器处于()状态;当Q=0、=1时称触发器处于()状态。答案:双稳态;1;02.D触发器状态方程是(),JK触发器状态方程是()。答案:、3.描述逻辑函数各个变量取值组合和函数值对应关系表格叫()。答案:逻辑真值表(真值表)4.RS触发器状态方程是()约束条件是(),D触发器状态方程是()。答案:、、5.请将十六进制数(4A)16转换为十进制数()。将十六进制数(37)16转换为十进制数()。答案:(74)10、(55)106.请将十进制数112转换为十六进制数()。将二进制数10100.011B转换为八进制数()。答案:(70)16、(24.3)87.一个班级有78位学生,现采取二进制编码器对每位学生进行编码,则编码器输出最少()位二进制才能满足要求。答案:7位8.共阴LED数码管应与输出()电平有效译码器匹配,而共阳LED数码管应与输出()电平有效译码器匹配。答案:高低9.逻辑变量和函数只有()和()两种取值,而且它们只是表示两种不一样逻辑状态。答案:0、110.组合逻辑电路是指任何时刻电路输出仅由当初()决定。答案:输入11.(.00110111)8421BCD表示十进制数是()。答案:953.3712.三种基本逻辑门是()、()、()。答案:与门、或门、非门13.能够存放1位二值信号基本单元电路统称为()。答案:触发器14.时序逻辑电路按触发器时钟端连接方式不一样可分为()时序电路和()时序电路两类。答案:4.同时、异步15.具备记忆和存放功效电路属于时序逻辑电路,故()和()电路是时序逻辑电路。a.存放器;b.多位加法器;c.计数器;d.译码器答案:a、c16.请将十进制数58转换为二进制数()。将二进制数101001.1101转换为十进制数()。答案:(111010)2、(41.8125)1017.计数器按计数增减趋势分,有()、()和()计数器。答案:递增、递减和可逆18.计数器按触发器翻转次序分,有和计数器。答案:同时和异步19.一个五进制计数器也是一个分频器。答案:五三、化简题1.Z(A、B、C)=m(0,1,2,5,6,7)答案:Z=2.用卡诺图化简函数Y(A,B,C,D)=Σ(m2,m3,m6,m7,m8,m10,m12,m14)答案:3.给定约束条件为AB+AC=0答案:Z=4.Z=m(0,1,2,4)+d(3,5,6,7)答案:Z=15.Z=m(2,3,7,8,11,14)+d(0,5,10,15)答案:Z=6.卡诺图化简Y(A,B,C,D)=∑m(3,11,15)答案:四、图解题1.设一边缘JK触发器初始状态为0,CP、J、K信号如图所表示,试写出触发器Qn+1表示式及画出触发器Q端波形。答案:特征方程为:Q、波形以下列图所表示:图题4.112.设触发器初始状态为0,试写出触发器Qn+1表示式及画出在CP信号作用下触发器输出端Q7电压波形。答案:3.已知维持阻塞D触发器D和CP端电压波形如图所表示,试写出触发器Qn+1表示式及画出Q和Q’端电压波形。假定触发器初始状态为Q=0。答案:维持阻塞D触发器在CP上升沿到来时动作,其波形图如图所表示D触发器特征方程为:4.设触发器初始状态为0,试写出触发器Qn+1表示式及画出在CP信号作用下触发器输出端Q1电压波形。答案:五、试分析如图所表示电路中各电路逻辑功效。(1)(2)(3)答案:为同或函数答案:为三变量多数表决电路.答案:为一对互补异或函数(4)、试写出如图所表示电路输出Y1和Y2函数式。(4分)答案:六、分析题1.用与非门设计三变量多数表决电路。答案:解:依照题意列真值表以下:ABCY000000100100011110001011110111112.在举重比赛中有A、B、C三名裁判,A为主裁判,当两名以上裁判(必须包含A在内)认为运动员上举杠铃合格,按动电钮可发出裁决合格信号,请设计该逻辑电路。答案:设计一个三名裁判其中设有主裁判举重裁决电路.①真值表(A为主裁判)②表示式ABCABCY00000010010001101000101111011111③电路:如图所表示:3、试分析用与非门和或非门设计一个三变量奇校验电路,当输入三个变量中有奇数个为1时,输出为1,不然为0.答案:①三变量奇校验真值表②输出函数表示式输入输出CBAY00000101001110010111011101101001(不能化简)③用异或门实现电路④用与非门实现电路七、分析时序逻辑电路1、分析如图所表示时序电路逻辑功效,写出电路驱动方程、状态方程和输出方程,画出状态转换表、状态转换图和时序图。1.驱动方程:J0=K0=J1=K1=2.状态方程:Q0n+1=Q1n+1=3.输出方程:Y=4.状态转换图以下:5.电路能否自开启:答案:由图可知:驱动方程输出方程Y=Q1特征方程状态方程;状态转换图与时序图见下列图电路能够自开启。2、试分析下列图所表示电路为几进制计数器,画出画出状态转换表、状态转换图和各触发器输出端波形图。答案:由给定电路可知这是一个异步计数器.分析以下:=1\*GB3①时钟方程CP0=CP1=CP(外加)CP2=Q1=2\*GB3②驱动方程;; =3\*GB3③将驱动方程代入特征方程得状态方程:Q1=4\*GB3④状态计算得状态转换图和时序图如图所表示.该电路是能够自开启七进制计数器.八、用集成计数器组成N进制计数器1、用74163由反馈归零法组成六进制计数器,画出逻辑图,列出状态表。74163逻辑符号如图所表示74163功效表答案:反馈归零法:74163为同时清零方式二进制芯片,六进制中状态为0000~0101.用5#状态0101中Q2Q0=11作反馈识别信号即可,即令,接法见图所表示74LS90逻辑符号答案:其清0使能端异步清0,所以清0信号应由65#状态提供,即当Q7Q6Q5Q4Q3Q2Q1Q0=01100101时应该回00000000.这么保留了0#~64#状态(共65个状态),其接线如图题5.24所表示.3、十进制加法计数器时序图以下列图所表示,试画出其状态转换图。答案:4

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论