高二物理竞赛课件电路中MSI寄存器应用举例-数据串并行的转换_第1页
高二物理竞赛课件电路中MSI寄存器应用举例-数据串并行的转换_第2页
高二物理竞赛课件电路中MSI寄存器应用举例-数据串并行的转换_第3页
高二物理竞赛课件电路中MSI寄存器应用举例-数据串并行的转换_第4页
高二物理竞赛课件电路中MSI寄存器应用举例-数据串并行的转换_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电路中MSI寄存器应用举例——数据串并行的转换电路中MSI寄存器应用举例——数据串并行的转换并行数据控制电路数据并-串转换控制电路数据串-并转换并行数据源模块目的模块两个模块间数据传送图CLK/BIT7SDATA/BIT0/SYNCMSI移位寄存器举例

RIN是右移串行输入端;

LIN是左移串行输入端;

A、B、C、D是并行输入端;

QD

是右移串行输出端;

QA

是左移串行输出端;

QA、QB、QC、QD

是并行输出端;

/CLR是异步的寄存器清“0”信号;

S1S0是工作方式控制。74LS194寄存器状态表功能S1S0QAn+1QBn+1QCn+1QDn+1保持右移左移置数00011011QAQBQCQDRINQAQBQCQBQCQDLINA

B

C

D>CLKCLRS1S0RINABCDQAQBQCQD74LS194LINQAQBQCQD通用寄存器74LS194(b)一个完整的数据帧每帧125µs,256个时钟CLK488ns•••SDATA时隙0时隙1每帧32个时隙

•••/SYNC时隙0时隙31用74LS163(计数器)和74LS166(8位并入-串出移位寄存器)构成数据源的电路,完成数据的并行读入,串行输出的功能。电路参见数书P219图。用74LS163(计数器)、74LS164(8位串入-并出移位寄存器)和74LS377(8位数据缓冲器)构成数据目的的电路,完成数据的串行读入,并行输出的功能。电路参见数书P220图。串并转换信号时序图701234567012/BIT0bit/SYNCCLK701234567012SDATAbyte31byte0byte1字节31partial字节0字节0partial

字节1RD0~RD7partialPD0~PD7byte31byte0byte303.4.3节拍分配器

DigitalfractionalrateMultipliers节拍分配器:在控制器中产生节拍脉冲的部件,这些脉冲用来控制各功能部件协调有序地完成一些操作。节拍发生器:输出信号为电位信号;脉冲分配器:输出信号为脉冲信号。节拍分配器CLKY0Ym-1Y1CLKY0Y1Y2Y33.4.3节拍分配器

DigitalfractionalrateMultipliers按分配器的结构分为:计数型和移位型两类。CLKY0Ym-1Y1译码逻辑计数器Q0Q1Qn-1CLKY0Ym-1Y1译码逻辑移位器Q0Q1Qn-1由二进制计数器和译码器组成在时钟脉冲序列作用下,从译码器的各输出端上轮流输出高电位信号或脉冲信号。3.4.3.1计数型(Binary)节拍分配器Y3Y0Y1&&&&Y2/CLK1/CLRQ1Q0四输出节拍分配器逻辑图KCLRJQQKCLRJQQ四输出节拍分配器波形图/CLK/CLRQ0Q1Y1Y0Y2Y3四输出脉冲分配器逻辑图CLKY3Y0Y1Y2/CLRQ

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论