MOOC 数字电子技术基础-哈尔滨工业大学 中国大学慕课答案_第1页
MOOC 数字电子技术基础-哈尔滨工业大学 中国大学慕课答案_第2页
MOOC 数字电子技术基础-哈尔滨工业大学 中国大学慕课答案_第3页
MOOC 数字电子技术基础-哈尔滨工业大学 中国大学慕课答案_第4页
MOOC 数字电子技术基础-哈尔滨工业大学 中国大学慕课答案_第5页
已阅读5页,还剩122页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

MOOC数字电子技术基础-哈尔滨工业大学中国大学慕课答案逻辑代数基础1、问题:同模拟信号相比,数字信号具有________性。一个数字信号只有________种取值,分别表示为________和________。选项:A、连续性,2,1,2B、数字性,2,1,2C、对偶性,2,0,1D、离散性,2,0,1正确答案:【离散性,2,0,1】2、问题:二进制数10111011等于十进制数。选项:A、107B、187C、287D、256正确答案:【187】3、问题:十进制数437的8421BCD码是。选项:A、010000110111B、110001110011C、110110101D、010000111111正确答案:【010000110111】4、问题:逻辑代数中有三种基本运算:________、________和________。选项:A、与,或,非B、与非,或非,与或非C、与非,或,与或D、或非,与或,与或非正确答案:【与,或,非】5、问题:与运算的法则可概括为:有0出________,全1出________;类似地或运算的法则为________。选项:A、1,0,有1出1,全0出0B、0,1,有1出1,全0出0C、0,1,有0出1,全0出0D、0,1,有1出1,全1出0正确答案:【0,1,有1出1,全0出0】6、问题:在下列编码中,编码方式抗干扰能力强。选项:A、格雷码B、余三码C、自然二进制码D、8421BCD码正确答案:【格雷码】7、问题:下列说法中与BCD码的性质不符的是。选项:A、一组4位二进制数组成的数码只能表示1位十进制数。B、BCD码有多种码制。C、BCD码是一组4位二进制数,能表示十六以内的十进制数。D、BCD码是一种用4位二进制数表示1位十进制数的代码。正确答案:【BCD码是一组4位二进制数,能表示十六以内的十进制数。】8、问题:已知某逻辑函数表达式选项:,则其对偶式为。A、B、C、D、正确答案:【】9、问题:数字信号是指。选项:A、在时间上离散的信号。B、在数值上离散的信号。C、时间上离散、数值上连续的信号。D、在时间和数值上都离散的信号。正确答案:【在时间和数值上都离散的信号。】10、问题:已知逻辑变量A、B,则选项:对应的逻辑运算关系是。A、与或非逻辑运算B、或非逻辑运算C、异或逻辑运算D、同或逻辑运算正确答案:【异或逻辑运算】11、问题:已知逻辑变量A、B,则选项:对应的逻辑运算关系是。A、与或非逻辑运算B、或逻辑运算C、异或逻辑运算D、同或逻辑运算正确答案:【同或逻辑运算】12、问题:N进制数转为十进制数的位权展开式为。选项:A、B、C、D、正确答案:【】13、问题:在下列逻辑式中,正确的逻辑公式是。选项:A、B、C、D、正确答案:【】14、问题:在逻辑运算中,如果X+Y=X+Z,那么Y=Z。选项:A、正确B、错误正确答案:【错误】15、问题:在逻辑运算中,如果XY=XZ,那么Y=Z。选项:A、正确B、错误正确答案:【错误】16、问题:在逻辑运算中,如果选项:,那么。A、正确B、错误正确答案:【正确】17、问题:已知逻辑变量A、B、C,则系。与为非逻辑运算关选项:A、正确B、错误正确答案:【错误】18、问题:选项:A、正确B、错误正确答案:【正确】19、问题:选项:A、正确B、错误正确答案:【正确】20、问题:选项:A、正确B、错误正确答案:【错误】21、填空题:与非逻辑运算的法则可概述为:有出,全出。正确答案:【0,1,1,0##%_YZPRLFH_%##0110##%_YZPRLFH_%##0,1,1,0##%_YZPRLFH_%##0110】22、填空题:或非逻辑运算的法则可概述为:有出,全出。正确答案:【1,0,0,1##%_YZPRLFH_%##1001##%_YZPRLFH_%##1,0,0,1##%_YZPRLFH_%##1001】23、填空题:已知逻辑变量A、B,则正确答案:【反##%_YZPRLFH_%##非】与为逻辑运算关系。24、填空题:循环码的特点是相邻的2个编码之间只有位码元不同。正确答案:【1##%_YZPRLFH_%##一】25、填空题:正确答案:【49】逻辑函数的代数化简1、问题:逻辑函数F(A,B,C,D)=AB+BC+CD写成最小项之和,其结果应为∑m(__________);写成最大项之积,其结果应为∏M(______________)。选项:A、(3,6,7,10,12,13,14,15);(0,1,2,4,5,8,9,11)B、(3,6,7,11,12,13,14,15);(0,1,2,4,5,8,9,10)C、(3,6,7,11,14,15);(0,1,2,4,5,8,9,10)D、(3,6,7,11,12,13,14,15);(0,1,2,8,9,10)正确答案:【(3,6,7,11,12,13,14,15);(0,1,2,4,5,8,9,10)】2、问题:用公式法将下列函数化简为最简与-或式,则正确答案为。选项:A、1,ADB、0,ADC、1,ACDD、1,正确答案:【1,AD】3、问题:根据反演规则,若选项:,则。A、B、C、D、正确答案:【】4、问题:下列说法不正确的是______。选项:A、全部最小项之和恒等于1B、最小项的反是最大项C、最小项的对偶式是最大项D、任意两个最小项和(i≠j)的乘积恒等于1和(i≠j)的乘积恒等于1】正确答案:【任意两个最小项5、问题:函数。选项:的最简与-或式为,其对偶式的最简与-或式为A、,B、,C、,,D、正确答案:【,】6、问题:逻辑函数有多种表示方式,其中可以唯一地描述一个逻辑函数的方式是。选项:A、真值表B、逻辑表达式C、逻辑电路图D、工作波形图正确答案:【真值表】7、问题:已知逻辑函数F=ABC+CD,则在下列选项中令F=1的是。选项:A、A=0,BC=1B、B=1,C=1C、C=1,D=0D、BC=1,D=1正确答案:【BC=1,D=1】8、问题:下述错误的逻辑等式是。选项:A、B、C、D、正确答案:【】9、问题:逻辑等式选项:的反演式为。A、B、C、D、正确答案:【】10、问题:逻辑等式选项:的对偶式为。A、B、C、D、正确答案:【】11、问题:已知逻辑函数,试分析两者之间的逻辑关系是。选项:,A、B、C、D、和互为对偶式正确答案:【】12、问题:用代数法化简逻辑函数,则其最简与-或式为。,则其最简与-或式为。,则选项:A、BB、B+ADC、AB+DED、B+DE正确答案:【B】13、问题:用代数法化简逻辑函数选项:A、B、C、D、正确答案:【】14、问题:用代数法化简逻辑函数其最简与-或式为。选项:A、B、C、D、正确答案:【】15、问题:用代数法化简逻辑函数错误的化简结果是。选项:,在下列化简结果中,A、B、C、D、正确答案:【】16、问题:求一个逻辑函数F的对偶式,可以对原逻辑式进行如下变换,其中错误的是。选项:A、逻辑运算符号“.”、“+”互换B、逻辑变量保持不变C、原变量换成反变量,反变量换成原变量D、逻辑常量“0”、“1”互换正确答案:【原变量换成反变量,反变量换成原变量】17、填空题:已知有4个逻辑变量,它们能组成的最小项的个数为,这4个逻辑变量的任意两个最小项相与,结果恒等于。正确答案:【16,0##%_YZPRLFH_%##160##%_YZPRLFH_%##16,0】18、填空题:已知有5个逻辑变量,它们能组成的最大项的个数为,这5个逻辑变量的任意两个最大项相或,结果恒等于。正确答案:【32,1##%_YZPRLFH_%##32,1##%_YZPRLFH_%##321】19、填空题:已知有4个逻辑变量,它们能组成的最小项的个数为,这4个逻辑变量的全部最小项相或,结果恒等于。正确答案:【16,1##%_YZPRLFH_%##161##%_YZPRLFH_%##16,1】20、填空题:已知有3个逻辑变量,它们能组成的最大项的个数为,这3个逻辑变量的全部最大项相与,结果恒等于。正确答案:【8,0##%_YZPRLFH_%##80##%_YZPRLFH_%##8,0】21、填空题:已知某三变量逻辑函数的标准与-或式为F=∑m(1,4,5,6,7);则其标准或-与式为F=∏M(______________)。正确答案:【0,2,3##%_YZPRLFH_%##0,2,3##%_YZPRLFH_%##023】22、填空题:已知某三变量逻辑函数Y=∑m(______________)。,则其标准与-或式正确答案:【1,4,5,6,7##%_YZPRLFH_%##1,4,5,6,7##%_YZPRLFH_%##14567】23、填空题:已知某三变量逻辑函数Y(A,B,C)=∏M(______________)。,则其标准或-与式为正确答案:【0,2,3##%_YZPRLFH_%##0,2,3##%_YZPRLFH_%##023】24、填空题:已知某三变量逻辑函数F=∑m(______________)。,则其标准与-或式正确答案:【1,3,4,5,7##%_YZPRLFH_%##1,3,4,5,7##%_YZPRLFH_%##13457】25、填空题:已知某三变量逻辑函数F(A,B,C)=∏M(______________)。,则其标准或-与式为正确答案:【0,2,6##%_YZPRLFH_%##0,2,6##%_YZPRLFH_%##026】26、填空题:用代数法化简逻辑函数,则其最简与-或式为F=。正确答案:【A+B##%_YZPRLFH_%##B+A##%_YZPRLFH_%##a+b##%_YZPRLFH_%##b+a】逻辑函数的卡诺图化简1、问题:采用卡诺图化简逻辑函数如下图所示,其中正确的化简结果是。(1)(2)(3)(4)选项:A、(1)、(2)、(3)B、(2)、(3)、(4)C、(1)、(2)、(4)D、(1)、(2)、(3)、(4)正确答案:【(1)、(2)、(3)】2、问题:已知逻辑函数卡诺图,则P(A,B,C)=∑m()。选项:,按照由高到低A,B,C的排序填写函数A、=∑m(1,2,4)B、=∑m(1,2,3,7)C、=∑m(1,2,4,7)D、=∑m(1,2,4,6)正确答案:【=∑m(1,2,4,7)】3、问题:已知逻辑函数P(A,B,C)=∑m(3,5,6,7),卡诺图化简可得最简与-或式为。选项:A、B、C、D、正确答案:【】4、问题:已知某逻辑函数的卡诺图如下图所示,图中X为约束项。该逻辑函数的最简与-或式为。选项:A、B、C、D、正确答案:【】5、问题:用卡诺图化简逻辑函数。选项:,则正确答案为A、B、C、D、正确答案:【】6、问题:用卡诺图化简逻辑函数,则正确答案为。选项:A、B、C、D、正确答案:【】7、问题:用卡诺图化简逻辑函数,则正确答案为。选项:A、B、C、D、正确答案:【】8、问题:用卡诺图化简逻辑函数,则正确答案为。选项:A、B、C、D、正确答案:【】9、问题:已知逻辑函数、,设,则在下列函数卡诺图中,F的函数卡诺图为。选项:A、图(1)B、图(2)C、图(3)D、图(4)正确答案:【图(3)】10、问题:已知逻辑函数、,设,则逻辑函数F的最简与-或式为。选项:A、B、C、D、正确答案:【】11、问题:用卡诺图化简逻辑函数,则其最简与-或式为。选项:A、B、C、D、正确答案:【】12、问题:已知逻辑函数为,约束条件为AB+AC=0,用卡诺图化简得到最简与-或式为。选项:A、B、C、D、正确答案:【】13、问题:已知逻辑函数、,试分析在下列卡诺图中,分别与相对应的函数卡诺图为。、、,则其最简与-或式为。选项:A、B、C、D、正确答案:【】15、问题:已知逻辑函数为,约束条件为AB+AC=0,用卡诺图化简得到最简与-或式,下述选项中错误的化简结果为。选项:A、B、C、D、正确答案:【】简单门电路与TTL门电路1、问题:在数字电路中,稳态时三极管一般工作在状态。在下图中,若则晶体管,此时=;欲使晶体管处于饱和状态,需满足的条件为。,选项:A、放大,截止,5V,B、开关,截止,3.7V,C、开关,饱和,0.3V,D、开关,截止,5V,正确答案:【开关,截止,3.7V,】2、问题:下图为某门电路的特性曲线,试据此确定它的下列参数:输出高电平;输出低电平;输入短路电流;高电平输入漏电流。选项:A、3V,0.3V,1.4mA,0.02mAB、3V,0.3V,1.6mA,0.02mAC、3V,0.3V,0.02mA,1.4mAD、2V,0.3V,1.4mA,0.04mA正确答案:【3V,0.3V,1.4mA,0.02mA】3、问题:由TTL门组成的电路如下图所示,已知它们的输入短路电流=1.6mA,高电平输入漏电流=40μA。试问:当A=B=1时,G1的电流为;A=0时,G1的电流为。选项:A、拉,3.2mA,灌,160μAB、灌,6.4mA,拉,160μAC、灌,3.2mA,拉,160μAD、灌,3.2mA,拉,80μA正确答案:【灌,3.2mA,拉,160μA】4、问题:TTL门电路扇出系数选项:;其含义为。A、或或;能带同类门的数量B、;最多能带同类门的数量C、;最多能带同类门的数量;能带同类门的数量或D、正确答案:【;最多能带同类门的数量】,高电平噪声容限5、问题:TTL逻辑门的低电平噪声容限选项:。A、、B、、C、、D、、正确答案:【、】6、问题:在下图所示电路中,二极管具有理想特性,试分析电路输入A、B、C与输出P的逻辑关系为。选项:A、B、C、D、正确答案:【】7、问题:在下图所示电路中,二极管具有理想特性,试分析电路输入A、B、C与输出P的逻辑关系为。选项:A、B、C、D、正确答案:【】8、问题:由双极型晶体管组成的开关电路,使其工作于饱和区的条件是。选项:A、B、C、D、(开启电压)正确答案:【】9、问题:设TTL异或门的输入端为A、B,若将其作反相器使用,则A、B端应连接。选项:A、A、B端并联在一起使用B、不能实现C、A或B端有1个接入高电平D、A或B端有1个接入低电平正确答案:【A或B端有1个接入高电平】10、问题:TTL门电路采用推拉式输出结构,其主要优点是降低电路的,提高电路的能力。选项:A、传输延时时间,抗干扰B、静态功耗,驱动负载C、传输延时时间,驱动负载D、静态功耗,抗干扰正确答案:【静态功耗,驱动负载】11、问题:已知某TTL非门的电压传输特性、输入和输出特性曲线如下图所示,则其高电平噪声容限和低电平噪声容限。选项:A、1.5V,0.7VB、0.7V,1.5VC、3V,0.8VD、0.8V,3V正确答案:【1.5V,0.7V】12、问题:已知某TTL非门的电压传输特性、输入和输出特性曲线如下图所示,则其扇出系数。选项:A、150B、5C、450D、15正确答案:【15】13、问题:电路如图所示,设图中元件参数选择合理,晶体管工作于开关状态,则电路的输出逻辑函数表达式为。选项:A、B、C、D、正确答案:【】14、问题:电路如图所示,设图中元件参数选择合理,晶体管工作于开关状态,则电路的输出逻辑函数表达式为。选项:A、B、C、D、正确答案:【】15、问题:电路如图所示,设图中元件参数选择合理,晶体管工作于开关状态,则电路的输出逻辑函数表达式为。选项:A、B、C、D、正确答案:【】16、填空题:门电路结构如下图所示,该电路实现了逻辑运算功能。正确答案:【与非】17、填空题:门电路结构如下图所示,该电路实现了逻辑运算功能。正确答案:【非##%_YZPRLFH_%##反】18、填空题:设图中PN结的导通压降为0.7V,试求当电路输入,时,晶体管VT1的基极电位V。正确答案:【1】19、填空题:设图中PN结的导通压降为0.7V,试求当电路的输入时,VT1的基极电位V。正确答案:【2.1】20、填空题:数字电路中的三极管一般工作于区和区,而区只是一种过渡状态。正确答案:【饱和,截止,放大##%_YZPRLFH_%##饱和截止放大##%_YZPRLFH_%##截止,饱和,放大##%_YZPRLFH_%##截止饱和放大##%_YZPRLFH_%##截止,饱和,放大##%_YZPRLFH_%##饱和,截止,放大】21、填空题:已知某逻辑电路的,,,,,则其高电平噪声容限V。V。正确答案:【0.4】22、填空题:已知某逻辑电路的,,,则其低电平噪声容限正确答案:【0.5】TTL门电路与其它门电路1、问题:TTL门电路输入端悬空时,应视为;此时如用万用表测量输入端的电压,读数约为。选项:A、不定,1.4VB、高电平,3.5VC、低电平,0VD、高电平,1.4V正确答案:【高电平,1.4V】2、问题:集电极开路门在使用时须在与之间接一电阻。选项:A、输出端,地B、输出端,电源C、输出端,输入端D、电源,输入端正确答案:【输出端,电源】3、问题:CMOS门电路的特点:静态功耗;而动态功耗随着工作频率的提高而;输入电阻;噪声容限于TTL门。选项:A、很大,增加,很大,低B、极低,减小,很大,高C、极低,增加,很大,高D、极低,增加,很大,低正确答案:【极低,增加,很大,高】4、问题:在下列门电路中,输出端不可以并联使用的是。选项:A、具有推挽输出结构的TTL门电路B、集电极开路门(OC)C、三态门D、CMOS传输门正确答案:【具有推挽输出结构的TTL门电路】5、问题:CMOS电路如下图所示,TG为CMOS传输门,G为TTL与非门,则C=0时,P=;C=1时,P=。选项:A、,0B、1,AC、0,D、,1正确答案:【0,】6、问题:TTL门电路多余输入端的正确处理方法是。选项:A、将与门、与非门的多余输入端接地。B、将与门、与非门的多余输入端通过电阻接地。C、将与门、与非门的多余输入端接。D、将或门、或非门的多余输入端悬空。正确答案:【将与门、与非门的多余输入端接。】7、问题:使用TTL门电路时,其多余输入端的正确处理方法是。选项:A、将或门、或非门的多余输入端悬空。B、将或门、或非门的多余输入端接。C、将与门、与非门的多余输入端通过小电阻接地。D、将或门、或非门的多余输入端接地。正确答案:【将或门、或非门的多余输入端接地。】8、问题:使用CMOS门电路时,其多余输入端的正确处理方法是。选项:A、将或门、或非门的多余输入端悬空。B、将与门、与非门的多余输入端悬空。C、将与门、与非门的多余输入端接。D、将与门、与非门的多余输入端接地。正确答案:【将与门、与非门的多余输入端接。】9、问题:集电极开路门(OC门)常被用于。选项:A、输出高、低电平以及高阻态B、构成开关电路,传输模拟、数字信号C、信号放大、整形和滤波D、实现“线与”和逻辑电平的转换正确答案:【实现“线与”和逻辑电平的转换】10、问题:能够双向传输数字信号的器件是。选项:A、三态门B、集电极开路门(OC门)C、漏极开路门(OD门)D、异或门正确答案:【三态门】11、问题:由TTL三态门组成的电路如图所示,则电路的输出逻辑函数表达式为。选项:A、B、C、D、正确答案:【】12、问题:图示电路中G1为TTL三态门,G2为TTL与非门,万用表的内阻20kΩ/V,量程5V。设电路输出高电平=3.6V,输出低电平=V。=0.3V。试分析当C=1、开关S闭合导通时,=V,选项:A、1.4V,0.3VB、0V,0.3VC、3.6V,0.3VD、1.4V,3.6V正确答案:【1.4V,0.3V】13、问题:图示电路中G1为TTL三态门,G2为TTL与非门,万用表的内阻20kΩ/V,量程5V。设电路输出高电平当C=1、开关S截止关断时,=V,=3.6V,输出低电平=V。=0.3V。试分析选项:A、1.4V,0.3VB、0V,0.3VC、3.6V,0.3VD、1.4V,3.6V正确答案:【0V,0.3V】14、问题:图示电路中G1为TTL三态门,G2为TTL与非门,万用表的内阻20kΩ/V,量程5V。设电路输出高电平=3.6V,输出低电平=V。=0.3V。试分析当C=0、开关S闭合导通时,=V,选项:A、1.4V,0.3VB、0V,0.3VC、3.6V,0.3VD、1.4V,3.6V正确答案:【3.6V,0.3V】15、问题:图示电路中G1为TTL三态门,G2为TTL与非门,万用表的内阻20kΩ/V,量程5V。设电路输出高电平=3.6V,输出低电平=0.3V。试分析当C=0、开关S截止关断时,=V,=V。选项:A、1.4V,0.3VB、0V,0.3VC、3.6V,0.3VD、1.4V,3.6V正确答案:【3.6V,0.3V】16、问题:下图所示电路由CMOS门构成,试分析电路输出的最简与-或式为。选项:A、B、C、D、正确答案:【】17、问题:下图所示CMOS门电路的逻辑功能是。选项:A、B、C、D、正确答案:【】18、问题:下图所示CMOS门电路的逻辑功能是。选项:A、B、C、D、正确答案:【】19、问题:图示为TTL门电路,该电路能够实现非逻辑运算功能。选项:A、正确B、错误正确答案:【正确】20、问题:图示为TTL门电路,该电路能够实现非逻辑运算功能。选项:A、正确B、错误正确答案:【正确】21、问题:图示为TTL门电路,该电路能够实现非逻辑运算功能。选项:A、正确B、错误正确答案:【正确】22、问题:图示为TTL门电路,该电路能够实现非逻辑运算功能。选项:A、正确B、错误正确答案:【错误】23、问题:图示为TTL门电路,该电路能够实现非逻辑运算功能。选项:A、正确B、错误正确答案:【错误】24、问题:图示为CMOS门电路,该电路能够实现非逻辑运算功能。选项:A、正确B、错误正确答案:【错误】25、问题:图示为CMOS门电路,该电路能够实现非逻辑运算功能。选项:A、正确B、错误正确答案:【错误】26、问题:图示为CMOS门电路,该电路能够实现非逻辑运算功能。选项:A、正确B、错误正确答案:【错误】组合电路的分析与设计1、问题:分析如图所示电路的逻辑功能,正确答案为。选项:A、当输入不同时,输出为1;当输入相同时,输出为0B、当输入不同时,输出为0;当输入相同时,输出为1C、当输入有奇数个1时,输出为1;否则为0D、当输入有偶数个1时,输出为1;否则为0正确答案:【当输入有奇数个1时,输出为1;否则为0】2、问题:设A、B为逻辑门的两个端入端,Y为输出。已知A、B和Y的波形如图所示,则该门电路执行的是____逻辑操作。选项:A、与B、与非C、或D、或非正确答案:【与】3、问题:用与非门构成的逻辑电路如下图所示,其中逻辑函数式错误的项是。选项:A、图(1)B、图(2)C、图(3)D、图(1)和图(2)正确答案:【图(3)】4、问题:与下图所示逻辑图相对应的正确逻辑关系为。选项:A、与非逻辑B、或非逻辑C、同或逻辑D、异或逻辑正确答案:【异或逻辑】5、问题:采用全加器组成的电路如图所示,试分析电路输出F1、F2、F3和F4的逻辑函数式为。选项:A、B、C、D、正确答案:【】6、问题:已知某三输入的门电路,输入信号A、B、C和输出信号Y的波形如图所示,则该门电路执行的是逻辑操作。选项:A、与B、与非C、或D、或非正确答案:【与非】7、问题:下图所示电路中,与逻辑式Y1=AB+BC、Y2=(A+B)(A+C)对应的逻辑图顺序是。选项:A、图(1);图(2)B、图(2);图(1)C、图(1);图(1)D、图(2);图(2)正确答案:【图(2);图(1)】8、问题:在下图中,与逻辑式Y1=A+BC、Y2=A(B+C)+BC对应的逻辑图顺序是。选项:A、图(1);图(2)B、图(2);图(1)C、图(1);图(1)D、图(2);图(2)正确答案:【图(2);图(1)】9、问题:下图所示逻辑图的正确逻辑函数式为。选项:A、B、C、D、正确答案:【】10、问题:下图所示逻辑图的正确逻辑函数式为。选项:A、B、C、D、正确答案:【】11、问题:从下图所示逻辑图中,选出不能实现“异或”逻辑关系的一项为_____。选项:A、图(1)B、图(2)C、图(3)D、图(4)正确答案:【图(3)】12、问题:组合逻辑电路是由构成的。选项:A、触发器B、门电路C、寄存器D、计数器正确答案:【门电路】13、问题:试分析下图所示电路的逻辑功能,其输出逻辑函数表达式为,电路的逻辑功能是。选项:A、,奇偶校验器,全加器的和B、C、D、,全减器的差,数码比较器,奇偶校验器】正确答案:【14、问题:逻辑电路如下图所示,当取S和C作为电路的输出时,此电路的逻辑功能是。选项:A、全加器B、全减器C、半加器D、半减器正确答案:【全加器】15、问题:逻辑电路如下图所示,当取P和L作为电路的输出时,此电路的逻辑功能是。选项:A、全加器B、全减器C、半加器D、半减器正确答案:【半加器】16、问题:某水仓装有大小两台水泵排水,如下图所示。试设计一个水泵启动、停止逻辑控制电路,设有3个水位传感器H、M、L,水位高于传感器为1,反之为0;水泵开动为“1”,停止为“0”。具体要求是:当水位在H以上时,大小水泵同时开动;水位在H、M之间时,只开大泵F2;水位在M、L之间时,只开小泵F1;水位在L以下时,停止排水。请写出该控制电路输出的最简与-或表达式为和。选项:A、B、;;;C、D、;正确答案:【;】17、问题:用二输入与非门实现的逻辑电路如下图所示,试分析该电路的逻辑功能,下列说法正确的是。选项:A、该电路实现全加器的逻辑功能,X为和的输出,Y为进位输出。B、该电路实现全加器的逻辑功能,X为进位输出,Y为和的输出。C、该电路实现全减器的逻辑功能,X为差的输出,Y为借位输出。D、该电路实现全减器的逻辑功能,X为借位输出,Y为差的输出。正确答案:【该电路实现全减器的逻辑功能,X为差的输出,Y为借位输出。】18、问题:某汽车驾驶员培训班进行结业考试,有三名评判员,其中A为主评判员,B和C为副评判员。在评判时,按照少数服从多数,并且得到主评判员的认可,方可通过的原则。根据题意进行设计,设裁判认可为1,成绩通过为1,则该电路正确的输出逻辑表达式为。选项:A、B、C、D、正确答案:【】19、问题:设计一个组合逻辑电路,输入为4位二进制码B3B2B1B0。要求实现的逻辑功能是:当B3B2B1B0是8421BCD码输入时,电路输出Y=1;否则Y=0。要求用集电极开路的与非门设计实现该电路,则与之对应的逻辑表达式是。选项:A、B、C、D、正确答案:【】20、问题:组合逻辑电路的一般分析步骤如图所示,按照ABCDEF的顺序,填入如下分析步骤,正确的排序为。(1)列电路的真值表;(2)画函数卡诺图;(3)用公式法化简逻辑函数;(4)从输入到输出逐级写逻辑函数式;(5)分析电路的逻辑功能;(6)用卡诺图化简逻辑函数。选项:A、(1)?(4)?(3)?(2)?(6)?(5)B、(5)?(1)?(3)?(2)?(6)?(4)C、(4)?(2)?(6)?(3)?(1)?(5)D、(4)?(2)?(6)?(1)?(3)?(5)正确答案:【(4)?(2)?(6)?(3)?(1)?(5)】21、问题:已知某组合逻辑电路的工作波形如下图所示,其中A、B为输入信号,L为输出信号,试分析电路输出L的逻辑表达式为。选项:A、B、C、D、正确答案:【】22、问题:下列可以唯一描述组合逻辑电路功能的方式是。选项:A、卡诺图B、逻辑电路图C、工作波形图D、VHDL正确答案:【卡诺图】代码转换电路1、问题:用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y=,Z=,实现功能。选项:A、,,全加器B、C、,,,,全加器,全减器,全减器D、正确答案:【,,全加器】2、问题:由集成四位全加器74LS283和或非门构成的电路如图所示,已知输入DCBA为8421BCD码,试分析并写出表达式,输出为码。选项:A、D+CB+AB;2421BCD码B、D+CB+AB;5421BCD码C、D+CB+CA;2421BCD码D、D+CB+CA;5421BCD码正确答案:【D+CB+CA;2421BCD码】3、问题:下图所示LED显示器件为共极,使用时,通常在a~g7个输入端串联阻值为300W~500W的电阻,其作用为。选项:A、阳;限流B、阴;限流C、阴;限压D、阳;限压正确答案:【阴;限流】4、问题:由3线/8线译码器74LS138和与非门构成的电路如图所示,电路输出P1=,实现功能。选项:A、,一致性判别电路B、,奇偶校验电路,一致性判别电路,奇偶校验电路C、D、正确答案:【,一致性判别电路】5、问题:下表所示为某电路的功能真值表,输入为S3、S2、S1、S0,输出为D1、D0,此电路称为。选项:A、加法器B、译码器C、代码转换译码器D、编码器正确答案:【编码器】6、问题:由3线/8线译码器74LS138和与非门构成的电路如下图所示,试分析并说明其逻辑功能是。选项:A、全加器B、全减器C、奇偶校验电路D、一致性判别电路正确答案:【全减器】7、问题:用集成四位全加器74LS283和二输入与非门设计代码转换电路如下图所示,设电路输入DCBA为8421BCD码,试分析全加器的输出是码。选项:A、余三码B、5421BCD码C、2421BCD码D、循环码正确答案:【5421BCD码】8、问题:计算机键盘上有101个按键,若用二进制代码对其进行编码,则至少用位二进制码。选项:A、6B、7C、8D、101正确答案:【7】9、问题:由2线/4线译码器构成的电路如下图所示,试分析其对应的最简与-或表达式为。选项:A、B、C、D、正确答案:【】10、问题:8线-3线优先编码器74148接通电源后,其使能输出端输出低电平,则其原因可能是。选项:A、电源有问题B、芯片没有输入有效编码C、使能输入端没有接地D、芯片扩展端没有接高电平正确答案:【芯片没有输入有效编码】11、问题:已知8线-3线优先编码器74148的功能表如图(a)所示,请分析判断图(b)所示电路的输出编码B3B2B1B0为。选项:A、0100B、1011C、0101D、1010正确答案:【0100】12、问题:已知8线-3线优先编码器74148的功能表如图(a)所示,请分析判断图(b)所示电路的输出编码B3B2B1B0为。选项:A、1111B、0000C、0111D、1000正确答案:【1111】13、问题:用集成四位全加器74283和组合逻辑电路设计的代码转换电路如图所示。设电路输入DCBA为8421BCD码,若要电路输出S3S2S1S0的编码为余三码,则74283的加数B3B2B1B0对应的输入为。选项:A、,,,,,,,,,B、C、D、,正确答案:【,,,】14、问题:用集成四位全加器74283和组合逻辑电路设计的代码转换电路如图所示。设电路输入DCBA为余三码,若要电路输出S3S2S1S0的编码为8421BCD码,则74283的加数B3B2B1B0对应的输入为。选项:A、,,,,,,,,,B、C、D、,正确答案:【,,,】15、问题:用集成四位全加器74283和组合逻辑电路设计的代码转换电路如图所示。设电路输入DCBA为8421BCD码,若要电路输出S3S2S1S0的编码为5421BCD码,则74283的加数B3B2B1B0对应的输入为。选项:A、,,,,,,,,,B、C、D、,正确答案:【,,】16、问题:用集成四位全加器74283和组合逻辑电路设计的代码转换电路如图所示。设电路输入DCBA为8421BCD码,若要电路输出S3S2S1S0的编码为2421BCD码,则74283的加数B3B2B1B0对应的输入为。选项:A、,,,,,,,,,B、C、D、,正确答案:【,,】17、问题:用于驱动共阴极数码管的七段显示译码电路,当显示译码电路的七个输出端状态为abcdefg=0011111时,该译码器的数据输入状态(8421BCD码)应为。选项:A、0011B、0110C、0101D、0100正确答案:【0110】18、问题:设计一个代码转换电路,要求输入为4位自然二进制码,输出为4位循环码。根据题意,符合设计要求的逻辑函数表达式和逻辑电路是。选项:A、(1)和(3)B、(1)和(4)C、(2)和(3)D、(2)和(4)正确答案:【(1)和(3)】19、问题:8线-3线优先编码器74LS148接通电源后,无论编码输入怎样变化,所有输出均被封锁在高电平,则其原因可能是。选项:A、电源有问题B、编码输入无效C、使能输入端没有接地D、芯片扩展端没有接地正确答案:【使能输入端没有接地】20、问题:下列特性描述中,不属于LED的特性。选项:A、功耗大B、响应时间短C、亮度较高D、工作电流较小正确答案:【工作电流较小】21、问题:下列特性描述中,不属于LCD的特点。选项:A、功耗极小B、响应时间一般较LED长C、亮度较高D、工作电压较低正确答案:【亮度较高】22、问题:下图所示为实现8421BCD码到7段码转换的显示译码器框图。设显示译码器输入端A、B、C、D输入为8421BCD码,电路输出a~g能驱动共阴极数码管显示0~9十个字型。试分析显示译码器g段输出对应的最简与-或式为。选项:A、B、C、D、正确答案:【】23、问题:要想实现8421BCD码到余三码的转换,最简单的设计方法是使用。选项:A、3线-8线译码器B、4位二进制加法器C、4位二进制数值比较器D、4选一数据选择器正确答案:【4位二进制加法器】中规模集成电路1、问题:下图所示为双4选1数据选择器构成的组合逻辑电路,输入变量为A、B、C,输出F1、F2的逻辑函数分别为、,其功能为。选项:A、,,,,全加器,全减器,全加器,全减器B、C、D、,正确答案:【,,全加器】2、问题:4选1数据选择器的逻辑图如图所示,输入变量A、B通过4个非门进入与门的输入端。这4个非门具有和作用。选项:A、译码;缓冲或增加带负载能力B、反相器;缓冲或增加带负载能力C、编码;反相器D、编码;缓冲或增加带负载能力正确答案:【反相器;缓冲或增加带负载能力】3、问题:下列四个逻辑函数中存在“1”态冒险。选项:A、B、C、D、正确答案:【】4、问题:用图(a)所示电路与图b所示集成四位数码比较器构成一个五位数码比较器,L、Q、G分别接到74LS85的串行输入端、、。选项:A、AB;A=B;ABB、AB;AB;A=BC、AB;A=B;ABD、AB;AB;A=B正确答案:【AB;A=B;AB】5、问题:下图所示为8选1数据选择器所构成的电路,试分析:当G1G0的取值为00时,电路输出Y的逻辑表达式为。选项:A、B、C、D、正确答案:【】6、问题:下图所示为8选1数据选择器所构成的电路,试分析:当G1G0的取值为01时,电路输出Y的逻辑表达式为。选项:A、B、C、D、正确答案:【】7、问题:下图所示为8选1数据选择器所构成的电路,试分析:当G1G0的取值为10时,电路输出Y的逻辑表达式为。选项:A、B、C、D、正确答案:【】8、问题:下图所示为8选1数据选择器所构成的电路,试分析:当G1G0的取值为11时,电路输出Y的逻辑表达式为。选项:A、B、C、D、正确答案:【】9、问题:用双4选1数据选择器74LS153实现的逻辑电路如下图所示,试分析该电路的逻辑功能,下列说法正确的是。选项:A、该电路实现全加器的逻辑功能,Y1为和的输出,Y2为进位输出。B、该电路实现一致性判别的逻辑功能,Y1是判别为一致时的输出,Y2为不一致的输出。C、该电路实现奇偶校验的逻辑功能,Y1为奇数输出,Y2为偶数输出。D、该电路实现全减器的逻辑功能,Y1为差的输出,Y2为借位输出。正确答案:【该电路实现全减器的逻辑功能,Y1为差的输出,Y2为借位输出。】10、问题:已知四变量逻辑函数,其输入约束条件为。请写出该函数的最简与-或式,并判断该式在输入变量的何种取值下,会出现“0”态冒险现象。选项:A、,BCD的取值为“011”,ABC的取值为“001”,BCD的取值为“011”,ABC的取值为“001”,ABC的取值为“001”】B、C、D、正确答案:【11、问题:由8选1数据选择器74151组成的电路如下图所示,试分析电路的输出函数为________。选项:A、B、C、D、正确答案:【】12、问题:由8选1数据选择器74151和3线-8线译码器74138组成的电路如下图所示,试分析该电路的逻辑功能是。选项:A、2位二进制数码的减法运算,L2为借位输出,L1L0为差的输出。B、2位二进制数码的加法运算,L2为进位输出,L1L0为和的输出。C、2位二进制数码的比较运算,输出L2表示AB,输出L1表示A=B,输出L0表示AB。D、2位二进制数码的比较运算,输出L2表示AB,输出L1表示A=B,输出L0表示AB。正确答案:【2位二进制数码的比较运算,输出L2表示AB,输出L1表示A=B,输出L0表示AB。】13、问题:由8选1数据选择器74151组成的电路如图(a)所示,已知电路输入波形如图(b)所示,试分析电路依次输出的信号序列为________。选项:A、1000101010B、0100110011C、1011001100D、0111010101正确答案:【1011001100】14、问题:电路如图所示,试分析该电路的逻辑功能是。选项:A、实现8421BCD码到余三码的代码转换B、实现4位二进制数的求补运算C、实现5421BCD码到2421码的代码转换D、实现2位二进制数的乘法运算正确答案:【实现2位二进制数的乘法运算】15、问题:下列表达式中不存在竞争冒险的有。选项:A、B、C、D、正确答案:【】16、问题:已知函数象。选项:,当变量的取值为时,将不出现冒险现A、B=C=1B、B=C=0C、A=1,C=0D、A=0,B=0正确答案:【B=C=0】17、问题:已知逻辑函数,要求在不改变电路功能的前提下,应将其转换成形式可消除竞争冒险现象。选项:A、B、C、D、正确答案:【】18、问题:一个64选1的数据选择器有个选择变量(地址变量)输入端。选项:A、6B、8C、16D、32正确答案:【6】19、问题:若用4选1数据选择器设计函数F=A+B,设以A为选择控制信号的高位,则数据输入D0D1D2D3的状态是。选项:A、0111B、1000C、1010D、0101正确答案:【0111】20、问题:设某数据选择器的有3个地址输入端,则该数据选择器最多可以有个数据信号输入端。选项:A、4B、6C、8D、16正确答案:【8】21、问题:试用一片8选1数据选择器74151设计函数发生电路,其逻辑功能如下表所示。在下列逻辑电路中,正确的设计是。选项:A、图(a)B、图(b)C、图(c)D、图(d)正确答案:【图(a)】22、问题:由双4选1数据选择器74153和门电路组成的组合逻辑电路如下图所示,试分析电路输出Z与输入X3X2X1X0之间的逻辑关系为。选项:A、检测8421BCD码B、全加器C、编码器D、偶数“1”检测器正确答案:【检测8421BCD码】23、问题:设计一个3变量的组合逻辑电路,要求输入为3位二进制数码,当输入可以被3整除时,电路输出商值;当不能被3整除时,输出为0。在下列图示电路中,正确的设计是。选项:A、图(a)B、图(b)C、图(c)D、图(d)正确答案:【图(b)】24、问题:由4位二进制数值比较器7485和4位二进制全加器74283构成的电路如下图所示。试分析当电路输入端A3A2A1A0输入为1001时,输出端S3S2S1S0的值为。选项:A、0110B、1100C、0101D、1010正确答案:【1100】触发器1、问题:由两个“或非”门组成的基本RS触发器如图所示,在下列真值表中,正确的真值表为。(1)(2)(3)(4)选项:A、表(1)B、表(2)C、表(3)D、表(4)正确答案:【表(2)】2、问题:电路如图(a)和(b)所示,各触发器的初态均为“0”,在CP作用下电路的输出波形正确的是。(1)(2)(3)(4)选项:A、图(1)B、图(2)C、图(3)D、图(4)正确答案:【图(1)】3、问题:D触发器构成的电路如下图所示,该电路能实现的功能。选项:A、T触发器B、T'触发器C、JK触发器D、RS触发器正确答案:【T触发器】4、问题:逻辑电路如下图所示,在下列真值表中,正确的真值表为。(1)(2)(3)(4)选项:A、表(1)B、表(2)C、表(3)D、表(4)正确答案:【表(2)】5、问题:下面所示电路中,能实现对时钟信号二分频的电路为。(1)(2)(3)(4)选项:A、图(1)B、图(2)C、图(3)D、图(4)正确答案:【图(3)】6、问题:由与非门构成的基本RS触发器的约束条件是。选项:A、B、C、D、正确答案:【】7、问题:由或非门构成的基本RS触发器的约束条件是。选项:A、B、C、D、正确答案:【】8、问题:电路如下图所示,状态方程为的电路是。选项:A、图(b)、(d)B、图(c)、(d)C、图(b)、(c)D、图(a)、(d)正确答案:【图(b)、(d)】9、问题:设下图(a)所示触发器的初态为“0”,已知CP、A、B和的工作波形如图(b)所示。试分析判断是Q的输出波形。选项:A、QaB、QbC、QcD、Qd正确答案:【Qa】10、问题:设下图所示逻辑电路中触发器的初态均为“0”。试分析在给定电路输入波形作用下,正确的电路输出波形是。选项:A、置0B、置1C、D、正确答案:【】12、问题:逻辑电路如下图所示,设图中各触发器的初态均为“0”。试分析在给定电路输入波形作用下,正确的电路输出波形是。选项:A、D触发器B、T触发器C、T'触发器D、翻转触发器正确答案:【D触发器】17、问题:由基本R-S触发器和传输门构成的逻辑电路如下图所示。试分析当X=0,=0,=1时,电路的输出状态为。选项:A、0态B、1态C、D、高阻态正确答案:【高阻态】18、问题:由基本R-S触发器和传输门构成的逻辑电路如下图所示。试分析当X=1,=0,=1时,电路的输出状态为。选项:A、0态B、1态C、D、高阻态正确答案:【1态】19、问题:逻辑电路如下图所示,设触发器的初态Q1Q0=00,试分析在第一个CP控制下,触发器的新态Q1Q0=。选项:A、00B、01C、10D、11正确答案:【01】20、问题:逻辑电路如下图所示,设触发器的初态Q1Q0=00,试分析在第一个CP控制下,触发器的新态Q1Q0=。选项:A、00B、01C、10D、11正确答案:【11】21、问题:逻辑电路如下图所示,设触发器的初态Q1Q0=11,试分析在第一个CP控制下,触发器的新态Q1Q0=。选项:A、00B、01C、10D、11正确答案:【00】22、问题:逻辑电路如下图所示,设触发器的初态Q1Q0=11,试分析在第一个CP控制下,触发器的新态Q1Q0=。选项:A、00B、01C、10D、11正确答案:【10】时序电路的分析与设计1、问题:由CMOS门构成的电路如图所示,以下表述正确的是。选项:A、C=0时属于组合电路,C=1时属于组合电路B、C=0时属于时序电路,C=1时属于组合电路C、C=0时属于组合电路,C=1时属于时序电路D、C=0时属于时序电路,C=1时属于时序电路正确答案:【C=0时属于组合电路,C=1时属于时序电路】2、问题:时序逻辑电路如图所示,触发器初态为0。Z是CP的分频。选项:A、3B、4C、5D、6正确答案:【3】3、问题:采用触发器构成计数器。计数器的输入、输出波形如下图所示,试分析至少需要个触发器。选项:A、4B、3C、2D、1正确答案:【3】4、问题:逻辑电路如下图所示,假设电路初始状态Q2Q1Q0=000。试分析:由FF1和FF0构成的是进制计数器;以Q2为高位,试分析整个电路为进制计数器。选项:A、三,五B、三,六C、四,五D、四,六正确答案:【三,六】5、问题:以Q1为高位,试分析下图所示逻辑电路的功能是进制计数器。选项:A、8,加法B、8,减法C、4,加法D、4,减法正确答案:【4,减法】6、问题:已知某同步时序逻辑电路的最简状态表包含的状态数为m,相应的触发器的个数为n,则m和n应满足的关系。选项:A、B、C、D、正确答案:【】7、问题:时序逻辑电路根据输出信号的特点,分为时序电路和时序电路。选项:A、Mealy型,Moore型B、同步,异步C、加法计数型,减法计数型D、环型,扭环型正确答案:【Mealy型,Moore型】8、问题:Moore型时序逻辑电路的输出与有关。选项:A、当前时刻的外部输入信号B、当前时刻的外部输入信号和电路内部触发器的现态C、电路内部触发器的现态D、当前时刻的外部输入信号和电路内部触发器的新态正确答案:【电路内部触发器的现态】9、问题:下列关于计数器的有效时序的说法,正确的是。选项:A、在计数循环内出现的电路状态。B、能够自启动的所有电路状态。C、在计数循环内出现的电路状态,并且每个状态都能稳定地保持1个时钟周期。D、在计数循环外出现的电路状态。正确答案:【在计数循环内出现的电路状态,并且每个状态都能稳定地保持1个时钟周期。】10、问题:已知某时序电路的状态转换图如下图所示,试分析该电路的等价状态是和。选项:A、S0、S4B、S3、S4C、S2、S3D、S1、S2正确答案:【S0、S4】11、问题:设计一个同步二进制计数器,控制信号为X,触发器输出为Q1Q0。要求:当X=0时,实现模M=4的加法计数功能;当X=1时,实现模M=3的加法计数功能。若选用JK触发器进行设计,则每个触发器的驱动方程为。选项:A、B、C、,,,D、,正确答案:【,】12、问题:设计一个序列监测器,当输入X出现“000”序列时,监测器能够识别并输出Z=1。根据题意,正确的状态转换图为。选项:A、图(a)B、图(b)C、图(c)D、图(d)正确答案:【图(c)】13、问题:已知同步时序电路的状态转换图如下图所示,设触发器输出为Q1Q0,用输出状态的00、01、10分别代表S0、S1、S2。要求用D触发器设计实现该电路,则D触发器的驱动方程为。选项:A、B、C、,,,D、,正确答案:【,】14、问题:已知同步时序电路的状态转换图如下图所示,设触发器输出为Q1Q0,用输出状态的00、01、10分别代表S0、S1、S2。要求用D触发器设计实现该电路,试分析电路的无效状态11,在X=0时的次态是;在X=1时的次态是。选项:A、10,00B、11,11C、00,00D、00,01正确答案:【10,00】15、问题:设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为。选项:A、B、C、,,,D、,正确答案:【,】16、问题:时序逻辑电路在结构上必须包含,其输出不仅取决于当前时刻的输入,而且与有关。选项:A、触发器,电路的新态B、存储器件,电路的原态C、寄存器,电路的次态D、门电路,电路的现态正确答案:【存储器件,电路的原态】17、问题:逻辑电路如下图所示,以Q2为高位,试分析对该电路逻辑功能的正确描述是。选项:A、同步3进制加法计数器,能自启动。B、同步3进制加法计数器,不能自启动。C、同步4进制加法计数器。D、同步4进制减法计数器。正确答案:【同步3进制加法计数器,能自启动。】18、问题:逻辑电路如下图所示,以Q2为高位,试分析对该电路逻辑功能的正确描述是。选项:A、能自启动的同步3进制加法计数器。B、同步2位二进制加法计数器。C、同步4进制减法计数器。D、同步2位二进制可逆计数器。正确答案:【同步2位二进制可逆计数器。】19、问题:逻辑电路如下图所示,以Q3为高位,试分析对该电路逻辑功能的正确描述是。选项:A、不能自启动的异步5进制加法计数器。B、能自启动的异步5进制加法计数器。C、能自启动的异步5进制减法计数器。D、不能自启动的异步5进制减法计数器。正确答案:【能自启动的异步5进制加法计数器。】20、问题:逻辑电路如下图所示,以Q2为高位,试分析对该电路逻辑功能的正确描述是。选项:A、异步4进制加法计数器。B、异步4进制减法计数器。C、异步3进制加法计数器。D、异步3进制减法计数器。正确答案:【异步3进制加法计数器。】21、问题:逻辑电路如下图所示,以Q2为高位,试分析当X=0时,该电路的逻辑功能是。选项:A、能自启动的同步3进制加法计数器。B、能自启动的同步3进制减法计数器。C、同步4进制加法计数器。D、同步4进制减法计数器。正确答案:【同步4进制减法计数器。】22、问题:逻辑电路如下图所示,以Q2为高位,试分析当X=1时,该电路的逻辑功能是。选项:A、能自启动的同步3进制加法计数器。B、能自启动的同步3进制减法计数器。C、同步4进制加法计数器。D、同步4进制减法计数器。正确答案:【能自启动的同步3进制减法计数器。】23、问题:逻辑电路如下图所示,以Q3为高位,试分析对该电路逻辑功能的正确描述是。选项:A、不能自启动的6进制减法计数器。B、不能自启动的6进制加法计数器。C、六分频电路。D、能自启动的6进制计数器。正确答案:【六分频电路。】24、问题:逻辑电路如下图所示,以Q3为高位,试分析对该电路逻辑功能的正确描述是。选项:A、能自启动的6进制加法计数器。B、不能自启动的6进制加法计数器。C、不能自启动的6进制减法计数器。D、能自启动的6进制减法计数器。正确答案:【能自启动的6进制减法计数器。】中规模集成时序电路1、问题:采用中规模加法计数器74LS163构成的电路如图所示,该电路是进制加法计数器。选项:A、12B、13C、10D、9正确答案:【13】2、问题:由74LS161构成的电路如图所示,Qd相对于CP是分频,Qd的占空比是。选项:A、14;50%B、12;20%C、10;50%D、7;30%正确答案:【10;50%】3、问题:由集成异步计数器74LS90构成的电路如图所示,分析计数进制,正确答案为。选项:A、图(a)为四进制,图(b)为五进制B、图(a)为三进制,图(b)为三进制C、图(a)为四进制,图(b)为四进制D、图(a)为三进制,图(b)为四进制正确答案:【图(a)为三进制,图(b)为四进制】4、问题:采用中规模加法计数器74LS161构成的电路如图所示,该电路是进制加法计数器。选项:A、十四B、十二C、十五D、七正确答案:【十五】5、问题:采用异步2/5分频计数器74LS90构成的电路如图所示,该电路是进制加法计数器。选项:A、十B、十二C、十五D、七正确答案:【十】6、问题:由集成异步计数器74LS93构成的电路如图所示,试分析它是进制的计数器。选项:A、12B、13C、10D、15正确答案:【12】7、问题:由集成异步计数器74LS93构成的电路如图所示,试分析它是进制的计数器。选项:A、14B、7C、15D、8正确答案:【7】8、问题:采用中规模加法计数器74LS161构成的电路如图所示,该电路是进制加法计数器。选项:A、16B、15C、13D、14正确答案:【13】9、问题:由集成异步计数器74LS90构成的电路如图所示,试分析它是进制的计数器。选项:A、3B、4C、6D、7正确答案:【7】10、问题:采用中规模加法计数器74LS161构成的电路如图所示,试分析该电路是进制加法计数器,输出状态QdQcQbQa是编码。选项:A、10,5421BCD码B、16,4位循环码C、10,2421BCD码D、16,4位自然二进制码正确答案:【10,5421BCD码】11、问题:由集成异步计数器74LS93构成的电路如图所示,试分析下列描述正确的是。选项:A、该电路的逻辑功能是13进制加法计数器。B、由与非门构成的基本RS触发器可以将译码数保持一个完整的时钟周期。C、由与非门构成的基本RS触发器可以将译码数保持半个时钟周期,以实现可靠清零。D、该电路利用基本RS触发器实现同步清零改进制的功能。正确答案:【由与非门构成的基本RS触发器可以将译码数保持半个时钟周期,以实现可靠清零。】12、问题:采用中规模加法计数器74LS161构成的电路如图所示,试分析该电路是进制加法计数器。选项:A、10B、12C、15D、14正确答案:【14】13、问题:采用中规模加法计数器74LS161构成的电路如图所示,试分析该电路是进制加法计数器。选项:A、115B、140C、116D、164正确答案:【116】14、问题:采用中规模加法计数器74LS161构成的电路如图所示,若要构成65进制计数器,则预置数D7~D0为。选项:A、11101011B、10111110C、10111111D、11111011正确答案:【10111111】15、问题:在下图所示电路中,不能构成100进制的电路是。选项:A、图(a)B、图(b)C、图(c)D、图(d)正确答案:【图(b)】中规模集成时序电路II1、问题:请选择不能组成移位寄存器的触发器是。选项:A、基本RS触发器B、时钟RS触发器C、时钟JK触发器D、时钟D触发器正确答案:【基本RS触发器】2、问题:由D触发器构成的3位计数器电路如图所示,电路自启动。选项:A、环形,能B、扭环形,能C、环形,不能D、扭环形,不能正确答案:【扭环形,不能】3、问题:某512位串行输入串行输出右移寄存器,已知时钟频率为4MHZ,数据从输入端到达输出端被延迟的时间。选项:A、128usB、256usC、512usD、1024us正确答案:【128us】4、问题:下图所示电路,输出为P0,P1,P2,P3,此电路的逻辑功能是。选项:A、计数器B、顺序脉冲发生器C、序列脉冲发生器D、寄存器正确答案:【顺序脉冲发生器】5、问题:由74LS194和与非门构成的电路如下图所示。设以Qd作为输出信号,此电路的逻辑功能是。选项:A、计数器B、顺序脉冲发生器C、序列脉冲发生器D、寄存器正确答案:【序列脉冲发生器】6、问题:试分析下图所示电路的逻辑功能,在下列描述中错误的是。选项:A、移位寄存器型计数器。B、能够自启动的移位寄存器型计数器。C、跳全0的移位寄存器型计数器。D、不能自启动的七进制计数器。正确答案:【能够自启动的移位寄存器型计数器。】7、问题:试分析下图所示电路的逻辑功能,在下列描述中错误的是。选项:A、移位寄存器型计数器。B、不能自启动的七进制计数器。C、“跳全0”的七进制计数器。D、“跳全1”的七进制计数器。正确答案:【“跳全0”的七进制计数器。】8、问题:试分析下图所示电路的逻辑功能,在下列描述中错误的是。选项:A、移位寄存器型计数器。B、5进制计数器。C、能自启动的计数器。D、扭环形计数器。正确答案:【扭环形计数器。】9、问题:下图所示电路中触发器的初态均为0,试分析在时钟CP控制下,电路输出F的信号序列为。选项:A、000010B、00100010C、100001D、00001正确答案:【000010】10、问题:由集成4位移位寄存器74194构成的电路如下图所示,试分析该电路构成进制计数器。选项:A、8B、16C、4D、7正确答案:【8】11、问题:试分析下图所示电路的逻辑功能,设触发器的初态均为0,则在下列描述中错误的是。选项:A、移位寄存器型计数器。B、扭环形计数器。C、能自启动的6进制计数器。D、电路输出F的序列信号为000001。正确答案:【能自启动的6进制计数器。】12、问题:设计一个10进制计数器,若采用环形计数器,则需要个触发器。若采用扭环形计数器,则需要个触发器。选项:A、10;5B、4;5C、5;10D、5;4正确答案:【10;5】13、问题:如果用移位寄存器设计产生序列信号100001,则至少需要个触发器。选项:A、2B、3C、4D、5正确答案:【4】14、问题:如果用移位寄存器设计产生序列信号111101,则至少需要个触发器。选项:A、2B、3C、4D、5正确答案:【5】15、问题:如果用移位寄存器设计产生序列信号10111100,则至少需要个触发器。选项:A、2B、3C、4D、5正确答案:【4】半导体存储器与可编程逻辑器件概述1、问题:半导体存储器按功能分有和两种。选项:A、ROM;RAMB、PROM;RAMC、PROM;ROMD、EPROM;RAM正确答案:【ROM;RAM】2、问题:ROM主要由和两部分组成。选项:A、地址译码器;存储矩阵B、地址译码器;触发器C、编码器;存储矩阵D、译码器;计数器正确答案:【地址译码器;存储矩阵】3、问题:某RAM有8根数据线,8位地址线,则其存储容量为。选项:A、16KByteB、8ByteC、2KbitD、64KByte正确答案:【2Kbit】4、问题:关于CPLD器件的正确描述是。选项:A、复杂可编程逻辑器件,掉电后信息不消失。B、现场可编程门阵列,掉电后信息消失。C、复杂可编程逻辑器件,掉电后信息消失。D、现场可编程门阵列,掉电后信息不消失。正确答案:【复杂可编程逻辑器件,掉电后信息不消失。】5、问题:关于FPGA器件的正确描述是。选项:A、复杂可编程逻辑器件,掉电后信息不消失。B、现场可编程门阵列,掉电后信息消失。C、复杂可编程逻辑器件,掉电后信息消失。D、现场可编程门阵列,掉电后信息不消失。正确答案:【现场可编程门阵列,掉电后信息消失。】6、问题:用容量为10244位的RAM扩展成2K8位的RAM,需要用片10244位的RAM。选项:A、2B、4C、6D、8正确答案:【4】7、问题:关于SRAM存储单元的正确描述是。选项:A、是一个双稳态触发器。B、在掉电后能继续存储数据。C、读/写次数不超过次。D、相当于移位寄存器中的一位。正确答案:【是一个双稳态触发器。】8、问题:用容量为5124位的RAM扩展成409616位的RAM,需要用片5124位的RAM。选项:A、64B、32C、16D、8正确答案:【32】9、问题:与相同存储容量的SRAM相比,DRAM的存储速度,体积,外围控制电路。选项:A、慢,小,复杂B、快,大,简单C、快,小,简单D、慢,大,复杂正确答案:【慢,小,复杂】10、问题:用容量为8K8位的EPROM扩展成64K8位存储器,需要用片EPROM,需要根地址线以完成寻址操作。选项:A、16,16B、10,64C、10,15D、8,16正确答案:【8,16】11、问题:用EPROM实现两个8位二进制数相乘的乘法器,则EPROM至少应具有根地址线和根位线。选项:A、64,16B、16,16C、16,64D、8,16正确答案:【16,16】12、问题:由ROM和D触发器构成的逻辑电路如下图所示。试分析该电路的逻辑功能是。选项:A、具有自启动特性的5进制加法计数器。B、每位触发器的输出都是时钟信号的五分频。C、不能自启动的6进制计数器D、能自启动的六分频电路。正确答案:【具有自启动特性的5进制加法计数器。】13、问题:用ROM设计的组合逻辑电路如下图所示。已知S1S0为选择变量输入端,A、B为数据输入变量,L为输出。试分析:当S1S0=00时,电路输出L=。选项:A、B、C、D、正确答案:【】14、问题:用ROM设计的组合逻辑电路如下图所示。已知S1S0为选择变量输入端,A、B为数据输入变量,L为输出。试分析:当S1S0=01时,电路输出L=。选项:A、B、C、D、正确答案:【】15、问题:用ROM设计的组合逻辑电路如下图所示。已知S1S0为选择变量输入端,A、B为数据输入变量,L为输出。试分析:当S1S0=10时,电路输出L=。选项:A、B、C、D、正确答案:【】16、问题:用ROM设计的组合逻辑电路如下图所示。已知S1S0为选择变量输入端,A、B为数据输入变量,L为输出。试分析:当S1S0=11时,电路输出L=。选项:A、B、C、D、正确答案:【】17、问题:由中规模同步加法计数器74161和ROM组成的逻辑电路如下图所示。设计数器的初态Q3Q2Q1Q0=1111,试分析在时钟信号的控制下,电路输出F1的序列信号为。选项:A、01101001B、11010010C、00000110D、00001100正确答案:【01101001】18、问题:由中规模同步加法计数器74161和ROM组成的逻辑电路如下图所示。设计数器的初态Q3Q2Q1Q0=1111,试分析在时钟信号的控制下,电路输出F2的序列信号为。选项:A、00010111B、00101110C、01111110D、11111100正确答案:【00010111】19、问题:用ROM设计的组合逻辑电路如下图所示。试分析该电路输出Z的最简与-或式为。选项:A、B、C、D、正确答案:【】20、问题:用ROM设计的组合逻辑电路如下图所示。试分析该电路的逻辑功能为。选项:A、全加器,F1为本位和的输出,F2为进位输出。B、全加器,F2为本位和的输出,F1为进位输出。C、全减器,F1为本位差的输出,F2为借位输出。D、全减器,F2为本位差的输出,F1为借位输出。正确答案:【全加器,F1为本位和的输出,F2为进位输出。】脉冲产生及变换电路1、问题:电路工作波形如下图所示,正确的单稳态触发器的输入、输出电压波形为。选项:A、图(a)B、图(b)C、图(a)、(b)D、图(a)、(b)都不是正确答案:【图(b)】2、问题:在电压控制端(⑤脚)不加控制电压的情况下,555定时器的电压阈值为。选项:A、B、C、D、和和正确答案:【和】3、问题:555定时器构成的多谐振荡器如下图所示,其振荡周期约为。选项:A、B、C、D、正确答案:【】4、问题:555定时器构成的多谐振荡器如下图所示,其充电时间常数为,放电时间常数为。选项:A、B、,,C、D、,,正确答案:【,】5、问题:试分析下图所示电路的功能是;其输入触发脉冲的宽度满足要求。选项:A、压控振荡器,触发脉冲的宽度大于电容充电时间B、单稳态触发器,触发脉冲的宽度小于电容充电时间C、施密特触发器,触发脉冲的宽度大于电容充电时间D、多谐振荡器,触发脉冲的宽度小于电容充电时间正确答案:【单稳态触发器,触发脉冲的宽度小于电容充电时间】6、问题:单稳态触发器进入暂态的时刻由决定,而暂态维持时间由决定。(1)电路参数;(2)触发信号。选项:A、(2),(1)B、(1),(2)C、(1),(1)D、(2),(2)正确答案:【(2),(1)】7、问题:试分析下图所示电路的功能是。选项:A、双稳态触发器B、单稳态触发器C、数码寄存器D、翻转触发器正确答案:【单稳态触发器】8、问题:下列关于施密特触发器的功能,不正确的描述是。选项:A、施密特触发器可用于波形变换。B、施密特触发器可用于幅度鉴别。C、施密特触发器可用于波形整形。D、施密特触发器可用于脉冲延迟。正确答案:【施密特触发器可用于脉冲延迟。】9、问题:下列关于单稳态触发器的功能,正确的描述是。选项:A、每触发一次,输出一串周期

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论