微机原理与接口技术试题库_第1页
微机原理与接口技术试题库_第2页
微机原理与接口技术试题库_第3页
微机原理与接口技术试题库_第4页
微机原理与接口技术试题库_第5页
已阅读5页,还剩59页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 微机原理与接口技术试题库一、填空1.1、计算机中采用 二 进制数,尾符用 B 表示。1.2、计算机的发展经历了 时代,微型机属于第 代计算机。1.3、CPU是用大规模或超大规模集成电路技术制成的半导体芯片,其中主要包括 运算 器、 存储 器和 控制器 。1.4、在主机内部的存储器被称为 主 存储器,RAM表示 随机存取 存储器,ROM表示 只读 存储器。1.5、接口的基本功能是输入 缓冲 输出 锁存 。1.6、地址总线用 AB 表示,数据总线用DB 表示,控制总线用 CB 表示。1.7、 接口最基本的功能是输入 缓冲 和输出 锁存 。1.8西文字符的编码是 ASCII 码,用 1 个字节表示

2、。1.9、并行通信具有传输速度 快 、效率 高 的特点,较适用于 近 距离的传输。1.10、计算机的发展以 集成电路 的更新为标志,而微型机的发展是以 CPU的发展为特征。1.11、ALU是算术逻辑单元,用来完成 算术 运算、 逻辑 运算和位移循环操作。1.12、RAM是一种 易失 性的存储器,其中的信息断电以后将 丢失 。1.13、通过一个外设接口与外设之间交换的信息主要有 数据 信息、 状态 信息和 控制 信息。1.14、位于集成电路内部的总线被称为 CPU 总线。1.15、10111B用十六进制数表示为 H,八进制数表示为 O。2.1、8255是一种可编程的 并 行接口芯片,其中有 3

3、个 8 位的并行输入/输出端口。2.2、微处理器又称为 CPU ,是微型机的 核心 部件。2.3、指令寄存器用 IR 表示,指令译码器用 ID 表示。2.4、ROM是一种 非易失 性的存储器,其中的信息断电以后将 不会丢失 。ROM中的内容,只能 读出 不能 写入 。2.5、外设和接口之间传送的数据可以是 串 行数据和 并 行数据。2.6、 用于同一块印刷电路板上的总线是 局部 总线。2.7、带符号的二进制数称为 真 值;如果把其符号位也数字化,称为 原 码。2.8、8255有三种工作方式,其中方式0为 基本 输入输出方式,方式1为 选通 的输入输出方式,方式2为 双向总线 输入输出方式。2.

4、9、把CPU、存储器、I/O接口等集成在一块芯片上,称为 单片 机。2.10、数据寄存器用 DX 表示,地址寄存器用 AR 表示。2.11、三种I/O传送方式是指: 程序 传送、 中断 传送和 DMA 传送。2.12、SIMM是一种 单列直插 内存条,DIMM是一种双列直插 内存条。2.13、用来连接计算机各插件板的总线是 系统 总线,其表现形式是位于主机板上的 。2.14、 已知一组二进制数为-1011B,其反码为 10100B ,其补码为 10101B 。2.15、把CPU、存储器、I/O接口等通过总线装配在一块印刷板上,称为 单板 机。3.1、标志寄存器用 FLAGS 表示,也称为 程序

5、状态寄存器。3.2、每个存储单元被赋予一个唯一的编号,称为 内存地址 ,一个存储单元可以存储 1 位二进制信息。3.3、程序控制传送方式又分为: 无条件传送和 条件 传送方式。3.4、信息在总线上的传送方式有 同步 传送、 异步 传送和 半同步传送。3.5、在8086系统中使用8255芯片,对其端口的访问必须为 个连续的 地址。3.6、 二进制码最小单位是 位 ,基本单位是 字节 。3.7、微机的系统总线是连接CPU、存储器及I/O的总线,AB表示 地址 总线,DB表示 数据 总线,CB表示 控制 总线。3.8、程序计数器用 PC 表示,其中存放的CPU所要访问的内存单元的 指令地址 。3.9

6、、DMA传送方式是指: 直接存取器存取 。3.10、总线总裁的方法有 链式查询 计数器查询和 独立请求 。3.11、SRAM表示 静态RAM,DRAM表示动态RAM。3.12、 8255有 个控制字,分别为 控制字和C口 控制字。3.13、一个字节由 8 位二进制数构成,一个字节简记为 1B ,一个字节可以表示 256 个信息。3.14、软件按功能可分为 系统 软件和 应用 软件。3.15、8237芯片是一种高性能的可编程DMA 控制器。4.1、MROM指 掩膜型只读存储器 ,PROM指 一次编程型只读存储器 ,EPROM指 紫外线擦除PROM,EEPROM指 电擦除PROM 。4.2、808

7、6CPU是一个 16 位的微处理器,具有 16 位数据总线, 20 位地址总线,可寻址空间为 1MB 。4.3、总线通信协议分为 总线协议和 总线协议。4.4、 8255的控制字共用一个端口地址,用控制字的第 位来区别。4.5、用二进制数表示的十进制编码,简称为 BCD 码。4.6、操作系统属于 系统 软件,Word属于 应用 软件。4.7、8086CPU可分为 总线接口部件BIU 、执行部件EU 两大部分。4.8、DMAC是指 直接存取器存取通道 。4.9、存储器扩展有两种方法,分别是 位 扩展和 字 扩展。4.10、总线上完成一次数据传输一般要经历 阶段、 阶段、 阶段和 阶段。4.11、

8、串行通信中,数据和联络信号用 信号线传送,在同样的传输率下,串行通信比并行通信的传输速度 、成本 ,比较适于 距离传输。4.12、8421码是一种 有权BCD 码,余3码是一种 无权BCD 码。4.13、用8k1位的存储芯片,组成8k16位的存储器,需用 位 扩展,要用 16 片。4.14、外部中断也称为 硬件 中断,由CPU某一引脚信号引起。4.15、只配有硬件的计算机称为 机。5.1、总线带宽是指总线上每秒传输的 数据量 ,用 Mb/s 为单位。5.2、串行通信的传输制式由三种: 异步 传送、 同步 传送和 传送。5.3、BIU是指 总线接口部件 ,EU是指 执行部件 。5.4、衡量存储容

9、量的基本单位是 B ,1kB= 1024 B,1MB= 1024 kB,1GB= 1024 MB,1TB= 1024 GB。5.5、总线的位宽是指总线能够同时传输的 数据位数 。总线带宽与位宽成 正 比。5.6、CS是指 代码段 寄存器,用来存放当前程序所在段的 段基址 。5.7、用2k8位的存储芯片,组成16k8位的存储器,需用 字 扩展,要用 8 片。5.8、内部中断又称 软件 中断,是在程序运行过程中,为处理意外情况或调试程序而提供的中断。5.9、 波特率是指传送 数据 的速率,用 Bd 表示。5.10一个完整的计算机系统包括 硬件 系统和 软件 系统两大部分。5.11、8251是一种可

10、编程 串 行通信接口芯片。5.12、DS是指 数据段 寄存器,用来存放当前程序所用数据段的 段基址 。5.13、用16k8位的存储芯片,组成64k16位的存储器,需用字位 扩展,要用 8 片。5.14、中断处理包括中断 请求 、中断 识别 、中断 服务和中断 返回 。5.15、如果总线的频率为88MHz,总线的位宽为8位,则总线的带宽应为 88Mb/s 。6.1、微型机中具有记忆能力的部件是 存储器 ,其中用户使用的是 外存储器 ,其存储内容在断电以后将 保留 。6.2、8253是一种可编程 芯片。6.3、ES是指 附加段 寄存器,用来存放辅助数据所在段的 段基址 。6.4、8086的存储器分

11、为 奇地址 存储体和偶地址 存储体,每个存储体的容量是 相同的 。6.5、CPU每次只能响应最高优先级 中断源的请求。6.6、PC总线是PC机采用的总线标准,用于 8 位数据传送。表现为 8 引脚插槽。6.7、微型机的运算速度一般可以用CPU的 主频 表示,其单位是 MHz 或 GHz 。6.8、8253芯片中,CLK是 信号,GATE是 信号,OUT是 信号。6.9、SS是指 堆栈段 寄存器,用来存放当前程序所用 堆栈 段的段基址。13、衡量存储器的指标主要有 容量 、 速度 和 成本 。6.10、CPU响应外部中断请求的条件是:现行指令周期内中断优先级最高请求,中断允许标志 IF=1 ,现

12、行指令 执行完毕 。 6.11、ISA总线也称为 AT 总线,是AT机采用的标准,用于 8/16 位数据传送,表现为 8/16 引脚插槽。6.12、微机硬件系统一般是由五部分组成,包括 运算器 、 控制器 、存储器 、 输入设备 和 输入 设备 。其中前两部分又合称为 CPU 。6.13、EIAS总线是 ISA 总线的扩展,支持 32 位数据的传送。内存寻址能力达 4GB 。6.14、指令指针寄存器IP用来存放下一条指令的 偏移 地址,IP在程序运行中能够进行 自动加1 的修正。6.15、8086是20位系统,其寻址能力为 1MB ,24位系统的寻址能力为 16MB ,32位系统的寻址能力为

13、4TB 。7.1、中断处理要完成的操作有:关中断,保存 断点 ,形成 堆栈 ,执行 中断处理 ,恢复 现场 。 7.2、8253有两种功能: 功能和 功能。7.3、计算机的发展趋势可用“四化”来表示,即 巨型化, , 微型化 网络化和智能化.。7.4、内存容量受微机系统 地址 总线的位数的限制。7.5、中断返回的指令是 IRET ,关中断的指令是 CLI 。7.6、逻辑段的最大寻址空间是 64 kB,地址范围为0000H FFFF H。7.7、PCI总的含义是 系统总线 ,是一种特殊的高速插槽,其总线宽度为 32 位,可升级为 64 位,最大传输率可达 226 MB/s。7.8、8253中具有

14、 个独立的 位计数器通道,每个计数器可以按照 进制或 进制计数。7.9、8086通用寄存器是 16 位寄存器,可以作为 8 位和 16位的寄存器使用。7.10、8086可以处理 256 种不同类型的中断源。每一个中断源都有一个唯一的 类型 码,CPU用其识别不同的中断源。7.11、外部总线也称为 通信 总线,其中RS-232C是一种 串 行通信总线。7.12、8253每个通道都可以编程设定 种不同的工作方式,其中可以用作分频器的是方式 ,用作方波发生器的是方式 。7.13、AX用作 累加器 器,BX是 基址 寄存器,其中BH、BL可用作 8 位的通用数据寄存器。7.14、硬件中断由外部硬件产生

15、,分为 可屏蔽 中断和 非屏蔽中断。7.15、串行通信用 传送,并行通信用 传送。8.1、 D/A转换器的主要功能是将 量转换为 量。8.2、CX用作 计数 寄存器。DX在乘除指令中用作 累加器,在I/O用作 地址 寄存器。8.3、串行传送时,需要 1 根传输线,而并行传送时,通信需要 每个数据为都需要 8 条单独的传输线。8.4、INTR引脚上来的中断是 可屏蔽 中断,NMI引脚引入的中断是 不可屏蔽 中断。8.5、A/D转换器的主要功能是将 量转换为 量。8.6、SP是 指针 寄存器,用来指出当前堆栈段中栈顶的 地址。8.7、 不可屏蔽 中断不受中断允许标志位IF的屏蔽。8.8、USB是一

16、种新型的外设接口标准,属于通用的 串 行总线。8.9、 DAC0808是 转换器芯片,ADC0809是 转换器芯片。8.10、BP是 指针 寄存器,其中存放的是堆栈中某一存储单元的 地址。8.11、存放中断向量的内存空间被称为 中断向量表 。8086中这段空间为1kB,被安排在 00000H 到 003FFH 的空间。8.12、外部总线的表现形式是位于微机后面板上的一些 。8.13、实现A/D转换的方法主要有计数法、 法和 法。8.14、 0型中断指 除法出错 中断,中断类型码为 00H 。8.15、SI是 变址 寄存器,DI是 变址 寄存器。9.1、实现D/A转换的方法主要有 网络法、 网络

17、法和 法。9.2、主机和打印机之间进行数据传输,可以用 行方式,也可以用 行方式。9.3标志寄存器是一个 16 位的寄存器,由 状态 标志和 控制标志两部分组成。9.4、 1型中断指 单步 中断,中断类型码为 01H 。9.5标志寄存器中,CF表示 进位 标志,PF表示 奇/偶 标志。9.6、3型中断指 断点 中断,中断类型码为 03H 。9.7、PC机一般配有两个并行口: 和 ,两个串行口: 和 。9.8标志寄存器中,AF表示 辅助进位 标志,ZF表示 零标志。9.9、4型中断指 溢出 中断,中断类型码为 04H 。9.10、鼠标一般通过微机的 行口与主机相接,显示器与主机相连必须通过 ,也

18、称为 。 9.11、标志寄存器中,SF表示 符号 标志,用来标志运算结果的 最高 位。 9.12、8086每响应一次中断,需要连续执行 2 个中断响应总线周期,产生中断响应信号 INTA 。9.13、 USB口是 行口。9.14、标志寄存器中,OF表示 溢出 标志,OF=1时表示 溢出 。 9.15、单工通信支持在 方向上的数据传送。 10.1、8086系统中, 除法出错 中断的优先级最高, 单步 中断的优先级最低。10.2、半双工通信支持在设备A和设备B之间 传送数据。10.3、标志寄存器中,IF是 中断允许 标志,用来控制 可屏蔽中断 的标志,该标志可由中断控制指令设置或清除。10.4、8

19、259是一个可编程的 中断控制器 ,用来管理外部 的中断请求。10.5、8259芯片中,IRR是 中断请求 寄存器,IMR是 中断屏蔽 寄存器,ISR是 中断服务 寄存器,PR是 中断优先级分析器 。10.6、标志寄存器中,TF是 单步 跟踪 标志,用于 单步 操作。10.7、全双工通信支持数据在 个方向上 传送。10.8、8086有20条地址线,直接寻址能力为 1Mb 。内存单元的编址为 00000H0FFFF H。10.9、RS-232C是一种 行通信的接口标准。10.10、一片8259可以管理 8 级中断,两片8259可用来管理 15 级中断。10.11、异步通信采用的信息格式为:起始位

20、、 位、 位和空闲位。10.12、8086系统中存储空间分为 奇地址 存储体和 偶地址 存储体,用A0位来区分。10.13、全嵌套方式中,中断优先权是 固定的 的,IR0 最高 ,IR7 最低 。10.14、特殊全嵌套与全嵌套的不同之处在于:开放 中断 ,只屏蔽较低优先级 的中断请求。10.15、8086系统中物理地址的计算公式为:段地址 16 段 偏移 地址,其中段地址由 CS 提供,偏移地址由 IP 提供。11.1、CPU在执行OUT DX,AL指令时, 寄存器的内容送到AB总线, 寄存器的内容送到DB总线。11.2、微机中COM1的端口地址为 ,COM2的端口地址为 。11.3、8086

21、中I/O端口与内存地址采用 独立 编址方法,I/O端口的地址空间为 64 kB,实际只使用了十条地址线,寻址空间为 1KB 。11.4、中断结束的含义是 中断服务程序完成 ,8259中自动中断结束方式缩写是 IRET 。11.5、中断触发的方式有 边沿 触发和 电平 触发两种。11.6、8086CPU在设计中提供了两种模式,即 最小模式和 最大 模式,系统中只有一个微处理器的模式称为 最小 模式。11.7、MODEM是 器和 器组合在一起的部件。11.8、在给接口编址的过程中,如果有4根地址线没有参加译码,则会产生 个重迭地址。11.9、基本的8086总线周期由 4 个T状态组成,TW称为 等

22、待 状态,在 T3 之间和 T4 之间插入。11.10、8086的中断系统可以管理 256 种中断,其中断向量表的大小为 1K 字节。11.11、中断向量与中断类型码的关系是中断向量= 中断类型码*4 。11.12、8086CPU采用引脚复用技术,即 地址 线和 数据 线是复用的。11.15、8251工作在同步方式时,在写入方式选择字后,应送入 字符。12.1、异步串行通信的格式通常包括 位、 位和 位。12.2、INTR是 可屏蔽中断请求 引脚,NMI是 不可屏蔽中断请求 引脚。12.3、中断优先级特殊循环方式中, 优先级 的顺序可由编程指定。12.4、MN/MX引脚接5V时,CPU工作在

23、最小 模式;接时,CPU工作在 最大 模式。12.5、高速缓存的英文缩写是 Cache 。12.6、读出8259内部寄存器的状态可用命令字OCW3读出 中断服务寄存器 、 中断请求寄存器 寄存器,而用IN命令直接读出的是 中断屏蔽 寄存器。12.7、初始化命令字中, ICW1 需写入偶地址端口,而ICW2 、 ICW3 、ICW4 写入奇地址端口。12.8、8086中奇地址存储体与高 8 位 数据 线相连,访问存储器时,当读/写奇地址存储体时,数据从 奇地址 传送。12.9、8086中偶地址存储体与 低8位 位 数据 线相连,访问存储器时,当读/写偶地址存储体时,数据从 偶地址 传送。12.1

24、0、8259占用 2 个端口地址。12.11、8086CPU的基本总线周期由 4 个时钟周期组成,分别用 T 表示。12.12、CPU访问存储器时,需利用M/IO信号的 低 电平;访问I/O端口时,利用 M/IO 信号的 高 电平。12.13、标志寄存器中共用了 9 个有效位来存放 状态 标志和控制 标志,其中OF表示 溢出 标志。12.14、设字长为八位,有x= -1,y=124,则有:x+y补=_, x-y 补=_;12.15、数制转换:247.86=F7.DCH =_ 1._BCD;13.1、在8086CPU中,由于BIU和EU分开,所以_取指令_和_执行指令_ 可以重叠操作,提高了CP

25、U的利用率;13.2、8086的中断向量表位于内存的_00000H003FFH_区域,它可以容纳_ 256_个中断向量, 每一个向量占_ 4_ 个字节;13.4、8086系统中,地址FFFF0H是_CPU复位以后执行第一条指令的地址_ 地址;13.5、8086CPU的MN/MX引脚的作用是_决定CPU工作在什么模式(最小/最大)_;13.6、8251芯片中设立了奇/偶错、_帧格式错_ 和_溢出错_三种出错标志;13.7、8086CPU中典型总线周期由_4_个时钟周期组成,其中T1期间,CPU输出_地址_信息;如有必要时,可以在_T3和T4两个时钟周期之间插入1个或多个TW等待周期。13.8、8

26、259A共有_7_个可编程的寄存器,它们分别用于接受CPU送来的_初始化_命令字和_操作_命令字。 13.9、将十进制数279.85转换成十六进制数、八进制数、二进制数及BCD码数分别为:_117.D99_H,_427.6631_Q,_1.1_B, 0010 .1000 0101 BCD。13.10、字长为8位的二进制数B,若它表示无符号数,或原码数,或补码数,则该数的真值应分别为_148_D,_ -20_D或-108_D。13.11、已知BX=7830H,CF=1,执行指令:ADC BX,87CFH之后,BX=_0000H_,标志位的状态分别为CF=_1_, ZF=_1_, OF=_0_,

27、SF=_0_。13.14、8086中,BIU部件完成_总线接口功能_功能,EU部件完成 指令的译码及执行功能_功能。13.15、8086中引脚BHE信号有效的含义表示_高8位数据线D15D8有效_。14.1、8086正常的存储器读/写总线周期由_4_个T状态组成,ALE信号在_T1_状态内有效,其作用是_给外部的地址锁存器提供一个地址锁存信号_。14.2、设8086系统中采用单片8259A,其8259A的ICW2=32H,则对应IR5的中断类型号为_35_H,它的中断入口地址在中断向量表中的地址为000D4H000D7H。14.3. 微型计算机系统的硬件由五大部分组成,这五个部分是_、_、_、

28、_和_。14.4. 8086CPU 由_和_两部分构成。14.5. 微机的三总线结构包括_、_和_。 14.6、冯诺依曼机的基本特征是 。 B存储程序控制 14.7、关于计算机语言,下面叙述正确的是 。 A汇编语言书写的指令性语句与机器语言是一一对应的 14.8、芯片内置了高性能浮点处理部件的处理器为 。 B8048614.9、下面有关GB2312汉字编码的叙述中,正确的是 。 A汉字的区位码由该汉字在编码表中的区号和位号组成 14.10、用8位字长表示的数值(补码)为FFH、若改用16位字长表示该值应为 。 BFFFFH14.11、若给定一个字节为()2,当其为ASCII码和BCD码时分别表

29、示 字符、 BCD。 Aa,61 14.12、下列有关计算机中数据表示(原码、反码和补码)的说法不正确的是 。 C对负数,三种表示都一样14.13、下列不同数制的四个数中,最小的数是 。 A()214.14、以2为底的一个二进制浮点数的格式如下: D7 D6 D5 D4 D3 D2 D1 D0 阶符 阶码 数符 尾数 则规格化浮点数机器数表示的数值为 。 B-0.7514.15、计算(10101.01) 2+(25.2) 8= 。 B42.515.1、用来表示堆栈指针的寄存器是 。 SP15.2、下列四个寄存器中,可作为十六位寄存器的是 。 C. BP 15.3、当执行指令ADD AX,BX后

30、,若AX的内容为2BA0H,设置的奇偶标志位PF1,下面的叙述正确的是 。 A表示结果中含1的个数为偶数 15.4、8086通过数据总线对 进行一次访问所需的时间为一个总线周期。 A内存15.5、在8086/8088中,一个最基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU在总线发出 信息。 C地址 15.6、8088的MN/MX引脚的作用是 。 A模式控制15.7、8088/8086CPU的存储器采用分段方式管理,每个段最多可以有 字节。 B64K15.8、8086 CPU加电时,执行第一条指令所存放的内存地址是 。 AFFFF:0000H15.9、8086存贮器的地址区域00

31、000H003FFH是 。 B中断向量区 15.10、CPU访问存储器时,在地址总线上送出的地址称为 地址。 D物理 15.11、某存贮器单元的实际地址为2BC60H,该单元在段地址为2AFOH中的偏移地址是_0D60H_。15.12、 8086 CPU复位后,寄存器中的值将进入初始态,问(CS)= _0FFFFH_,(IP)= _0000H_,(DS)= _0000H_。15.13 8086/8088 CPU内部结构按功能分为两部分,即_接口部件BIU_ 和_执行部件EU_。15.14、CPU对外设进行数据传送的方式有几种,即 _,_,或_。15.15、 CPU从主存取一条指令并执行该指令的

32、时间称为_指令周期_ , 它通常用若干个_总线周期_ 来表示,而后者又包含有若干个_时钟周期_ 。16.1、8086/8088 CPU提供了接受外部中断请求信号的引脚是_NMI_ 和 _INTR_。16.2、-128的补码是 16.3、填入适当指令,使下面程序实现用移位、传送、加法指令完成(AX)与10相乘运算:SHL AX,_1_MOV DX,AXMOV CL,_2_ SHL AX,CL ADD _AX , DX_16.4、时序控制方式有同步方式和 16.5、大部分DMAC都拥有单字节传送, 传送,和成组传送方式16.6、 已知(AL)lB,执行指令NEG AL后再执行CBW,(AX) 0F

33、FA3H。16.7、过程可重入是指一个过程在没执行完时又被调用,用堆栈传递参数过程才可实现重入。16.8、若 (AL)B,执行 ADD AL,AL指令后,再执行 DAA命令,则 (AL) B,(CF)0,(AF)1 。16.9、已知指令序列为: MOV AX,0FFBDH MOV BX,12F8H IDIV BL 此指令序列执行后,(AX)=0308H,(BX)=12F8H。16.10、 微型计算机中,CPU重复进行的基本操作是:取指令,分析指令和执行指令。16.11、若(CS)=4200H时,物理转移地址为4A230H,当CS的内容被设定为7900H时,物理转移地址为 81230H。16.1

34、2、 8259A工作在8086模式,中断向量字节ICW2=70H,若在IR3处有一中断请求信号,这时它的中断向量号为 73H,该中断的服务程序入口地址保存在内存地址为1CC H至1CFH的4个单元中。16.13 设模为28,则52的补码为 _34_H,14的补码为 _0F2_H,-0的反码为 _0FF_H。16.14 设内存中一个数据区的起始地址是1020H:0A1CBH,在存入5个字数据后,该数据区的下一个可以使用的单元的物理地址是 _1020H:0A1D5H 或1A3D5H_。16.15 8086根据所构成系统大小的不同,可以工作在最大方式或最小方式。在最大方式下,系统需使用 _总线控制器

35、8288_ 来形成总线周期。17.1 微机系统内,按信息传输的范围不同,可有 _片内总线_,_片(间)总线_,_系统内总线_,_系统外总线_等四级总线。17.2 CPU对外设进行数据传送的方式有几种,即 _程序方式_,_中断方式_,或_DMA方式_。17.3 汇编指令通常包括 _操作码_ 和 _操作数_ 两部分。17.4 8086系统中,默认方式下对指令寻址由寄存器 _ CS_ 和 _IP_ 完成,而堆栈段中的偏移量可由寄存器 _SP_ 或 _BP_ 来指示。17.5、设字长为八位,有x= -1,y=124,则有:x+y补=_, x-y 补=_;17.6、数制转换:247.86=F7.DC H

36、 =_ 1._BCD;17.7、在8086CPU中,由于BIU和EU分开,所以_取指令_和 _执行指令_ 可以重叠操作,提高了CPU的利用率;17.8、8086的中断向量表位于内存的_00000H003FFH_区域,它可以容纳_256_个中断向量, 每一个向量占_4_ 个字节;17.9、8086系统中,地址FFFF0H是_CPU复位以后执行第一条指令的地址_ 地址;17.10、8086CPU的MN/MX引脚的作用是_决定CPU工作在什么模式(最小/最大_;17.11、8251芯片中设立了_奇/偶错_、_帧格式错_ 和_ 溢出错_三种出错标志;17.12、8086CPU中典型总线周期由_4_个时

37、钟周期组成,其中T1期间,CPU输出_地址_信息;如有必要时,可以在_T3和T4_两个时钟周期之间插入1个或多个TW等待周期。17.13、8259A共有_7_个可编程的寄存器,它们分别用于接受CPU送来的_ 初始化_命令字和_操作_命令字。17.14、将十进制数279.85转换成十六进制数、八进制数、二进制数及BCD码数分别为:_117.D99_H,_427.6631_Q,_1.1_B, 0010 .1000 0101BCD。17.15、字长为8位的二进制数B,若它表示无符号数,或原码数,或补码数,则该数的真值应分别为_148_D,_-20_D或_-108_D。18.1、已知BX=7830H,

38、CF=1,执行指令:ADC BX,87CFH之后,BX=_0000H_,标志位的状态分别为CF=_1_,ZF=_1_,OF=_0_,SF=_0_。18.2、8086中引脚BHE信号有效的含义表示_高8位数据线D15D8有效_。18.3、8086正常的存储器读/写总线周期由_4_个T状态组成,ALE信号在_T1_状态内有效,其作用是_ 给外部的地址锁存器提供一个地址锁存信号_。18.4、设8086系统中采用单片8259A,其8259A的ICW2=32H,则对应IR5的中断类型号为_35_H,它的中断入口地址在中断向量表中的地址为_000D4_H。8、 我们至今使用的计算机几乎都属于_计算机体系结

39、构,也就是以二进制和_控制为核心的计算机体系结构原理。9、I/O设备编址时可进行_编址和_编址,其中_编址的I/O设备需要专门的输入输出指令进行访问。10、程序在执行时,从指令指针IP中取出_,之后IP的内容递增,但是遇到_指令时须对标志寄存器进行测试,再决定IP如何变化。11、指令的基本格式中应包含_和_两部分,其中_要送_进行译码,以决定控制器发出何种操作控制信号。12、如下图、在8086中,两个16位字_H和_H存放在从上到下的四个单元,上为低地址,下为高地址。 13、设有10个有效信息位,为它设置的海明码是_。 14、磁记录方式中:归零制用写电流的正脉冲表示_,负脉冲表示_,且磁头线圈

40、的写电流要回零。若写电流不回零且中间无跳变,则为_制。15、将一个地址码变换为某一根驱动字线的电位的逻辑电路,称为_。如地址码宽度为10,采用单译码方式需_条字线;采用双译码方式需_条字线。16、用64K8位的芯片组成256K16位的存储器,需要进行_同时扩展,须使用_块此种芯片。17、CPU 的工作过程就是执行_的过程。每条指令都可再分为一系列_操作,执行指令时为这些操作安排一个时间表,这个时间表叫做指令的_。18、控制器可分为两大类:_控制器和_控制器,RISC主要采用的是_控制器,_控制器具有可扩充性和可修改性。19、使用高速缓冲存储器是为了解决_问题,存储管理主要由_实现。使用虚拟存储

41、器是为了解决_问题,存储管理主要由_实现。20、并行性的开发主要从_、_、_三个方面展开。其中_表现在流水线技术,_表现在阵列处理机技术,_表现在计算机网络技术。21、输入字符时输入设备将输入的字符转换为相应的_码,然后再转化为对应的内码。输出字符时将字符的_转换为相应的_码的地址,然后再按该地址取出其中的内容并以此控制输出设备输出相应字体的字符图形。22、数据传送的控制方式包括:_、_、_、_。23、 假设(SS)=2250H,(SP)=0140H,如果在堆栈中存入5个数据,则栈顶的物理地址为_H。如果又从堆栈中取出3个数据,则栈顶的物理地址为。24、CPU与I/O设备之间的接口信息通常有_

42、、_、_和_。25.虚拟存储器在执行程序时,必须把_映射到主存储器的_空间上,这个过程称为_。26.传统的计算机是由_驱动的,数据流计算机是由_驱动的,归约计算机是由_驱动的。27、通道的功能是:_,_。按通道的工作方式分,通道有_通道、_通道和_通道三种类型。28. _移位指令将最高位移进C标志,_移位指令将最低位移进C标志. 29.在中断中,每个中断向量占用_个字节。30. 汇编程序默认无标记数为_数,DEBUG程序默认无标记数为_数.31. 浮点数由阶码和_组成.32. 假设(SS)=2220H,(SP)=0110H,如果在堆栈中存入5个数据,则栈顶的物理地址为_H。如果又从堆栈中取出3

43、个数据,则栈顶的物理地址为。33. 一个有16个字的数据区,它的起始地址为70A0:DDF6,那么该数据区的最后一个字单元的物理地址为_ H。34. CPU芯片中给_引脚提供一个一定时段的高电平, 可以使系统启动或再启动.35. CPU与I/O设备之间的接口信息通常有_._和_.36存储_并按_顺序执行,这是_型计算机的工作原理。37移码表示法主要用于表示_数的阶码E,以利于比较两个_的大小和 _操作。38CPU从 _取出一条指令并执行这条指令的时间和称为 _。由于各种指 令的操作功能不同,各种指令的指令周期是 _。39微程序设计技术是利用_方法设计_的一门技术。具有规整性、可维护 性、_等一

44、系列优点。40衡量总线性能的重要指标是_,它定义为总线本身所能达到的最高_。PCI总线的带宽可达_。41在计算机出现溢出情况时,_寄存器会记录这一情况。42CPU主存取出一条指令并执行该指令的时间称为_。43将十进制数8605变为BCD码为_。44Intel8255A是一个_接口芯片。45Intel8255A内部具有_个输入/输出端口。46、1020H若看成BCD码它是十进制数_、若看成16进制数它是十进制数_。二、选择1.1、计算机中采用 A 进制数。A. 2 B. 8 C. 16 D. 101.2、计算机软件系统包括 A 。A. 系统软件和应用软件 B. 编辑软件和应用软件C. 数据库软件

45、和工具软件 D. 程序和数据1.3、8086CPU包括 B 。A. 运算器、控制器和存储器 B. 运算器、控制器和寄存器C. 运算器、控制器和接口部件 D. 运算器、控制器和累加器1.4、SRAM是一种 B 。A、动态RAM B、静态RAM C、动态ROM D、静态ROM1.5、USB是一种 A 。A、通用的串行总线接口 B、通用的并行总线接口C、新型的微机内部总线 D、新外设标准插头1.6、8086CPU对I/O接口编址采用 C 。A、I/O端口和存储器统一编址 B、I/O端口和寄存器统一编址C、I/O端口单独编址 D、输入和输出口分别编址1.7、串行通信适用于微机间 的数据传送。A、不同类

46、型 B、同类型 C、近距离 D、远距离1.8、以下的 C 编码是一种有权码。A. 循环码 B. BCD码 C. 8421码 D. 余3码1.9、下面叙述中不正确的是 B 。A. 操作系统属于系统软件 B. 操作系统只管理内存C. UNIX是一种操作系统 D. DOS属于操作系统的一种1.10、程序计数器中存放的是 C 。A. 数据 B. 地址 C. 下一指令的地址 D. 下一指令的数据1.12、DRAM是一种 A 。A、动态RAM B、静态RAM C、动态ROM D、静态ROM1.13、RS-232C是一种 B 。A、并行总线标准 B、串行总线标准C、微机内部总线 D、串行内部总线 1.14、当CPU访问外设接口时,需利用 D 信号。A、WR B、RD C、IOR D、M/IO1.15、并行通信适用于 的数据传送。A、不同类型 B、同类型 C、近距离 D、远距离1.16、8255芯片是一种 。A、并行接口芯片 B、串行接口芯片C、DMAC D、中断控制芯片1.17、MB/s的含义是 A 。A、总线上每秒传输的最大数据量B、总线上每秒传输的最大字节量C、总线上每秒传输的二进制位数D、总线上每秒传输的十进制位数1.18、操

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论