基于数字锁相环的同步倍频器设计方案_第1页
基于数字锁相环的同步倍频器设计方案_第2页
基于数字锁相环的同步倍频器设计方案_第3页
基于数字锁相环的同步倍频器设计方案_第4页
基于数字锁相环的同步倍频器设计方案_第5页
已阅读5页,还剩38页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

南华大学电气工程学院毕业设计 第页,共 43 页 1 基于数字锁相环的同步倍频器设计 方案 计依据及其研究意义 本次研究的课题是基于数字锁相环的同步倍频器设计。锁相环路是反馈电路的一种,锁相环的英文全称是 称 锁相环可以实现输出信号频率对输入信号频率的自动跟踪,故其通常用于闭环跟踪电路。之所以叫锁相环,是因为其在工作的过程中,当输出信号的频率和输入信号的频率相等时,输出电压和输入电压能保持固定的相位差值,实现相位的锁定的功能。锁相环不仅在雷达、测量、通信和自动化控制等领域应用极为广泛,而且随着电子技术向数字化方向发展 ,需要采用数字方式实现信号的锁相处理,对全数字锁相环的研究和应用得到了越来越多的关注。 倍频器( 实现输出信号频率等于输入信号频率整数倍的电路。倍频器可由一个压控振荡器和控制环路组成 ,其控制电路产生一控制电压,使压控振荡器的振荡频率严格地锁定在输入频率 n 倍值 。倍频器用途十分广泛,如为了提高频率稳定度,发射机常采用倍频器以使主振器振荡在一个较低频率;而调频设备也常用倍频器来增大频率的偏移;倍频器也已然成为相位键控通信机中载波恢复电路的一个重要组成 单元。当然,倍频器也可利用非线性电路产生高次谐波或者利用频率控制回路构成。由于非线性变换过程中产生的大量谐波可使输出信号得相位不稳定,所以这种倍频器,倍频噪声较大。而倍频次数越高,倍频噪声就会越大,这就大大限制了倍频器的应用。所以为了减小设备中的倍频噪声,我们可以采用基于锁相环原理构成的同步倍频器,这也正是本次课题研究意义之所在。 南华大学电气工程学院毕业设计 第页,共 43 页 2 相环技术的发展 相环技术发展的历史 锁相环技术起源于二十世纪三十年代, 直至今日已经发展了 八十余年。锁相环技术首先是由 1932年提出的锁相环同步检波技 术。但首次公开对锁相环路的描述 , 却并未引起普遍的重视。一直到 1947 年 , 锁相环第一次用于电视接收机水平和垂直扫描的同步,锁相环技术才开始得到应用。由于较高的成本和技术上的复杂性 , 锁相环技术主要应用在航天方面 , 包括深空探测和轨道卫星的测速定轨等等 ; 有时 也用于性能要求较高的精密测量仪和通信设备上。随着 70 年代半导体技术和集成电路技术的发展,逐渐出现了集成的环路部件、通用单片机集成锁相环路以及多种专用集成锁相环路 。 至此 , 锁相环路成为了一个低成本、使用简单的多功能组件, 为 锁相环技术能在更广泛的领域中应用提供了条件。 而 1970年 4 月 24日我国利用锁相环技术发射的第一颗人造卫星东方红一号 , 不仅把“东方红”的乐曲传遍了全球 同时 也开始了锁相环技术的新时代。 相环技术发展的现状及其前景 锁相环技术的发展非常迅速 , 如今锁相环的理论已经应用到了很多领域。主要有频率合成、无线通信、调制解调、电视机彩色副载波提取等 许多领域。可用于手机中、 汽车 量汽车转速中都是十分典型的应用 。 比如在如今手机十分普遍的年代 , 由于手机中所需的工作频点数目多、频点要求可变、频率高稳定度 , 所以锁相环技术在手机中的主要功能就 是利用锁相环频率合成器产生手机中所需要的高精度的频率。当然 , 锁相环的很多优点使得锁相环技术在许多日常用品中发挥着其巨大的功效。 锁相环路之所以获得日益广泛的应用是因为它具有以下四个重要特征 : 1、跟踪性。在环路锁定的状态下,只要输入频率发生了变化,压控振荡器就会立即响应这个变化,迅速跟踪输入频率,使得输入与输出同步。锁相接收机就运用了这种环路。 2、 滤波特性。环路滤波器可以使锁相环路具有窄带滤波特性,能够将混进输入信号中的噪声和杂散干扰滤除,而且通带可以做的非常窄,其性能是任何英晶体、陶瓷滤 波器都不能攀比的。 3、理想频率控制特性。正是由于锁相环在锁定状态时无剩余频差的存在,使它在频率合成和自动频率控制技术等方面获得广泛的应用。 4、易集成化性。组成环路的基本部件不但都可以用简单的模拟集成电路实现,也可以用数字集成电路实现。所以集成锁相环的体积越来越小,成本越来越低,而可靠性却越来越强,用途也越来越广。 如今 , 锁相环技术的理论与研究日臻完善 , 应用范围也遍及整个电子技术领域 。 随着通信技术和电子系统的高速发展 和 锁相环技术能够提高系统的工作稳定性和可靠性的需求,促使集成锁相环和数字锁相环突飞猛进。目 前锁相环技术正朝着集成化 、 数字化 、 多用化 以及小型化 方向高速发展。 2 关于 介绍 文全称是 由20世纪 90年代初从 算机辅助设计)、 算机辅助制造)、 南华大学电气工程学院毕业设计 第页,共 43 页 4 算机辅助测试)和 算机辅助工程)的概念发展而来的。 术是以计算机为工具,在 件平台上,根据硬件描述语言完成的设计文件,自动地完成逻辑编译、化简、分割、综合及优化、布局布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射 和编程下载等工作。 由于数字系统自动化设计的软硬件方面的技术已比较成熟,应用的普及程度也已经比较大,故这里所谓 模拟电子系统的 在进入实用,其初期的 具不一定需要硬件描述语言。典型的其中之一),即综合器和适配器。综合器的功能就是将设计者在 理图或状态图形描述,针对给定的硬件结构组件,进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述文件。 算机就能对所设计的电子系统从各种不同层次的系统性能、特点来完成一系列准确的测试与仿真操作,在完成实际系统的安装后还能对系统上的目标器件进行所谓边界扫描测试。这一切都极大地提高了大规模系统电子设计自动化程度。与单片机系统开发相比,利用 常是一种借助于软件方式的纯硬件开发,因此可以通过这种途径进行所谓专用集成电路( 发,而最终的 片,可以是 可以是专制的门阵列掩模芯片,起到硬件仿真 片的作用。而利用计算机进 行的单片机系统的开发,主要是软件开发,在这个过程中只需程序编译器就可以了。 电子设计自动化可分为三个不同的发展阶段: 第一阶段的 术是电子图板时期。 早在 20世纪 60、 70年代新的技术革命时期,计算技术的发展很快,于此同时电子设计进入了中小规模集成电路开发应用时期,电子系统产品设计从原来的分离元器件逐渐被越来越多的集成电路所代替,并且每个集成电路中所包含的元件从原来的几十、几百也逐渐增至几千甚至上万。需要和可能迫使电子设计工程师对二维平面图形开始用计算机进行辅助设计,代替机械、繁杂的手工设计。这一时期 的计算机辅助设计通常可称谓辅助制图,也被形象的叫做电子图板。 南华大学电气工程学院毕业设计 第页,共 43 页 5 第二阶段的 术是辅助设计和仿真分析时期。即以电路辅助设计和仿真分析技术为核心,分支软件迅速发展时期。 到了 20世纪 80 年代初期,随着计算和微电子技术的发展以及 热分析、时序分析、失效分析、模拟电路分析、数字电路分析、数模混合电路分析、印刷电路板自动布线等电子设计自动化的应用纷纷出现,使得多层印刷电路板、大规模和超大规模集成电路设计的自动化成为现实。同时,由于集成电路设计有周期短、设计费用低的特点,使其按用户的需要设 计和制造变成可能,因而又引出以半定制、全定制为特征的专用集成电路( 概念,使集成电路制造在 20 世纪 80年代中期又发生了一场革命性变化。 第三代阶段的 术是集成综合概念设计时期。 第三代 统层的仿真和综合。新一代 一层次的设计工作直接为相邻的层次和工作提供了它的数据,并且可以随时更新和检验,这就使得本来要串行的工作变成了同时的工作。同时工程实际上还包含了结构设计、模具设计和快速制作,使设计加工、制造和测试都能在计算 机辅助设计下进行。现代的 以处理系统电路,包括各种数字电路、模拟电路、数模混合电路的设计,可采用的手段也包括了集成电路、厚薄膜混合电路、多芯片模块、印刷电路板,可进行仿真分析等。 介 一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑表达式、逻辑电路图以及数字逻辑系统所完成的逻辑功能。 从用途最广泛的 它是由 司的 1983年末首创的,最初只设计了一个仿真与验证工具,随后又陆续开发了相关的故障模拟与时序分析工具。 1985 年 出它的第三个商用仿真器 得了巨大的成功,从而使得 速得到推广应用。 1989 年 南华大学电气工程学院毕业设计 第页,共 43 页 6 司收购了 司,使得 为了该公司的独家专利。 1990 年 并成立 织以促进 为 准,即364在, 为 工业标准硬件描述语言,又得到众多 电子工程领域,己成为事实上的通用硬件描述语言。有专家认为,在新的世纪中, 言将承担起几乎全部的数字系统设计任务。 言的对比 这两种语言不仅都是用于数字电子系统设计的硬件描述语言,而且还是 标准。 1995 年才成为标准的,而 在是 1987 年就已成为标准的。这个是因为 一个公司的私有财产转化而来的, 而 美国军方组织开发的 。 以下共同的特点: 1、能形式化地抽象表示电路的行为和结构。 2、支持逻辑设计中层次和范围地描述。 3、可借用高级语言的精巧结构来简化电路行为和结构。 4、具有电路仿真与验证机制以保证设计的正确性。 5、支持电路描述由高层到低层的综合转换。 6、硬件描述和实现工艺无关。 7、便于文档的管理。 8、易于理解和设计重用 。 当然 各有特点。 出已经有 20 年了,拥有广泛的设计群体,成熟的资源也比 富,同时 单易学,只要有 C 语言的编程基础,通过比较短的时间和一些实际的操作,就可以在 2 至 3 南华大学电气工程学院毕业设计 第页,共 43 页 7 个月内掌握这种设计技术。这也是其较 设计相对就要难一点,这个不仅因为 是很直观,而且还需要有 程基础,一般认为至少要 6个月以上的专业培训才能掌握。目前版本的 行为级抽象建模的覆盖面范围方面也有所不同。一般认为 门级开关电路描述方面要强很多,但在系统级抽象方面要比 差一些。目前在美国、日本和台湾,高层次数字系统设计领域中,应用 比率差不了多少,大概分别是 80 和 20 ;但在欧洲 展的相对要好些。而在中国,虽然 有一定的市场,但很多集成电路设计的公司都采用 以, 综上所述, 言作为学习 设计方法入门和基础是非常合适的。只要掌握了 言建模、综合和仿真技术,不仅可以增加对数字电路设计的深入了解,还可以为后续高级 阶段的更高一级学习打好基础,包括数字通信和数字信号处理的 以,相较而言本文的设计中,采用 言。 I 简介 I 是 持原理图、 多种设计输入的形式,内嵌自有的综合器和仿真器,也可以完成从设计输入到硬件配置的完整 I 可以在 及 使用,除了可以使用 提供了完善的用户图形界面设计方式。具有界面统一,功能集中,易学易用和运行速度快等特点。 含了 用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度,同时对第三方 具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方 南华大学电气工程学院毕业设计 第页,共 43 页 8 课题采用的设计方法 现代数字系统一般采用自顶向下的设计方法。要采用这个方法首先需要对整个系 统的设计进行方案设计和模块的划分,再对几个模块进行综合,就可以方便,灵活地设计出一个可靠性很高的数字系统。这样,系统的高层次的抽象功能模块就变成了独立的易于实现的低层次功能模块。在所有功能模块都确定下来后,就可以用 言描述具体电路模块,并用 I 软件进行仿真测试,实现每个功能块,然后设计一个顶层模块将这些设计好的,功能独立相对完整的功能块连接起来,从而完成整个设计。 3 锁相环的结构与原理 拟锁相环的基本结构及其工作原理 锁相环的英文全称是 称 模拟锁相环通常由鉴相器( 环路滤波器( 压控振荡器( 个部分组成,锁相环组成的结构框图如图 示。 输入信号 D 华大学电气工程学院毕业设计 第页,共 43 页 9 输出信号 图 相环结构框图 锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成 t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制 电压 t),对振荡器输出信号的频率实施控制。 当压控振荡器的频率由于某种原因而发生变化时,必然引起相位的变化。该相位变化在鉴相器中与参考晶体的稳定相位相比较,使鉴相器输出一个与相位误差信号成比例的误差电压 过低通滤波器,取出其中缓慢变动数值,将压控振荡器的输出频率拉回到稳定的值上来,从而实现了相位负反馈控制。 锁相环的工作原理: 1、基准输入信号 经过采集并分频的输出信号 时输入鉴相器 2、鉴相器 过比较 号的相位差,再输出一个直流脉冲电压 F; 3、环路滤波器 d,再输出一个控制电压 4、 其频率发生改变; 5、再通过一个比较短的跟踪时间,压控振荡器 输出 会稳定于系统设定值。 因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,最终使得使得输入和输出信号相位同步,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率等于输入信号的频率时,输出电压与输入电压就会保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。锁相环在数据采集系统中应用尤为广泛。数据 采集系统中要求不同的数据南华大学电气工程学院毕业设计 第页,共 43 页 10 采集板共享同一个采样时钟。而通过锁相环可以使所有各自的本地 20 兆赫兹和80 兆赫兹时基的相位都同步,从而使采样时钟也同步,所以都能严格地在同一时刻进行数据采集。 锁相环可以使输出信号和输入信号之间的相位同步。当没有输入信号时,环路滤波器没有输出信号。此时,压控振荡器 由振荡在其固有频率 信号输入频率为 , 鉴相器中同时进行鉴相。如果 差不大,鉴相器就会输出一个与 相位差成正比的误差电压 通过环路滤波器滤 误差电压 的高频成分 ,输出一个控制电压 使压控振荡器的频率 终达到 fv=环路锁定。锁相环路一旦被锁定后,压控振荡器的输出信号 环路的输入信号时我们就称该环路已被锁定。 环路的锁定状态是对输入信号的频率和相位不变而言的,若环路输入的是频率和相位都不断变化的信号,则由于锁相环路的跟踪特性,压控振荡器的频率和相位就会不断地跟踪输入信号的频率和相位变化。锁相环路之所以它在电子技术的各个领域中都有着广泛的应用,是因为其在锁定后,不仅能使输出信号 频率与输入信号频率严格同步,而且还具有频率的跟踪特性。 数字锁相环的基本结构及其工作原 理 在数字电路技术不断发展的过程中,数字锁相环(简称 许多方面都得到了广泛应用。如频率的合成、调制解调、 体声解码、图象处理和彩色副载波同步等。传统的模拟锁相环具有直流零点漂移、器件饱和及易受电源和环境温度变化等缺点,而数字电路具有体积小、价格低和可靠性高等优点。因为数字锁相环不仅解决了模拟锁相环的缺点,吸收了数字电路的优点,同时还可以实时处理离散样值的能力,所以数字锁相环成为锁相技术发展的方向是必然的。 由于该环路环中的各个模块都是以纯数字器件来实现的,而且误差控制信号和受控的输出电压不是模拟锁相环中的模拟电压,而是离散的数字信号,所以称之为数字锁相环 字锁相环虽然具有低成本、电路简单有效和有较高的南华大学电气工程学院毕业设计 第页,共 43 页 11 稳定性的优点,但也具有一些缺点。一是和模拟锁相环一样 ,只要失去了基准频率 ,其输出频率就会立刻跳回振荡器本身的频率 ;二是其输出频率会产生抖动,且频差越大,抖动就会越大,不利于在一些要求较高设备中的应用。如今,在大规模、超高速的数字集成电路不断发展的过程中,可以实现加大频率的跟踪范围而不降低振荡器的频率稳 定度, 全数字锁相环 要由四部分组成,分别是频率切换电路、数字鉴相器、可逆计数器和 中后两者的时钟不用 是由外部晶振提供的,这样就可以大大减轻外部干扰(如温度的升降和电源电压的波动等)对环路的影响。同时,系统可编程芯片的采用,大大提高了系统的集成度和可靠性。 一阶全数字锁相环主要由鉴相器、 脉冲加减电路( 中 钟分别为 环路中心频率 倍和 2都是 2的整数幂)。本次设计中两个时钟使用相同的系统时钟信号。一阶 本结构如图 图 阶 当环路未锁定时, 相器通过比较输入信号 输出信号 间的相位差,产生 高时进行减计数,并当计数值到达 0 时,输出借位脉冲信号 低时进行加计数,并当计数值达到预南华大学电气工程学院毕业设计 第页,共 43 页 12 设的 K 模值时,输出进位脉冲信号 脉冲加减电路则根据进位脉冲信号借位脉冲信号 电路输出信号 进行脉冲的增加和扣除操作,来调整输出信号的频率;重复上面的调整过程,当环路进入锁定状态时,异或门鉴相器的输出 一占空比 50%的方波,而 K 变模可逆计数器则周期性地产生进位脉冲输出 借位脉冲输出 致脉冲加减电路的输出样对于输出的频率没有影响,也正是基于这种原理,可以把等概率出现的噪声很容易的去掉。 环路滤波器的性能优劣会直接影响到跟踪环路的性能。而采用数 字化的环路滤波器便于调试参数和提高系统可靠性。环路滤波器的输出要直接控制频率合成器产生相应频率,使本地伪码能够准确跟踪发端信息。数字环中使用的数字环路滤波器与模拟环中使用的环路滤波器作用一样,都对噪声及高频分量起抑制作用,并且控制着环路相位校正的速度与精度。适当选择滤波器的参数,可以改善环路的性能。数字环路滤波器的设计原理是建立在模拟环路滤波器的基础上的。 4 基于数字锁相环的同步倍频器设计 字鉴相器的设计 鉴相器的英文全称是 称 相器是锁相环的重要组成部分,是能够鉴别出两 输入信号相位差的器件,并使输出电压 两个输入信号之间的相位差有确定关系的电路。常用的鉴相器有两种类型:异或门 于前者的简单性和易于实现性,本设计中采用异或门 (相器。异或门鉴相器比较输入信号 位之间的相位差 输出误差信号 变模可逆计数器的计数方向信号。环路锁定时, 一占空比 50%的方波,此时的绝对相位差为90。因此异或门鉴相器相位差极限为 90。异或门鉴相器模块由图 示: 异或门鉴相器 南华大学电气工程学院毕业设计 第页,共 43 页 13 图 或门鉴相器框图 a,b,y); /相器。 a,b; /两个输入信号 y; /输出信号 其中 a, b, y。 异或门鉴相器在环路锁定下及相差为 90时的仿真波形分别如图 图 路锁定时 南华大学电气工程学院毕业设计 第页,共 43 页 14 图 a 90度时的 图 a 90度时的 字环路滤波器的设计 数字环路滤波器的英文全称是 称 作用是消除鉴相器输出的相位差信号 的高频成分。本次设计可用一个 K 变模可逆南华大学电气工程学院毕业设计 第页,共 43 页 15 计数器来保证环路运行性能的稳定性。 数器进行减运算,如果结果为零,则输出一个借位脉冲信号 数器进行加运算,如果相加的结果达到预设的模值,则输出一个进位脉冲信号脉冲加减电路。当 步于 只有随机干扰脉冲时,计数器加减的数目基本相等,计数结果在初始值 处上下徘徊,不会产生进位和借位脉冲,滤除因随机噪声引起的相位抖动。计数器根据输出结果生成控制增减脉冲动作的控制指令。 数字滤波器的工作过程如下 ,将异或鉴相器产生的 号加到环路滤波器的输入端 , 在环路滤波器模块内设置一个可逆计数器 ,计数器初始值设为 前脉冲到来时 , 可逆计数器加 1,滞后脉冲到来时 ,可逆计数器减 当可逆计数器为 ,表示本地信号超前 ,环路滤波器输出扣脉冲信号 ,可逆计数器复位为 当可逆计数器为 0 时 ,表示本地信号滞后 ,环路滤波器输出增脉冲 信号 ,可逆计数器复位为 而起到了环路滤波的作用。在 基本结构中 ,K 变模可逆计数器始终起作用。当环路锁定后 ,如果模数 小 ,则 K 变模可逆计数器会周期性输出超前脉冲和滞后脉冲 ,在脉冲加减电路中产生周期性的脉冲加入和扣除 ,其结果是在脉冲加减电路的输出信号中产生了周期性的误差 ,称为“波纹”;如果模数 这种“波纹” 误差通过除 N 计数器后 , 可以减少到 N 个周期出现一次 ,即 K 模可逆计数器的超前脉冲和滞后脉冲的周期是 N 个参考时钟周期。 大小决定了 跟 踪步 ,大 ,跟踪步长越小 ,锁定时的相位误差越小 , 但捕获时间越长跟踪步长越大 ,锁定时的相位误差越大 , 但捕获时间越短。 对 数器模值 大模值 K,有利于提高 抗噪能力,但是会导致较大的捕捉时间和较窄的捕捉带宽。减小模值 K 可以缩短捕捉时间,扩展捕捉带宽,但是降低了 抗噪能力。本设计中选择 。在初始时刻,计数器被置初值为 K/2=2,这样可以 南华大学电气工程学院毕业设计 第页,共 43 页 16 /系统时钟信号 /全局复位信号 ,高电平有效 /鉴相器输出的加减控制信号 /可逆计数器计数允许信号,高电平有效 2:0 /计数器模值设置信号 /进位脉冲输出信号 /借位脉冲输出信号 8:08:0: 南华大学电气工程学院毕业设计 第页,共 43 页 17 图 =2可逆计数器的仿真 图 =4可逆计数器的仿真 对比图 图 知: K 值小则 捕捉时间 短 , 能 捕捉 到更窄的 带宽 ,但任意一个误脉冲也可能导致 该计数器产生进或借位脉冲,即 抗噪能力 弱 ; 冲捕捉范围窄,可能产生不了进或借位脉冲,但同时也减少了误脉冲的干扰,即 抗噪能力 强。故在设计时应该合理的设定 控振荡器的设计 在全数字锁相环中,数控振荡器有别于以往的压空振荡器,数控振荡器由脉冲加减电路实现,根据数字滤波器的给出的进位脉冲信号 行输出脉冲的调整。当没有进位脉冲信号和借位脉冲信号时,脉冲加减信号就是对时钟进行二分频输出,当有进位脉冲信号时,脉冲加减模块会增加一个脉冲,相当于减少了脉冲周期, 而增加了输出频率;同理,当有借位脉冲信号时,脉冲加减模块会减少了一个脉冲,相当于增加了脉冲周期,而减少输出了频率;这样通过脉冲增减模块的对输入信号频率和相位的跟踪和调整,最终使输出信号锁定在输入信号的频率和信号上,其工作原理波形如图 南华大学电气工程学院毕业设计 第页,共 43 页 18 图 冲加减电路工作原理波形 脉冲增减模块模块端口设计如下: ,、复位、进位脉 冲、借位脉冲信号 ; 脉冲增减模块模块仿真如图 南华大学电气工程学院毕业设计 第页,共 43 页 19 图 由图 知: 0没有进借位脉冲信号,振荡器二分频输出; 2有借位脉冲信号,振荡器在 45荡器在 7 分频参数控制的设计 本次设计采用了动态 就加宽了频率的锁定范围。本模块设计的原理就是用高频时钟对输入信号的周期进行测量,可以得到量化后的 定的,且高频时钟的长度越长, , 、输入和复位信号 14:0 ,其值大小是输入信号 示: 南华大学电气工程学院毕业设计 第页,共 43 页 20 图 N=4 分频参数控制模块的仿 真图( * 图 N=5 分频参数控制模块的仿真图( 0* 分频器的设计 本次设计是用一个简单的除 分频器的。加减电路输出的脉冲经过 N 分频器分频后,可以得到整个锁相环路的同步输出信号 时,因为 N=此通过改变分频值 N 可以得到不同的环路中心频率 华大学电气工程学院毕业设计 第页,共 43 页 21 除 分频,得到整个环路的输出信号 时,因为 fc=N,因此通过改变分频值 (n, /N 分频模块 /输入信号、复位信号 14:0 n; /分频倍数 /输出信号 图 图 =4分频器模块仿真 南华大学电气工程学院毕业设计 第页,共 43 页 22 图 =10分频器模块仿真 图 =20分频器模块仿真 南华大学电气工程学院毕业设计 第页,共 43 页 23 频器的设计 为了能通过 实现倍频的功能,这里专门设计了一种全数字倍频器。数字倍频器的原理如图 输入信号 输出信号 时钟 图 设置一标准的时钟信号,时钟频率 用可编程分频器 对时钟信号进行分频,其分频系数由计数器提供,若分频系数为 N,则输出频率为 分频,即: 时钟信号经 K 分频后送至计数器,计数器在输入信号的半个周期内对 脉冲计数,若忽略各种误差因数,其计数值为 N,则有 : N= 2K* 由以上两式可得: K*实现了对输入信号频率的 2K 倍频。数字倍频器中计数器的实质是利用脉冲对输入信号的周期进行填脉冲计数,实现周期测量。由于该模块在工作的过程中连续地测量输入信号的周期,所以它又是一个频率计,同时兼有测频与测周期的功能。 倍频器模块简化图如图 计数器 可编程 K 分频器 南华大学电气工程学院毕业设计 第页,共 43 页 24 数字锁相环和倍频器连接构成的锁相环倍频器总框图如图 图 倍频器模块端口设计如下: P (fc,); /钟 1000 /电平复位 14:0K; / /锁频锁相输出 倍频器模块仿真如图 南华大学电气工程学院毕业设计 第页,共 43 页 25 图 =2( 4倍频)倍频器仿真 图 =4( 8倍频)倍频器仿真 数字锁相环倍频器的顶层模块设计 为了把前面设计的几个模块连接起来,本设计还需要一个全数字锁相环的顶层模块。全数字锁相环顶层模块端口设计如下: se,n); /000 /电平复位, 南华大学电气工程学院毕业设计 第页,共 43 页 26 2:0 /滤波计数器的计数模值设定 /锁频锁相输出 /14:0n; /倍频系数设定 /锁相信号 顶层文件程序生成的连接图详见附录二 南华大学电气工程学院毕业设计 第页,共 43 页 27 5 基于数字锁相环的同步倍频器仿真分析 本次仿真选定的时钟频率是 0数 K=2, 是否锁相信号,2输入频率 频系数分别为 4(n=2)和 8(n=4)时,根据 00且能够实现倍频的输出。 系统仿真如图 图 图 倍频同步倍频器仿真图( 南华大学电气工程学院毕业设计 第页,共 43 页 28 图 倍频同步倍频器仿真图( 当输入频 率 频系数为 4( n=2)时,根据 形可以看到锁相环很快入锁, 率也能够跟随 入的变化,并且能够实现倍频的输出。 系统仿真如图 所示: 图 倍频同步倍频器仿真图( 南华大学电气工程学院毕业设计 第页,共 43 页 29 当输入频率 频系数为 4(n=2)时,根据 率也不能够跟随 入的变化,并且倍频信号也没有实现 4倍频的输出。 系统仿真如图 所示: 图 倍频同步倍频器仿真图( 综 上可知,可粗略估计本次设计倍频最大为 我们也可以用添加分频器的办法,先分频再倍频就可以实现更高频率的倍频。本次设计理论上最大倍频为 213,但当倍频过高时会出现不小的倍频误差,故当需要更高的倍频是不推荐使用锁相环倍频器。 南华大学电气工程学院毕业设计 第页,共 43 页 30 6 总结 采用 言设计基于数字锁相环的同步倍频器,具有许多优点。因为该类数字锁相环路倍频器中计数器的模数 K 和倍频 系统就能够根据不同的情况最大限度地、灵活地设计,所以该系统具有灵活性、通用性、易修改和易实现的特点。而且采用 有设计灵活、修改方便和易于实现的优点。 基于 仅简化了硬件的开发和制作过程,而且使硬件体积大大减小,并有利于提高系统的集成度和系统的可靠性。该方法可以通过仅修改设计软件、更改移相范围,而不修改硬件电路的基础上,就可满足不同条件下的需要。 本次设计虽然有许多优点,但不可避免的产生了一些缺点,如倍频次数不能过高,高倍频精度不能保证,有时可能出现相位失锁等情况,希望随着技术的发展,以后的设计能够加以改善和推广。 南华大学电气工程学院毕业设计 第页,共 43 页 31 参考文献 1 J. A J011,40(4) 2A LL . 013,1002 3. o,. 2012,551 4单长虹 ,邓国杨 ,孟宪元 线性可变码位控制全数字锁相环的设计与仿真 J2003,20(2);111 113. 5夏宇闻 . M京航空航天大学出版社 . 2003. 6 剑清 译 M:第 3 版 民邮电出版社, 7陈贵灿,程军,张瑞智 译 M安交通大学出版社,8冼进 M国水利出版社

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论