基于ZigBee技术的射频芯片CC2430档.doc_第1页
基于ZigBee技术的射频芯片CC2430档.doc_第2页
基于ZigBee技术的射频芯片CC2430档.doc_第3页
基于ZigBee技术的射频芯片CC2430档.doc_第4页
基于ZigBee技术的射频芯片CC2430档.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

基于ZigBee技术的射频芯片CC2430摘要:CC2430芯片是Chipcon公司生产的首款符合ZigBee技术的2.4 GHz射频系统单芯片。适用于各种ZigBee或类似ZigBee的无线网络节点,包括调谐器、路由器和终端设备。文中介绍CC2430芯片的主要特点和引脚功能,以及典型应用电路。关键词:CC2430芯片 射频芯片 ZigBee引 言ZigBee采用IEEE802.15.4标准,利用全球共用的公共频率2.4 GHz,应用于监视、控制网络时,其具有非常显著的低成本、低耗电、网络节点多、传输距离远等优势,目前被视为替代有线监视和控制网络领域最有前景的技术之一。CC2430芯片以强大的集成开发环境作为支持,内部线路的交互式调试以遵从IDE的IAR工业标准为支持,得到嵌入式机构很高的认可。它结合Chipcon公司全球先进的ZigBee协议栈、工具包和参考设计,展示了领先的ZigBee解决方案。其产品广泛应用于汽车、工控系统和无线感应网络等领域,同时也适用于ZigBee之外2.4 GHz频率的其他设备。1 CC2430芯片的主要特点CC2430芯片延用了以往CC2420芯片的架构,在单个芯片上整合了ZigBee 射频(RF)前端、内存和微控制器。它使用1个8位MCU(8051),具有128 KB可编程闪存和8 KB的RAM,还包含模拟数字转换器(ADC)、几个定时器(Timer)、AES128协同处理器、看门狗定时器(Watchdogtimer)、32 kHz晶振的休眠模式定时器、上电复位电路(PowerOnReset)、掉电检测电路(Brownoutdetection),以及21个可编程I/O引脚。CC2430芯片采用0.18 m CMOS工艺生产,工作时的电流损耗为27 mA;在接收和发射模式下,电流损耗分别低于27 mA或25 mA。CC2430的休眠模式和转换到主动模式的超短时间的特性,特别适合那些要求电池寿命非常的应用。CC2430芯片的主要特点如下: 高性能和低功耗的8051微控制器核。 集成符合IEEE802.15.4标准的2.4 GHz的 RF无线电收发机。 优良的无线接收灵敏度和强大的抗干扰性。 在休眠模式时仅0.9 A的流耗,外部的中断或RTC能唤醒系统;在待机模式时少于0.6 A的流耗,外部的中断能唤醒系统。 硬件支持CSMA/CA功能。 较宽的电压范围(2.03.6 V)。 数字化的RSSI/LQI支持和强大的DMA功能。 具有电池监测和温度感测功能。 集成了14位模数转换的ADC。 集成AES安全协处理器。 带有2个强大的支持几组协议的USART,以及1个符合IEEE 802.15.4规范的MAC计时器,1个常规的16位计时器和2个8位计时器。 强大和灵活的开发工具。2 CC2430芯片的引脚功能CC2430芯片采用7 mm7mm QLP封装,共有48个引脚。全部引脚可分为I/O端口线引脚、电源线引脚和控制线引脚三类。2.1 I/O端口线引脚功能CC2430有21个可编程的I/O口引脚,P0、P1口是完全的8位口,P2口只有5个可使用的位。通过软件设定一组SFR寄存器的位和字节,可使这些引脚作为通常的I/O口或作为连接ADC、计时器或USART部件的外围设备I/O口使用。I/O口有下面的关键特性: 可设置为通常的I/O口,也可设置为外围I/O口使用。 在输入时有上拉和下拉能力。 全部21个数字I/O口引脚都具有响应外部的中断能力。如果需要外部设备,可对I/O口引脚产生中断,同时外部的中断事件也能被用来唤醒休眠模式。16脚(P1_2 P1_7): 具有4 mA输出驱动能力。8,9脚(P1_0,P1_1): 具有20 mA的驱动能力。1118脚(P0_0 P0_7): 具有4 mA输出驱动能力。43,44,45,46,48脚(P2_4,P2_3,P2_2,P2_1,P2_0):具有4 mA输出驱动能力。2.2 电源线引脚功能7脚(DVDD): 为I/O提供2.03.6 V工作电压。20脚(AVDD_SOC): 为模拟电路连接2.03.6 V的电压。23脚(AVDD_RREG): 为模拟电路连接2.03.6 V的电压。24脚(RREG_OUT): 为25,2731,3540引脚端口提供1.8 V的稳定电压。25脚 (AVDD_IF1 ): 为接收器波段滤波器、模拟测试模块和VGA的第一部分电路提供1.8 V电压。27脚(AVDD_CHP): 为环状滤波器的第一部分电路和充电泵提供1.8 V电压。28脚(VCO_GUARD): VCO屏蔽电路的报警连接端口。29脚(AVDD_VCO): 为VCO和PLL环滤波器最后部分电路提供1.8 V电压。30脚(AVDD_PRE): 为预定标器、Div2和LO缓冲器提供1.8 V的电压。31脚(AVDD_RF1): 为LNA、前置偏置电路和PA提供1.8 V的电压。33脚(TXRX_SWITCH): 为PA提供调整电压。35脚(AVDD_SW): 为LNA/PA交换电路提供1.8 V电压。36脚(AVDD_RF2): 为接收和发射混频器提供1.8 V电压。37脚(AVDD_IF2): 为低通滤波器和VGA的最后部分电路提供1.8 V电压。38脚(AVDD_ADC): 为ADC和DAC的模拟电路部分提供1.8 V电压。39脚(DVDD_ADC): 为ADC的数字电路部分提供1.8 V电压。40脚(AVDD_DGUARD): 为隔离数字噪声电路连接电压。41脚(AVDD_DREG): 向电压调节器核心提供2.03.6 V电压。42脚(DCOUPL): 提供1.8 V的去耦电压,此电压不为外电路所使用。47脚(DVDD): 为I/O端口提供2.03.6 V的电压。2.3 控制线引脚功能10脚(RESET_N): 复位引脚,低电平有效。19脚(XOSC_Q2): 32 MHz的晶振引脚2。21脚(XOSC_Q1): 32 MHz的晶振引脚1,或外部时钟输入引脚。22脚(RBIAS1): 为参考电流提供精确的偏置电阻。26脚(RBIAS2): 提供精确电阻,43 k,1%。32脚(RF_P): 在RX期间向LNA输入正向射频信号;在TX期间接收来自PA的输入正向射频信号。34脚(RF_N): 在RX期间向LNA输入负向射频信号;在TX期间接收来自PA的输入负向射频信号。43脚 (P2_4/XOSC_Q2): 32.768 kHz XOSC的2.3端口。44脚 (P2_4/XOSC_Q1): 32.768 kHz XOSC的2.4端口。3 电路典型应用3.1 硬件应用电路CC2430芯片需要很少的外围部件配合就能实现信号的收发功能。图1为CC2430芯片的一种典型硬件应用电路。电路使用一个非平衡天线,连接非平衡变压器可使天线性能更好。电路中的非平衡变压器由电容C341和电感L341、L321、L331以及一个PCB微波传输线组成,整个结构满足RF输入/输出匹配电阻(50 )的要求。内部T/R交换电路完成LNA和PA之间的交换。R221和R261为偏置电阻,电阻R221主要用来为32 MHz的晶振提供一个合适的工作电流。用1个32 MHz的石英谐振器(XTAL1)和2个电容(C191和C211)构成一个32 MHz的晶振电路。用1个32.768 kHz的石英谐振器(XTAL2)和2个电容(C441和C431)构成一个32.768 kHz的晶振电路。电压调节器为所有要求1.8 V电压的引脚和内部电源供电,C241和C421电容是去耦合电容,用来电源滤波,以提高芯片工作的稳定性。图1CC2430芯片的典型应用电路图2DMA向Flash写程序流程3.2 软件编程由于篇幅限制,下面仅给出在32 MHz系统时钟下,用DMA向闪存内部写入程序的流程图和部分源代码。DMA向Flash写程序流程如图2所示。MOVDPTR,#DMACFG ;为DMA通道结构设定一;个带有地址的数据指针,;开始写入DMA结构MOVA,#SRC_HI;源数据的高位地址MOVX DPTR ,AINCDPTRMOVA,#SRC_LO;源数据的低位地址MOVX DPTR,AINCDPTRMOVA,#0DFh;高位地址的定义MOVXDPTR,AINCDPTRMOVA,#0AFh;低位地址的定义MOVX DPTR,AINCDPTRMOVA,#BLK_LEN ;数据的长度MOVX DPTR,AINCDPTRMOVA,#012h;8位,单模式,Flash触发器使用MOVX DPTR,AINCDPTRMOVA,#042h;屏蔽中断,DMA高通道优先MOVX DPTR,AMOVDMA0CFGL,#DMACFG_LO ;为当前的DMA结 ;构设置开始地址MOVDMA0CFGH,#DMACFG_HIMOVDMAARM,#01h;设置DMA的0通道MOVFADDRH,#00h;设置闪存高位地址MOVFADDRL

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论