基于FPGA的高精度数字频率计设计_第1页
基于FPGA的高精度数字频率计设计_第2页
基于FPGA的高精度数字频率计设计_第3页
基于FPGA的高精度数字频率计设计_第4页
基于FPGA的高精度数字频率计设计_第5页
已阅读5页,还剩40页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

草鱼草鱼大连海事大学草鱼草鱼草鱼毕草鱼业草鱼论草鱼文草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼二一四年六月装订线草鱼草鱼草鱼基于FPGA的高精度数字频率计设计草鱼草鱼草鱼草鱼草鱼草鱼专业班级PORK通信工程3班草鱼姓草鱼草鱼草鱼草鱼名PORK草鱼草鱼草鱼程胜胜草鱼草鱼草鱼草鱼指导教师PORK草鱼草鱼草鱼谭克俊草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼信息科学技术学院I摘草鱼草鱼草鱼草鱼要草鱼频率计是一种应用非常广泛的电子仪器,鲤鱼也是电子测量领域中的一项重要内容,鲤鱼而高精度的频率计的应用尤为广泛。草鱼草鱼本论文首先简单介绍了EDA技术原理和QUARTUS开发软件的操作方法,鲤鱼接着论述了三种常见的测频方法,鲤鱼选用其中的等精度测频法实现了高精度测频的目的。草鱼本设计分为硬件设计和软件设计,鲤鱼其中软件设计部分采用VERILOGHDL编写,鲤鱼分为波形计数模块,鲤鱼数据处理模块和频率值结果显示模块,鲤鱼各个模块程序均通过了时序仿真验证和功能仿真验证,鲤鱼再利用顶层文件将所有模块连接起来,鲤鱼拼接成一个整体。草鱼模块划分的设计具有相对独立性,鲤鱼可以对模块单独进行设计、PORK调试和修改,鲤鱼缩短了设计周期。草鱼此次设计的硬件实现环境是SMARTEDA实验箱。草鱼本论文对测频系统的设计流程、PORK模型的建立和仿真做出了具体详细的研究,鲤鱼验证了该系统的正确性。草鱼草鱼本系统采用了草鱼FPGA来实现高精度数字频率计设计。草鱼除复位键输入部分和LED显示部分以外,鲤鱼其余全部在一片草鱼FPGA芯片上实现,鲤鱼整个系统非常精简,鲤鱼而且具有灵活的现场可更改性。草鱼草鱼关键词PORKVERILOGHDL;PORK数字频率计;PORKEDA;PORKFPGA草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼ABSTRACT草鱼FREQUENCY草鱼METER草鱼IS草鱼A草鱼KIND草鱼OF草鱼ELECTRONIC草鱼INSTRUMENT草鱼APPLIED草鱼WIDELY草鱼A草鱼KIND草鱼OF草鱼HIGHACCURACY草鱼DIGITAL草鱼FREQUENCY草鱼METER草鱼IS草鱼DESIGNED草鱼BASED草鱼ON草鱼FPGA草鱼IN草鱼THIS草鱼PAPER草鱼草鱼草鱼草鱼IITHIS草鱼PAPER草鱼FIRST草鱼INTRODUCES草鱼THE草鱼METHOD草鱼OF草鱼OPERATION草鱼PRINCIPLE草鱼OF草鱼EDA草鱼TECHNOLOGYAND草鱼QUARTUS草鱼II草鱼SOFTWARE,草鱼THEN草鱼INTRODUCES草鱼THREE草鱼KINDS草鱼OF草鱼COMMON草鱼FREQUENCY草鱼MEASUREMENT草鱼METHOD,草鱼THE草鱼SELECTION草鱼OF草鱼THE草鱼PRECISION草鱼FREQUENCY草鱼MEASURING草鱼METHODACHIEVES草鱼HIGH草鱼PRECISION草鱼FREQUENCY草鱼MEASUREMENT草鱼PURPOSETHE草鱼DESIGN草鱼IS草鱼DIVIDED草鱼INTO草鱼HARDWARE草鱼DESIGN草鱼AND草鱼SOFTWARE,草鱼THE草鱼SOFTWARE草鱼DESIGN草鱼PART草鱼USES草鱼THE草鱼VERILOGHDL草鱼COMPILATION,草鱼DIVIDED草鱼INTO草鱼WAVEFORM草鱼COUNTING草鱼MODULE,草鱼DATA草鱼PROCESSING草鱼MODULE草鱼AND草鱼THE草鱼FREQUENCY草鱼VALUE草鱼RESULT草鱼DISPLAY草鱼MODULE,草鱼EACH草鱼MODULE草鱼PROGRAM草鱼THROUGH草鱼THE草鱼TIMING草鱼SIMULATION草鱼AND草鱼FUNCTIONAL草鱼SIMULATION,草鱼THE草鱼TOPLEVEL草鱼DOCUMENTS草鱼CONNECT草鱼ALL草鱼MODULES,草鱼SPLICED草鱼INTO草鱼A草鱼WHOLEDESIGN草鱼MODULE草鱼IS草鱼RELATIVELY草鱼INDEPENDENT,草鱼CAN草鱼CARRY草鱼ON草鱼THE草鱼DESIGN,草鱼DEBUG草鱼AND草鱼MODIFY草鱼THE草鱼MODULE草鱼SEPARATELY,草鱼SHORTEN草鱼THE草鱼DESIGN草鱼CYCLE草鱼THE草鱼DESIGN草鱼OF草鱼THEHARDWARE草鱼ENVIRONMENT草鱼IS草鱼THE草鱼SMARTEDA草鱼EXPERIMENT草鱼BOX草鱼ESTABLISHMENT草鱼AND草鱼SIMULATION草鱼OF草鱼THE草鱼DESIGN草鱼PROCESS,草鱼THE草鱼FREQUENCY草鱼MEASUREMENT草鱼SYSTEM草鱼MODEL草鱼ISSTUDIED草鱼IN草鱼DETAIL草鱼IN草鱼THE草鱼PAPER,草鱼THE草鱼SYSTEM草鱼HAS草鱼BEEN草鱼PROVED草鱼RIGHT草鱼THE草鱼SYSTEM草鱼USES草鱼FPGA草鱼TO草鱼REALIZE草鱼THE草鱼HIGH草鱼PRECISION草鱼DIGITAL草鱼FREQUENCY草鱼METER草鱼DESIGN草鱼IN草鱼ADDITION草鱼TO草鱼THE草鱼RESET草鱼KEY草鱼INPUT草鱼AND草鱼LED草鱼DISPLAY草鱼PART草鱼OUTSIDE,草鱼THE草鱼REST草鱼ALLIN草鱼THE草鱼REALIZATION草鱼OF草鱼A草鱼FPGA草鱼CHIP,草鱼THE草鱼WHOLE草鱼SYSTEM草鱼IS草鱼VERY草鱼COMPACT,草鱼AND草鱼FLEXIBLE草鱼CHANGE草鱼OF草鱼SCENE草鱼KEY草鱼WORDS草鱼VERILOGHDLPORK草鱼DIGITAL草鱼FREQUENCY草鱼METERPORK草鱼EDA草鱼PORK草鱼FPGA草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼III草鱼草鱼草鱼草鱼目录草鱼第1章草鱼草鱼绪论5草鱼11草鱼草鱼研究背景及意义5草鱼12草鱼EDA技术原理与概述5草鱼草鱼草鱼草鱼草鱼121草鱼FPGA基本原理6草鱼草鱼草鱼草鱼草鱼122草鱼硬件描述语言7草鱼123草鱼QUARTUS开发软件9草鱼草鱼草鱼草鱼13草鱼SMARTEDA实验箱与芯片EP1C6Q240C814草鱼草鱼草鱼草鱼草鱼131草鱼SMARTEDA教学实验开发平台14草鱼草鱼草鱼草鱼草鱼132草鱼SMARTEDA核心板EP1C6Q24014草鱼第2章草鱼草鱼频率测量方法与原理17草鱼21草鱼草鱼直接测频法17草鱼22草鱼草鱼利用电路的频率特性进行测量19草鱼221草鱼电桥法测频19草鱼222草鱼谐振法测频19草鱼223草鱼频率电压转换法测频19草鱼23草鱼草鱼等精度测量法20草鱼24草鱼草鱼本章小结21草鱼第3章系统总体设计方案22草鱼31草鱼频率计系统设计任务要求和任务分析22草鱼311草鱼频率计系统设计任务要求22草鱼312草鱼频率计系统设计任务分析22草鱼32草鱼草鱼等精度数字频率计原理框图23草鱼33草鱼本章小结24草鱼第4章基于FPGA的功能模块电路设计25草鱼IV41草鱼草鱼分频器模块设计25草鱼42草鱼草鱼D触发器模块设计27草鱼43草鱼草鱼计数器模块设计28草鱼44草鱼草鱼锁存器模块设计28草鱼45草鱼草鱼倒相器模块设计29草鱼46草鱼草鱼乘法器模块设计30草鱼47草鱼草鱼除法器模块设计32草鱼48草鱼草鱼二进制转BCD码模块设计33草鱼49草鱼数码管模块设计和动态扫描显示电路35草鱼草鱼草鱼草鱼草鱼491数码管模块设计35草鱼草鱼草鱼草鱼草鱼492草鱼数码管动态扫描显示电路37草鱼410草鱼本章小结37草鱼第5章草鱼草鱼总体设计测试与误差分析38草鱼51草鱼测试部分38草鱼52误差分析40草鱼致草鱼谢41草鱼参草鱼考草鱼文草鱼献42草鱼附录43草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼基于FPGA的高精度频率计设计1第1章草鱼草鱼绪论草鱼11草鱼草鱼研究背景及意义草鱼在电子测量技术领域内,鲤鱼频率是一个最基本的参数。草鱼它不仅是各种强弱电信号的物质本质参数之一,鲤鱼还因为频率信号的抗干扰性强、PORK易于传输、PORK可以获得较高的测量精度等特点使各种非电信号,鲤鱼诸如速度、PORK力、PORK图像、PORK音讯等物理量都可以转换为电频率信号。草鱼因此工程中很多测量,鲤鱼如用振弦式方法进行力的测量、PORK时间测量、PORK速度测量、PORK速度控制等都涉及到频率测量1。草鱼因此,鲤鱼研究频率计具有一定的实用价值2。草鱼数字频率计是一种用十进制数字显示被测信号频率的测量仪器。草鱼在测控系统中,鲤鱼测频方法的研究越来越受到大家的重视,鲤鱼多种非频率量的传感信号都要转化为频率量来进行测量,鲤鱼而频率计作为测量频率的仪器被广泛应用于工业生产、PORK实验室、PORK国防等领域。草鱼草鱼随着电子技术的飞速发展,鲤鱼各类分立电子元件及其所构成的相关功能单元,鲤鱼已逐步被功能更强大、PORK性能更稳定、PORK使用更方便的集成芯片所取代。草鱼由集成芯片和一些外围电路构成的各种自动控制、PORK自动测量、PORK自动显示电路遍及各种电子产品和设备。草鱼本次设计就是采用EDAELECTRONIC草鱼DESIGN草鱼AUTOMATION,鲤鱼电子设计自动化技术,鲤鱼通过一片FPGA芯片和一些外围电路实现高精度测频的功能。草鱼草鱼12草鱼EDA技术原理与概述草鱼所谓的EDA技术,鲤鱼是在20世纪90年代初,鲤鱼从CAD计算机辅助设计、PORKCAM计算机辅助制造、PORKCAT计算机辅助测试和CAE计算机辅助工程的概念发展而来的。草鱼目前,鲤鱼电子设计自动化己逐渐成为重要的设计手段,鲤鱼其广泛应用于模拟与数字电路系统等许多领域7。草鱼草鱼EDA技术就是以计算机为工作平台,鲤鱼以EDA软件工具为开发环境、PORK以硬件描述语言HDL为设计语言、PORK以可编程逻辑器件为试验载体、PORK以ASIC、PORKSOC芯片为目标器件,鲤鱼以电子系统设计为应用方向的电子产品自动化设计过程。草鱼在EDA的设计过程中,鲤鱼用HDL编写的设计文件将自动的完成逻辑编译、PORK逻辑化简、PORK逻辑分割、PORK逻辑综合及优化、PORK逻辑布局布线、PORK逻辑仿真、PORK直至对特定目标芯片的适配编译、PORK逻辑映射和编程下载等等工作。草鱼设计的工作仅限于利用软件的方式,鲤鱼即用硬件描述语言来完成对系统硬件功能的描述,鲤鱼在EDA工具的帮助下就可以得到最后的设计结果。草鱼尽管目标系统是硬件,鲤鱼但整个设计和修改如完成软件设计一样方便而高效。草鱼EDA技术中最为瞩目的功能,鲤鱼即最具现代电子设计技术特征的功能就是日益强大的逻辑设计仿真测试技术。草鱼EDA仿真测试技术只需通过计算机就能对所设计的电子系统从各种不同层次的系统性能特点完成一系列准确的测试与仿真操作,鲤鱼在完成实际系统的安装后还能对系统上的目标器件进行所谓的边界扫描测试。草鱼另一方面,鲤鱼高速发展的FPGA/CPLD器件又为EDA技术的不断进步奠定了坚实的物质基础。草鱼FPGA/CPLD器件的更广泛的应用及厂商间的竞争,鲤鱼使得普通的设计人员获得廉价的器件和EDA软件成为了可能,鲤鱼大大的促进了EDA的发展。草鱼草鱼EDA技术是现代电子工程领域的一门较新的技术,鲤鱼它提供了基于计算机和信息技术的电路系统设计方法,鲤鱼极大的推动了电子产业的发展。草鱼目前,鲤鱼在通信、PORK国防、PORK航天、PORK工业自动化等领域的电子系统设计当中,鲤鱼EDA技术的含量正以惊人的速度发展着。草鱼未来的EDA将会超越电子设计的范畴进入其他的领域,鲤鱼随着基于EDA的SOCSYSTEM草鱼ON草鱼A草鱼CHIP设计技术的发展,鲤鱼软硬功能核库的建立,鲤鱼以及基于HDL所谓自顶向下设基于FPGA的高精度频率计设计2计理念的确立,鲤鱼将会极大的推动电子工业的发展,鲤鱼将电子系统的设计和规划应用到其他的领域中去。草鱼草鱼121草鱼FPGA基本原理草鱼FPGA是一种高密度的可编程逻辑器件,自从XILINX公司1985年推出第一片FPGA以来,FPGA的集成密度和性能提高很快,其集成密度最高达1000万门/片以上,系统性能可达300MHZ。草鱼由于FPGA器件集成度高,方便易用,开发和上市周期短,在数字设计和电子生产中得到迅速普及和应用。草鱼FPGA采用了逻辑单元阵列LCA(LOGIC草鱼CELL草鱼ARRAY)这样一个概念,鲤鱼内部包括可配置逻辑模块CLB(CONFIGURABLE草鱼LOGIC草鱼BLOCK)、PORK输出输入模块IOB(INPUT草鱼OUTPUT草鱼BLOCK)和内部连线(INTERCONNECT)三个部分。草鱼草鱼现场可编程门阵列(FPGA)是可编程器件。草鱼与传统逻辑电路和门阵列(如PAL,鲤鱼GAL及CPLD器件)相比,鲤鱼FPGA具有不同的结构,鲤鱼FPGA利用小型查找表(161RAM)来实现组合逻辑,鲤鱼每个查找表连接到一个D触发器的输入端,鲤鱼触发器再来驱动其他逻辑电路或驱动I/O,鲤鱼由此构成了既可实现组合逻辑功能又可实现时序逻辑功能的基本逻辑单元模块,鲤鱼这些模块间利用金属连线互相连接或连接到I/O模块。草鱼FPGA的逻辑是通过向内部静态存储单元加载编程数据来实现的,鲤鱼存储在存储器单元中的值决定了逻辑单元的逻辑功能以及各模块之间或模块与I/O间的联接方式,鲤鱼并最终决定了FPGA所能实现的功能,鲤鱼FPGA允许无限次的编程。草鱼草鱼草鱼草鱼草鱼草鱼FPGA器件优点PORK高密度、PORK高速率、PORK系列化、PORK标准化、PORK小型化、PORK多功能、PORK低功耗、PORK低成本,鲤鱼设计灵活方便,鲤鱼可无限次反复编程,鲤鱼并可现场模拟调试验证。草鱼草鱼草鱼图11草鱼草鱼FPGA基本结构草鱼122草鱼硬件描述语言草鱼目前最主要的硬件描述语言是VHDL和VERILOG草鱼HDL,VERILOG草鱼HDL和HDL都是用于逻辑设计的硬件描述语言,鲤鱼并且都已成为IEEE标准。草鱼VHDL发展的较早,鲤鱼语法严格,鲤鱼而VERILOG草鱼HDL是在C语言的基础上发展起来的一种硬件描述语言,语法较自由。草鱼草鱼VHDL和VERILOG草鱼HDL两者相比,鲤鱼VHDL的书写规则比VERILOG烦琐一些,鲤鱼但VERILOG自由的语法也容易让少数初学者出错。草鱼VERILOG草鱼HDL和VHDL作为描述硬件电路设计的语言,鲤鱼其共同的特点在于PORK能形式化地抽象表示电路的行为和结构、PORK支持逻辑设计中层次与范围的描述、PORK可借用高级语言的精巧结构来简化电路行为的描述、PORK具有电路仿真与验证机制以保证设计的正确性、PORK支持电路描述由高层到低层的综合转换、PORK硬件描述与实现工艺无关。草鱼本设计是用的VERILOG草鱼HDL语言来实现数字频率计的设计的,鲤鱼本设计将重点介绍VERILOG草鱼HDL语言。草鱼草鱼VERILOG草鱼HDL是一种硬件描述语言,鲤鱼用于从算法级、PORK门级到开关级的多种抽象设计层次的数字系统建模。草鱼被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。草鱼数字系统能够按层次描述,鲤鱼并可在相同描述中显式地进行时序基于FPGA的高精度频率计设计3建模。草鱼草鱼VERILOG草鱼HDL语言具有下述描述能力PORK设计的行为特性、PORK设计的数据流特性、PORK设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。草鱼所有这些都使用同一种建模语言。草鱼此外,鲤鱼VERILOG草鱼HDL语言提供了编程语言接口,鲤鱼通过该接口可以在模拟、PORK验证期间从设计外部访问设计,鲤鱼包括模拟的具体控制和运行。草鱼草鱼VERILOG草鱼HDL语言不仅定义了语法,鲤鱼而且对每个语法结构都定义了清晰的模拟、PORK仿真语义。草鱼因此,鲤鱼用这种语言编写的模型能够使用VERILOG草鱼仿真器进行验证。草鱼语言从C编程语言中继承了多种操作符和结构。草鱼VERILOG草鱼HDL提供了扩展的建模能力,鲤鱼其中许多扩展最初很难理解。草鱼但是,鲤鱼VERILOG草鱼HDL语言的核心子集非常易于学习和使用,鲤鱼这对大多数建模应用来说已经足够。草鱼当然,完整的硬件描述语言足以对从最复杂的芯片到完整的电子系统进行描述。草鱼草鱼下面列出的是VERILOG草鱼硬件描述语言的主要能力PORK草鱼草鱼草鱼基本逻辑门,鲤鱼例如AND、PORKOR和NAND等都内置在语言中。草鱼草鱼草鱼草鱼用户定义原语(UDP)创建的灵活性。草鱼用户定义的原语既可以是组合逻辑原语,鲤鱼也可以是时序逻辑原语。草鱼草鱼草鱼开关级基本结构模型,鲤鱼例如PMOS草鱼和NMOS等也被内置在语言中。草鱼草鱼草鱼草鱼提供显式语言结构指定设计中的端口到端口的时延及路径时延和设计的时序检查。草鱼草鱼草鱼可采用三种不同方式或混合方式对设计建模。草鱼这些方式包括PORK行为描述方式使用过程化结构建模;PORK数据流方式使用连续赋值语句方式建模;PORK结构化方式使用门和模块实例语句描述建模。草鱼草鱼草鱼草鱼VERILOG草鱼HDL中有两类数据类型PORK线网数据类型和寄存器数据类型。草鱼线网类型表示构件间的物理连线,鲤鱼而寄存器类型表示抽象的数据存储元件。草鱼草鱼草鱼能够描述层次设计,鲤鱼可使用模块实例结构描述任何层次。草鱼草鱼草鱼草鱼设计的规模可以是任意的;PORK语言不对设计的规模(大小)施加任何限制。草鱼草鱼草鱼VERILOG草鱼HDL不再是某些公司的专有语言而是IEEE标准。草鱼草鱼草鱼草鱼人和机器都可阅读VERILOG草鱼语言,鲤鱼因此它可作为EDA的工具和设计者之间的交互语言。草鱼草鱼草鱼草鱼VERILOG草鱼HDL语言的描述能力能够通过使用编程语言接口(PLI)机制进一步扩展。草鱼PLI是允许外部函数访问VERILOG草鱼模块内信息、PORK允许设计者与模拟器交互的例程集合。草鱼草鱼草鱼设计能够在多个层次上加以描述,鲤鱼从开关级、PORK门级、PORK寄存器传送级(RTL)到算法级,鲤鱼包括进程和队列级。草鱼草鱼草鱼草鱼能够使用内置开关级原语在开关级对设计完整建模。草鱼草鱼草鱼草鱼同一语言可用于生成模拟激励和指定测试的验证约束条件,鲤鱼例如输入值的指定。草鱼草鱼草鱼VERILOG草鱼HDL能够监控模拟验证的执行,鲤鱼即模拟验证执行过程中设计的值能够被监控和显示。草鱼这些值也能够用于与期望值比较,鲤鱼在不匹配的情况下,鲤鱼打印报告消息。草鱼草鱼草鱼草鱼在行为级描述中,鲤鱼VERILOG草鱼HDL不仅能够在RTL级上进行设计描述,鲤鱼而且能够在体系结构级描述及其算法级行为上进行设计描述。草鱼草鱼草鱼草鱼能够使用门和模块实例化语句在结构级进行结构描述。草鱼草鱼草鱼VERILOG草鱼HDL的混合方式建模能力,鲤鱼即在一个设计中每个模块均可以在不同设计层次上建模。草鱼草鱼草鱼草鱼基于FPGA的高精度频率计设计4草鱼VERILOG草鱼HDL还具有内置逻辑函数,鲤鱼例如PORK/移位不累加草鱼END草鱼草鱼ELSE草鱼IFI草鱼草鱼6D32草鱼PORK草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼ELSE草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼TEMP_A草鱼草鱼TEMP_APORK草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼END草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼YSHANG草鱼草鱼4草鱼草鱼RESULT3草鱼草鱼0草鱼草鱼RESULT3草鱼草鱼0草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT7草鱼草鱼4草鱼草鱼4草鱼草鱼RESULT7草鱼草鱼4草鱼草鱼RESULT7草鱼草鱼4草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT11草鱼草鱼8草鱼草鱼4草鱼草鱼RESULT11草鱼草鱼8草鱼草鱼RESULT11草鱼草鱼8草鱼草鱼4D3PORK草鱼/扩展时应参照此三条IF语句续写草鱼草鱼草鱼IF草鱼草鱼RESULT15草鱼草鱼12草鱼草鱼4草鱼草鱼RESULT15草鱼草鱼12草鱼草鱼RESULT15草鱼草鱼12草鱼草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT19草鱼草鱼16草鱼草鱼4草鱼草鱼RESULT19草鱼草鱼16草鱼草鱼RESULT19草鱼草鱼16草鱼草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT23草鱼草鱼20草鱼草鱼4草鱼草鱼RESULT23草鱼草鱼20草鱼RESULT23草鱼草鱼20草鱼草鱼4D3PORK草鱼IF草鱼草鱼RESULT27草鱼草鱼24草鱼草鱼4草鱼草鱼RESULT27草鱼草鱼24草鱼草鱼草鱼RESULT27草鱼草鱼24草鱼草鱼4D3PORK草鱼草鱼基于FPGA的高精度频率计设计24IF草鱼草鱼RESULT31草鱼草鱼28草鱼草鱼4草鱼草鱼RESULT31草鱼草鱼28草鱼草鱼RESULT31草鱼草鱼28草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT35草鱼草鱼32草鱼草鱼4草鱼草鱼RESULT35草鱼草鱼32草鱼RESULT35草鱼草鱼32草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT39草鱼草鱼36草鱼草鱼4草鱼草鱼RESULT39草鱼草鱼36草鱼草鱼RESULT39草鱼草鱼36草鱼草鱼草鱼4D3PORK草鱼草鱼RESULT草鱼草鱼RESULT草鱼7草鱼草鱼草鱼BEGIN草鱼草鱼草鱼草鱼草鱼草鱼COUNT草鱼6D0草鱼PORK/移位不累加草鱼END草鱼草鱼ELSE草鱼IFI草鱼草鱼6D32草鱼PORK草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼ELSE草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼TEMP_A草鱼草鱼TEMP_APORK草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼END草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼草鱼YSHANG草鱼草鱼4草鱼草鱼RESULT3草鱼草鱼0草鱼草鱼RESULT3草鱼草鱼0草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT7草鱼草鱼4草鱼草鱼4草鱼草鱼RESULT7草鱼草鱼4草鱼草鱼RESULT7草鱼草鱼4草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT11草鱼草鱼8草鱼草鱼4草鱼草鱼RESULT11草鱼草鱼8草鱼草鱼RESULT11草鱼草鱼8草鱼草鱼4D3PORK草鱼/扩展时应参照此三条IF语句续写草鱼草鱼草鱼IF草鱼草鱼RESULT15草鱼草鱼12草鱼草鱼4草鱼草鱼RESULT15草鱼草鱼12草鱼草鱼RESULT15草鱼草鱼12草鱼草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT19草鱼草鱼16草鱼草鱼4草鱼草鱼RESULT19草鱼草鱼16草鱼草鱼RESULT19草鱼草鱼16草鱼草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT23草鱼草鱼20草鱼草鱼4草鱼草鱼RESULT23草鱼草鱼20草鱼RESULT23草鱼草鱼20草鱼草鱼4D3PORK草鱼草鱼基于FPGA的高精度频率计设计37IF草鱼草鱼RESULT27草鱼草鱼24草鱼草鱼4草鱼草鱼RESULT27草鱼草鱼24草鱼草鱼草鱼RESULT27草鱼草鱼24草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT31草鱼草鱼28草鱼草鱼4草鱼草鱼RESULT31草鱼草鱼28草鱼草鱼RESULT31草鱼草鱼28草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT35草鱼草鱼32草鱼草鱼4草鱼草鱼RESULT35草鱼草鱼32草鱼RESULT35草鱼草鱼32草鱼草鱼4D3PORK草鱼草鱼IF草鱼草鱼RESULT39草鱼草鱼36草鱼草鱼4草鱼草鱼RESULT39草鱼草鱼36草鱼草鱼RESULT39草鱼草鱼36草鱼草鱼草鱼4D3PORK草鱼草鱼RESULT草鱼草鱼RESULT草鱼7草鱼草鱼草鱼BEGIN草鱼草鱼草鱼草鱼草鱼草鱼COUNT0PORK草鱼草鱼END草鱼草鱼ELSE草鱼BEGIN草鱼草鱼COUNT草鱼草鱼COUNT草鱼草鱼1B1PORK草鱼基于FPGA的高精度频率计设计38END草鱼END草鱼草鱼ALWAYS草鱼草鱼POSEDGE草鱼CLK_1K草鱼草鱼BEGIN草鱼草鱼DDDPORK草鱼草鱼CASECOUNT草鱼草鱼草鱼草鱼草鱼3D0DISP_DATDD3128PORK草鱼草鱼草

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论