实验六计数器与寄存器_第1页
实验六计数器与寄存器_第2页
实验六计数器与寄存器_第3页
实验六计数器与寄存器_第4页
实验六计数器与寄存器_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字逻辑实验六 同步计数器与寄存器实验 姓名 _ _ 学号_ 实验日期_一、 实 验目的1、 学习计数器构成的基本方法。2、 学会使用集成同步计数器。3、 学习对集成同步计数器进行功能扩展的一般方法。4、 验证集成寄存器的逻辑功能。5、 了解串行移位寄存器的串并格式转换方法。二、 实 验所用的组件1. 74LS175 四 D 触发器 一片2. 74LS163 4位二进制同步计数器 一片3. 74LS00 二输入与非门 一片4. 74LS96 五位移位寄存器 一片5. 74LS192 同步十进制可逆计数器 一片三、实验内容1. 四级环行形计数器 图 6.1 四级环形计数器按图 6.1联线,组织输

2、入信号。(1 在 初态为 Q 3Q 2Q 1Q 0=0000下,连续输入 4个脉冲,画出状态转换图。(2 在 初态为 Q 3Q 2Q 1Q 0=1000下,连续输入 4个脉冲,画出状态转换图。 2. 四级扭环计数器 图 62四级扭环计数器按图 6.2联线,组织输入信号。(1 在初态为 Q 3Q 2Q 1Q 0=0000下,连续输入 4个脉冲,画出状态转换图。(2在初态为 Q 3Q 2Q 1Q 0=1000下,连续输入 4个脉冲,画出状态转换图。 3. 验证 74LS163功能。联线,输入信号,测试验证 74LS161功能,并完成表 6.1。(1 清零功能(2 置数功能(3 保持功能(4 计数功

3、能表 6.1 74LS163功能测试表输 入CLR CLK LD P T DCBA输 出Q D Q C Q B Q A功 能4.测试 CC40192或 74LS192同步十进制可逆计数器的逻辑功能计数脉冲由单次脉冲源提供,清除端 CR 、置数端 LD 、数据输入端 D 3 、 D 2、 D 1、 D 0 分 别接逻辑开关,输出端 Q 3、 Q 2、 Q 1、 Q 0接实验设备的一个译码显示输入相应插口 A 、 B 、 C 、 D ; CO 和 BO 接逻辑电平显示插口。按表 5-1逐项测试并判断该集成块的功能是否正常。 (1清除令 CR=1,其它输入为任意态,这时 Q 3Q 2Q 1Q 0=0

4、000,译码数字显示为 0。清除功能完 成后,置 CR =0(2置数CR =0, CP U , CP D 任意,数据输入端输入任意一组二进制数,令 LD = 0,观察计数 译码显示输出,予置功能是否完成,此后置 LD =1。(3加计数CR =0, LD =CP D =1, CP U 接单次脉冲源。清零后送入 10个单次脉冲,观察译码数 字显示是否按 8421码十进制状态转换表进行;输出状态变化是否发生在 CP U 的上升沿。 (4减计数CR =0, LD =CP U =1, CP D 接单次脉冲源。参照 3 进行实验。5.用两片四位计数器组成两位十进制加法计数器,输入 1Hz 连续计数脉冲,进行由 00 99累加计数,记录之。6.将 74LS163联成一个模为 10的计数器(1画出逻辑图。(2联线,输入,并画出状态转换图。7. 验证 74LS96的功能,并完成表 6.2。表 6.2 74LS96功能测试表输入 输出CLR LD ABCDE CLK S入 Q A Q B Q C Q D Q E功能清 0置数(并行输入 串行右移输入 保持四、思考题1. 什么是计数器?计数器一般怎样分类?2. 你认为集成计数器为什么要设预置?3. 什么是寄

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论