集成触发器功能测试及转换_第1页
集成触发器功能测试及转换_第2页
集成触发器功能测试及转换_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验五 集成触发器功能测试及转换一、 说明触发器是具有记忆作用的基本单元,在时序电路中是必不可少的。触发器具有两个基本性质:(1)在一定条件下,触发器可以维持在两种稳定状态(0或1状态之一保持不变);(2)在一定的外加信号作用下,触发器可以从一种状态转变成另一种稳定状态(01或10),因此,触发器可记忆二进制的0或1,被用作二进制的存储单元。触发器可以根据有无时钟脉冲分为两大类:基本触发器和钟控触发器。钟控触发器按功能分为RS、DJ、K、T、T等五种;钟控触发器若按触发器方式分又可分为电平触发器(高电平触发器、低电平触发器)、边缘触发器(上升沿触发、下降沿触发)和主从触发三种。RS触发器的特征

2、方程是:(约束条件:SR=0)DJ触发器的特征方程是:K触发器的特征方程是:T触发器的特征方程是:T触发器的特征方程是:电平触发: 在时钟脉冲CP高(低)电平期间,触发器接受控制输入信号,改变其状态。电平触发方式的根本缺陷是空翻问题。边缘触发:仅在时钟脉冲CP的下降沿或上升沿触发器才能接受控制输入信号,改变其状态。主从触发:在时钟脉冲高电平期间,主触发器接受控制输入信号,时钟脉冲CP下降沿时刻从触发器可以改变状态变为主触发器的状态。二、 实验仪器及材料1 双踪示波器2 RXS1B数字逻辑电路实验箱3 器件 74LS74 双上升沿D触发器 74LS76 双下降沿JK触发器三、 实验任务 任务一:

3、维持阻塞型触发器功能测试双上升沿触发器维持阻塞型触发器74LS74的引脚排列图如图所示。图中、端异步置1端,置0端(或称异步置位,复位端)。CP为时钟脉冲端。 试按下面步骤做实验:(1) 分别在、端加低电平,观察并记录Q、端的状态。(2) 令、端为高电平,D端分别接入高,低电平,用手动脉冲作为CP,观察并记录CP为 时Q端状态。(3)当1、CP=0(或CP=1),改变D端信号,观察Q端的状态是否变化?整理上述实验数据,将结果填入下表中。(4)令1,将D和Q端相连,CP加入连续脉冲,用双踪示波器观察并记录Q相对于CP的波形。 表 CPD0 1XX011 0XX011 10011 1101 任务二

4、:下降沿JK触发器功能测试 双JK下降沿触发器74LS76芯片的引脚排列图如图所示。 自拟实验步骤,测试其功能,并将结果填入表中。 表Sd RdCP J K QnQn+10 1 X X X X1 0X X X X1 1 0 X 01 1 1 X 01 1 X 0 01 1 X 1 1 若令J=K=1时,CP端加入连续脉冲,用双踪示波器观察QCP波形,并与D触发器D和Q端相连时观察到的Q端的波形相比较,又何异同点?任务三:触发器功能转换(1) 将D触发器和JK触发器转换成T触发器,列出表达式,画出实验接线图。(2) 接入连续脉冲,观察各触发器CP和Q端波形。比较两者关系。(3) 自拟实验数据表并填写之。四、 实验报告要求1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论