触发器和时序逻辑电路的分析_第1页
触发器和时序逻辑电路的分析_第2页
触发器和时序逻辑电路的分析_第3页
触发器和时序逻辑电路的分析_第4页
触发器和时序逻辑电路的分析_第5页
已阅读5页,还剩40页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、单元十一 触发器和时序逻辑电路的分析内容提要组合逻辑电路的输出仅与输入有关,而时序逻辑电路的输出不仅与输入有关而且与电路原来的状态有关。组成数字电路的重要单元电路是触发器。本单元主要介绍触发器和同步时序逻辑电路的分析方法,同时对寄存器、计数器等常用集成时序逻辑电路以及异步时序逻辑电路的分析也给予了简单介绍。学习目标掌握多种触发器及其时序逻辑电路的原理与分析方法。掌握数码寄存器、移位寄存器、计数器与数/模和模/数转换器的工作原理。了解时序逻辑电路器件功能表的读法。应用提示在拥有记忆功能的逻辑元件中,触发器与时序逻辑电路是集成数字器件中数字系统的构成和应用的基础,被广泛应用。11.1 触发器双稳态

2、触发器是组成时序逻辑电路的基本单元。它是一种具有记忆功能的逻辑元件,这是它区别于门电路的最大特点。双稳态触发器有两种相反的稳定输出状态。按逻辑功能可分为触发器、触发器、D触发器和T触发器等。应主要了解各种触发器的逻辑功能及特点,内部电路结构只作为一般了解。因此本节重点介绍各类触发器的逻辑功能。11.1.1 R-S触发器1.基本 R-S触发器触发器有两个稳定的状态,可用来表示数字0和1。按结构的不同可分为,没有时钟控制的基本触发器和有时钟控制的门控触发器。基本RS触发器是组成门控触发器的基础,一般有与非门和或非门组成的两种,以下介绍与非门组成的基本RS触发器。用与非门组成的RS触发器见图11-1

3、-1。图中为置1输入端,为置0输入端,都是低电平有效,、 为输出端,一般以Q的状态作为触发器的状态。图11-1-1 与门非门组成的基本RS触发器工作原理与真值表。(1)当=0,=1时,因=0,2门的输出端,门的两输入为1,因此门的输出端。 (2)当=1,=0时,因=0,门的输出端Q=1,门的两输入为1,因此门的输出端,(3)当=1,=1时,门和门的输出端被它们的原来状态锁定,故输出不变。(4)当=0,=0时,则有。若输入信号=0,=0之后出现=1,=1,则输出状态不确定。因此=0,=0的情况不能出现。由以上分析可得到表11-1-1所示真值表。这里表示输入信号到来之前Q的状态,一般称为现态。同时

4、,也可用表示输入信号到来之后Q的状态,一般称为次态。Qn+10101101011Qnn00不定禁止表11-1-1 基本RS触发器的真值表时间图也称为波形图,用时间图也可以很好的描述触发器,时间图分为理想时间图和实际时间图,理想时间图是不考虑门电路延迟的时间图,而实际时间图考虑门电路的延迟时间。由与非门组成的RS触发器理想时间图见图11-1-2。图11-1-2 RS触发器理想时间图2.门控触发器在数字系统中,为了协调一致地工作,常常要求触发器有一个控制端,在此控制信号的作用下,各触发器的输出状态有序地变化。具有该控制信号的触发器称为门控触发器。门控触发器按触发方式可分为电位触发、主从触发和边沿触

5、发三类;按逻辑功能可分为触发器、D触发器、触发器、T触发器等四种类型。触发器的重点是它的逻辑功能和触发方式。(1)电路结构与符号图门控触发器见图11-1-3。图中C为控制信号,也称为时钟信号,记为。当门控信号为1时,信号可以通过,门,这时的门控触发器就是与非门结构的触发器,当门控信号为0时,信号被封锁。 图11-1-3 门控RS触发器 (2)真值表由图11-1-3可见,=1时、的作用。正好与基本触发器中的、的作用相反,由此可得到门控触发器的真值表如表11-1-3所示。表11-1-3 门控RS触发器的真值表SRQ0101101000Qnn1111表11-1-2 门控RS触发器的特性表 S R 0

6、 0 0 0 0 101允许 0 1 0 0 1 100允许 1 0 0 1 0 111允许 1 1 0 1 1 111不允许 (3)特性表根据以上分析可见触发器的次态不仅与触发器的输入S、R有关,也与触发器的现态有关。触发器的次态与现态以及输入S、R之间的真值表称为特性表。由表11-1-3 门控RS触发器的真值表可得到其特性表,如表11-1-2所示。(4)特性方程触发器的次态与现态以及输入S、R之间的关系式称为特性方程。由特性表可得门控RS触发器的特性方程为: (11-1-1)上式的约束条件为 (11-1-2)因此我们可以得到,基本RS触发器的功能特点:有两个互补的输出端,有两个稳态。有复位

7、(使)、置位(使)、保持原状态等三种功能。R为复位输入端,S为置位输入端。由于反馈线的存在,无论是复位还是置位,有效信号只须作用很短的时间。即“一触即发”。例11.1 用与非门组成的基本RS触发器,设初始状态为0,已知输入、端的电压波形如图11-1-5,试画、端的输出波形图。解:由表11-2-3可画出、的波形如图11-1-5所示。为考虑门电路的延迟时间的情形。3.同步RS触发器在实际应用中,触发器的工作状态不仅要由R、S端的信号来决定,而且还希望触发器按一定的节拍翻转。为此,给触发器加一个时钟控制端,只有在端上出现时钟脉冲时,触发器的状态才能变化。具有时钟脉冲控制的触发器,其状态的改变与时钟脉

8、冲同步,所以称为同步触发器。同步触发器的电路结构,如图11-1-6(a)所示,图(b)是它的逻辑符号。它由基本RS触发器加、门构成。、为控制门。只有在脉冲作用下,使控制门打开时,触发信号才能输入,基本触发器的状态才能翻转。(a)逻辑图 (b)逻辑符号图11-1-6 同步RS触发器逻辑功能,当时,控制门、关闭,输出都为1。这时,不管R端和S端的信号如何变化,触发器的状态保持不变。当时,控制门、打开,R、S端的输入信号能通过控制门,使基本RS触发器的状态得以翻转。同步RS触发器的功能表如表11-1-4所示。表11-1-4 同步RS触发器的功能表R S功能说明0 00 00101保持原状态0 10

9、10111置1(置位)1 01 00100清0(复位)1 11 101××输出状态不稳定由表可以看出,图11-1-5所示同步RS触发器为高电平触发有效,输出状态的转换分别由和R、S控制。特性方程,是触发器次态与输入状态R、S及现态之间的逻辑关系式称为触发器的特性方程。根据真值表可画出RS触发器的卡诺图,如图11-1-7所示。由此可得RS触发器的特性方程为 (11-1-3) 波形图,是触发器的功能也可以用输入输出波形图直观地表示出来,图11-1-9所示为同步RS触发器的波形图。图11-1-9 所示为同步RS触发器的波形图在一个时钟周期的整个高电平期间或整个低电平期间都能接收输

10、入信号并改变状态的触发方式称为电平触发。由此引起的在一个时钟脉冲周期中,触发器发生多次翻转的现象叫做空翻,见图11-1-10。空翻是一种有害的现象,它使得时序电路不能按时钟节拍工作,造成系统的误动作。图11-1-10 同步RS触发器的空翻波形造成空翻现象的原因是同步触发器结构的不完善,下面将讨论的几种无空翻的触发器,都是从结构上采取措施,从而克服了空翻现象。11.1.2 JK触发器JK触发器是一种功能比较完善,应用极为广泛的触发器。(1)电路结构和逻辑符号主从RS触发器加二反馈线组成的JK触发器如图11-1-11所示。(2)特性方程将=Jn,代入主从RS触发器的特性方程后得到主从触发器的特性方

11、程为 (11-1-4)JK触发器的逻辑功能与RS触发器的逻辑功能基本相同,不同之处是JK触发器没有约束条件,在J=K=1时,每输入一个时钟脉冲后,触发器向相反的状态翻转一次。图11-1-12是 JK触发器状态卡诺图,表11-1-5为JK触发器的功能表。(a) 逻辑图 (b) 逻辑符号图11-1-11 主从JK触发器 表11-1-5 JK触发器的功能表J KQnQn+1功能说明0 00 00101保持原状态0 10 10100清0(复位)1 01 00111置1(置位)1 11 10110每输入一个脉冲输出状态改变一次例11-2 设主从JK触发器的初始状态为0,已知输入J,K的波形图如图11-1

12、-14,画出输出Q的波形图。解:所画波形如图11-1-14所示。画主从触发器的波形图时,应注意以下两点:图11-1-14 例11-2波形图触发器的触发翻转发生在时钟脉冲的触发沿(这里是下降沿)。在期间,如果输入信号的状态没有改变,判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端的状态。主从JK触发器存在的问题一次变化现象。例11-3 主从JK触发器如图11-1-11(a)所示,设初始状态为0,已知输入J、K的波形图如图11-1-15,画出输出Q的波形图。解:所画波形如图11-1-13所示。由此看出,主从JK触发器在期间,仅管触发信号有多次改变(见J端信号),但主触发器只变化(翻转)一次,这种

13、现象称为“一次变化现象”。一次变化现象也是一种有害的现象,如果在CP=1期间,输入端出现干扰信号,就可能造成触发器的误动作。为了避免发生一次变化现象,在使用主从JK触发器时,要保证在期间,J、K保持状态不变。要解决一次变化问题,仍应从电路结构上入手,让触发器只接收CP触发沿到来前一瞬间的输入信号。这种触发器称为边沿触发器。图11-1-15 主从JK触发器的一次变化波形11.1.3触发器1.触发器边沿触发器不仅将触发器的触发翻转控制在CP触发沿到来的一瞬间,而且将接收输入信号的时间也控制在CP触发沿到来的前一瞬间。因此,边沿触发器既没有空翻现象,也没有一次变化问题,从而大大提高了触发器工作的可靠

14、性和抗干扰能力。边沿触发器常用有“维持阻塞结构边沿型”和“CMOS主从结构边沿型”,下面以“CMOS主从边沿D触发器”为例介绍边沿触发器。D触发器的逻辑功能:D触发器只有一个触发输入端D,因此,逻辑关系非常简单,如表11-1-6所示。表11-1-6 D触发器功能表D功能说明001101010011输出状态同D电路结构:图11-1-16所示是用CMOS逻辑门和CMOS传输门组成的主从D触发器。图中,、和、组成主触发器,、和、组成从触发器。和为互补的时钟脉冲。由于引入了传输门,该电路虽为主从结构,却没有一次变化问题,具有边沿触发器的特性。图11-1-16 CMOS主从结构的边沿触发器工作原理:触发

15、器的触发翻转分为两个节拍:(1)当变为1时,则变为0。这时开通,关闭。主触发器接收输入端D的信号。设,经传到的输入端,使0,=1。同时,关闭,切断了主、从两个触发器间的联系,开通,从触发器保持原状态不变。(2)当由1变为0时,则变为1。这时关闭,切断了D信号与主触发器的联系,使D信号不再影响触发器的状态,而开通,将的输入端与的输出端连通,使主触发器保持原状态不变。与此同时,开通,关闭,将主触发器的状态0送入从触发器,使=0,经反相后,输出。至此完成了整个触发翻转的全过程。可见,该触发器是利用4个传输门交替地开通和关闭,将触发器的触发翻转控制在CP下跳沿到来的一瞬间,并接收CP下跳沿到来前一瞬间

16、的D信号。如果将传输门的控制信号和互换,可使触发器变为上跳沿触发。通常,集成边沿触发器一般具有直接置0端和直接置1端如图11-1-17所示。端和端的作用主要是用来给触发器设置初始状态,或对触发器的状态进行特殊的控制。在使用时要注意,任何时刻,只能一个信号有效,不能同时有效。注意,该电路的和端都为高电平有效,作用沿为下跳沿。图11-1-17 带有RD和SD端的边沿D触发器逻辑符号例11-3 已知边沿D触发器的输入D的波形图如图11-1-18所示,试画出输出Q的波形图(设其初始状态为0,作用沿为上升沿)。解:由于是边沿触发器,画波形图时,应注意以下两点:(1)触发器的触发翻转发生在时钟脉冲的触发沿

17、(这里是上升沿)。(2)判断触发器次态的依据是时钟脉冲触发沿(这里是上升沿)前一瞬间输入端的状态。根据D触发器的功能表可画出输出端Q的波形图如图11-1-18所示。图11-1-18 波形图本节思考题 1. 为什么说双稳态触发器具有记忆功能? 2. 画出R-S、D触发器的逻辑符号并列出其逻辑状态表。11.2 寄存器11.2.1数码寄存器寄存器由多个锁存器或触发器组成,用于存储一组二进制信号,是数字系统中常用的器件。以下介绍几种常用的集成器。1.4位D型锁存器7475是锁存器结构的寄存器,由4位D锁存器构成,在使能信号C的控制下锁存输入信号D,该锁存器的流行符号与IEEE符号见图11-2-1(1/

18、2芯片),功能见表11-2-1。 图11-2-1 7475的流行符号与IEEE符号表11-2-1 7475功能表输入输出说明DCQ010存0存1保持111X0图11-2-2是内部结构图,从7475的内部结构来看,它是用门控D锁存器组成,两个锁存器一组,共用一个门控信号,因此在门控信号C高电平期间,输出端Q的状态随D端变化,当门控信号C变成低电平之后,Q端状态保持不变。注意这里C是电位信号。图11-2-2 7475内部结构图2.寄存器7417574175是触发器结构的数据寄存器,具有4个数据输入端、公共清除端和时钟端,输出具有互补结构。它的流行符号和符号如图11-2-3所示,功能见表11-2-2

19、。表11-2-2 74175功能表输入输出说明DQ0XX0清0111置1100置010X保持图11-2-4是74175的内部结构图,它是由4位维持阻塞D触发器组成,当脉冲正沿到来时,D信号被送到Q端输出。注意74175输出端只在时钟脉冲上升沿时随输入信号D变化;而74175只要门控端是高电平输出端就随D端的变化而变化。在脉冲的作用下四位信号同时输入称为并行输入,在脉冲的作用下四位信号同时输出称为并行输出。图11-2-4 74175 内部结构逻辑图3.寄存器7427374273是触发器结构的寄存器,具有公共清除端和时钟端的8D触发器,在时钟正沿,Q端接收D端输入的数据。该芯片常用在单片机系统中锁

20、存数据信号等。符号见图11-2-5,功能见表11-2-3。表11-2-3 74273功能表输入输出说明DQ0XX0清0111置1100置010X保持图11-2-5 寄存器74273流行符号与IEEE符号以上寄存器电路,由于电路的结构不同动作特点也不同。使用时一定注意控制信号是电位还是脉冲。11.2.2 移位寄存器1. 移位寄存器框图在时种信号的控制下,所寄存的数据依次向左(由低位向高位)或向右(由高位向低位)移位的寄存器称为移位寄存器。根据移位方向的不同,有左移寄存器、右移寄存器和双向寄存器之分。移位寄存器的原理图如图11-2-6所示。图11-2-6 移位寄存器框图一般移位寄存器具有如下全部或

21、部分输入输出端:并行输入端:寄存器中的每一个触发器输入端都是寄存器的并行数据输入端。并行输出端:寄存器中的每一个触发器输出端都是寄存器的并行数据输出端。移位脉冲CP端: 寄存器的移位脉冲。串行输入端:寄存器中最左侧或最右侧触发器的输入端是寄存器的串行数据输入端。串行输出端:寄存器中最左侧或最右侧触发器的输出端是寄存器的串行数据输出端。置0端:将寄存器中的所有触发器置0。置1端:将寄存器中的所有触发器置1。移位/并入控制:控制寄存器是否进行数据串行移位或数据并行输入。左/右移位控制端:控制寄存器的数据移位方向。以上介绍的这些输入、输出和控制端并不是每一个移位寄存器都具有,但是移位寄存器一定有移位

22、脉冲端。由边沿触发器组成的移位寄存器电路如图11-2-7所示,其中串行输入的数据在时钟脉冲的作用下移动。图11-2-7 边沿RS触发器组成的移位寄存器2. 移位寄存器7416474164是8位串入并出的移位寄存器,图11-2-8为它的逻辑符号。74164由8个具有异步清除端的RS触发器组成,具有时钟端CLK、清除端、串行输入端A和B和8个输出端。图11-2-9是74164的第一级电路,通过它可以分析74164的功能。从图中可以看出74164是低电平清0。输入端A和B之间是与逻辑关系, 当A和B都是高电平时,相当于串行数据端接高电平,而其中若有一个是低电平就相当于串行数据端接低电平,一般将A和B

23、端并接在一起使用。的功能见表11-2-4。表11-2-4 74164功能表输入输出说明 A B x 0 x x0 1 x x 1 1 1 1 0 x 1 x 00 0 0 1 0 0 清0保持移入1移入0移入0图11-2-10是使用74164的数码管驱动电路,图中U1的串行输入端用于接收欲显示的数据,而时钟端用于将数据移到74164中。使用这种方式显示数据,首先要将数据编码,例如,显示数字3,则移入74164的数据应为00001101,各位数据对应于数码管的各段笔画a、b、c、d、e、f、g和小数点。该电路可以和单片机、微机和可编程控制器等装置连接,用于显示数据。若是几百个这样的电路串连,可以

24、节约大量的I/O接口。若使用单片机的串行通讯口与该电路连接,使用起来更加方便。图11-2-10 用74164显示数码的电路本节思考题 1. 数码寄存器和移位寄存器有什么区别? 2. 分析已学过的各种类型触发器中,哪些能用作移位寄存器?为什么?11.3计数器计数器是最常见的时序电路,它常用于计数、分频、定时及产生数字系统的节拍脉冲等,其种类很多,划分如下:按照触发器是否同时翻转可分为同步计数器或异步计数器按照计数顺序的增减,分为加、减计数器,计数顺序增加称为加计数器,计数顺序减少称为减计数器,计数顺序可增可减称为可逆计数器按计数容量(M)和构成计数器的触发器的个数(N)之间的关系可分为二进制和非

25、二十进制计数器。计数器所能记忆的时钟脉冲个数(容量)称为计数器的模。当时为二进制否则非二进制计数器。当然二进制计数器又可称为计数器。11.3.1 二进制计数器1. 同步二进制加法计数器 同步二进制加法计数器的只要有时钟脉冲就翻转,而要在为1时翻转,要在和都是1时翻转,由此类推,若要Qn 翻转必须、和都为1。若用JK触发器组成同步二进制加法计数器,则每一个触发器的翻转的条件是 (11-3-1)根据这个规律可以画出如图11-3-1所示的同步二进制加法计数器的逻辑图。图11-3-1 同步二进制加法计数器的逻辑图计数器是四位二进制加法计数器。 图11-3-2是的流行符号和IEEE符号图,功能见表11-

26、3-1。它具有同步预置、清除、使能控制ENT、ENP和纹波进位端RCO,计数器在时钟上升沿时进行预置、清除和计数器操作。2.异步二进制加法计数器首先分析二进制加法计数状态表。可以看出,当从1变0时,发生变化,而只有当从1 变为0时,才发生变化,由此可以得出结论,异步二进制加法计数器各位触发器的翻转发生在前一位输出从1变0的时刻。用JK触发器实现4位异步二进制加法计数器见图11-3-3。图11-3-3 4位异步二进制加法计数器74293是集成4位异步二进制加法计数器,具有二分频和八分频能力,逻辑符号如图11-3-4所示。图11-3-4 74293集成计数器逻辑符号内部逻辑图见图11-3-5。从逻

27、辑图可知它由一个2进制和一个8进制计数器组成,两个计数器各具有时钟端、,两个计数器具有相同的清除端(1) (2)。74293的功能表见表11-3-2。该计数器可以接成2进制,8进制和16进制,使用起来非常灵活。图11-3-5 74293内部逻辑图表11-3-2 74293功能表输入输出 Q1 1 x x0 x x 0 清0计数计数11.3.2十进制计数器1. 同步十进制加法计数器下面以JK触发器为例讨论同步十进制加法计数器。表11-3-3 十进制计数器状态表计数脉冲 12345678910110 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00

28、1 1 11 0 0 01 0 0 10 0 0 0从状态表11-3-3可以看出,在第10个脉冲到来之前的情况,与同步二进制计数器相同,只要在第10个脉冲后,解决如下问题。(1)使和保持不变。从状态表可以看出,为1时,和保持为零,所以可以取信号保持为0,只要为0,就保持不变。(2)使和翻转置0,自由翻转,当第10个脉冲到来前=1所以当第10个脉冲到来后,=0。从状态表可以看出,只有当自己为1时,同时也为1时,才置0。从以上分析我们有如下驱动方程: (11-3-2) (11-3-3) (11-3-4) (11-3-5)图11-3-6 同步十进制加法计数器电路由此可以画出如图11-3-6所示逻辑电

29、路图。74160是可预置数十进制同步加法计数器,它的流行符号与IEEE符号见图11-3-7。它具有数据输入端A、B、C和D,置数端、清除端和计数控制端和,为方便级连,设置了输出端。图11-3-7 74160同步十进制计数器的符号当置数端=0、=1、脉冲上升沿时预置数。当=1而时,输出数据和进位保持。当时计数器保持,但。=,电路工作在计数状态。详细功能见功能表11-3-4。表11-3-4 74160功能表输入输出 0 x x x1 0 x x1 1 1 11 1 0 x 1 1 x 0xxx异步清除同步预置计数保持保持同步二进制计数器的功能同,它也是直接清零的计数器。是可预置数同步可逆(加减)十

30、进制计数器。2.异步十进制加法计数器根据十进制加法计数的规律,要组成十进制加法计数器,关键是从状态跳过6个状态进入态,要使态进入态需要解决如下问题:第一问题:的时钟。当和都为1时,从0变为1,当和为0时,要从1变为0,由此可以知道,的时钟脉冲不能来自与,只能来自。第二问题:保持和为0。当变为时,要1和保持0不变,保持信号来自,因为为1时,需要保持和为0不变若用用触发器实现四位异步十进制计数器,从以上讨论可以得到如下驱动信号。是自由翻转的触发器,所以需要用保持和为0,所以根据触发器的特性方程有: (11-3-6) (11-3-7)只要保持为0,就会保持不变,因为的时钟端是的输出,所以是自由翻转的

31、触发器 (11-3-8)在和为1时,从0变为1,当和为0时,从1变为0,根据触发器的特性方程,有 (11-3-9) (11-3-10)由驱动方程有图11-3-8所示的逻辑图。图11-3-8 异步十进制加法计数器就是按上述原理制成的异步十进制计数器,符号示于图11-3-9。该计数器是由一个二进制计数器和一个五进制计数器组成,其中时钟和输出组成二进制计数器,时钟和输出端、组成五进制计数器。另外这两个计数器还有公共置0端(1)(2)和公共置1端(1)。该计数器之所以分成二、五进制两个计数器,就是为了使用灵活,例如它本身就是二、五进制计数器,若将QA连接到CKB就得到十进制计数器。该计数器功能见表11

32、-3-6。图11-3-9 74290的逻辑符号表11-3-6 74290功能表输入输出 1 1 0 x1 1 x 0x x 1 1x 0 x 00 x 0 x0 x x 0x 0 0 x0 0 0 00 0 0 01 0 0 1计数计数计数计数本节思考题1. 某机械设备用一个20位的二进制计数器,它最多能记多少个脉冲?2. 加法计数器和加法器的区别是什么?11.4 数/模和模/数变换器11.4.1数/模变换器数字电路处理的信号一般是多位二进制信息。因此,数/模转换器的输入数字信号是二进制数字量,输出模拟信号则是与输入数字量成正比的电压或电流。数/模转换器的组成如图11-4-1所示。图11-4-

33、1 DA转换器框图图中寄存器用来暂时存放数字量D。寄存器的输入可以是并行输入,也可以是串行输入,但输出只能是并行输出。通常输入寄存器的数字量D都是存放数字码。n位寄存器的输出分别控制N个模拟开关的接通或断开。每个模拟开关相当于一个单刀双掷开关,它们分别与电阻译码电路的n个支路相连。当输入数字量为l时,开关将参考电压UR按位切换到电阻译码电路;当输入数字量为0时,开关接通到地,从而使电阻译码网络输出电压(或电流)的大小与输入数字量成正比。电阻译码电路是一个加权求和电路。它把输入数字量的各位I按权变成相应的电流,再通过运算放大器转换成模拟电压U0。1.权电阻DA转换器(1)电路组成:图11-4-2

34、所示为一个4位权电阻DAC的电路图。它包括四部分:参考电压UR;电子开关;权电阻求和网络;运算放大器。(2)工作原理:有一个以二进制数码表示的4位数字量,。用4位二进制代码0分别控制电子开关。如,接; =0,接地。当接时,该支路中的电阻便得到电流,否则该支路得不到电流,各支路的总电流流到上便建立起输出电压。图11- 4 -2 4位权电阻DAC例如,则R上有电流,上有电流,I为R与两电阻上电流之和。因为运算放大器输入阻抗很大,不需输入电流,所以该电流流入中,又因为运放反相输入端是"虚地",所以,图11-4-2中的权电阻求和网络存在如下关系式,这里,可能取“1”或“0”。正是说

35、明了输入数字量转换成了模拟量输出。对于则:即模拟量输出的大小直接与输入二进制数的大小成正比,其比例系数为,其中为参考电压。由于这里电阻的数值是按照二进制不同的位权值进行匹配的,所以叫做权电阻求和网络。(3)特点:权电阻DAC的数字量各位同时转换,速度快,这种转换叫做并行数/模转换;这种转换器的位数越多,需要的权电阻越多,而且各个电阻的阻值差也越大,如有10位,最小的电阻,则最大的电阻,阻值范围大,如果想制成集成片非常困难;这种转换的精度与各电阻关系极大,在大范围内又要高精度,实在无法做到,因此权电阻用得很少,但它的转换思路是颇为有用的。2.T型电阻网络DA转换器电路工作原理:T型电阻网络的基本

36、结构如图11-4-3所示。图11-4-3 T型电阻网络基本结构这是一个四级的T型网络。电阻值为R和的电阻构成T型。由图11-4-3可知,由节点AA'向右看的等效电阻为R,而由各点向右看的等效电阻值也都是R。因此有: (11-4-1) (11-4-2) (11-4-3) (11-4-4) (11-4-5)这种网络可以类推到N级。图11-4-4是一个数字量输入为4位的T型网络DA转换器原理图。同样,图中电阻值为R和2R的电阻构成了型网路。表示4位二进制输入信号,为高位,为低位。是四个电子模拟开关,当某一位数,即表示接l,这时相应电阻的电流流向,当,即表示接0,则流过相应电阻的电流流向到地。

37、图11-4-4 N级结构图因此,运算放大器的输入电流I01由下式决定 (11-4-6)图11-4-4中的运算放大器接成反相放大器的形式,其输出电压由下式决定: (11-4-7)即输出的模拟电压与输入的数字信号的状态以及位权成正比。若取,则转换后的输出电压表示为: (11-4-8)如果电阻网络由N级组成,则转换后的输出电压表示为: (11-4-9)数模转换器的主要参数。(1)分辨率是指对输出最小电压的分辨能力。它用输入数码只有最低有效位为1时的输出电压与输入数码为全1时输出满量程电压之比来表示,即分辨率 (11-4-10)如果输出模拟电压满量程为l0V,那么10位能够分辨的最小电压为,而8位能分

38、辨的最小电压为。可见的位数越多,分辨出最小电压的能力越强,故有时也用输入数码的位数来表示分辨率,如10位的分辨率为10位。(2)绝对误差又称绝对精度,是指当输入数码为全1时所对应的实际输出电压与电路理论电压值之差。设计时,一般要求小于所对应的输出电压值。因此,绝对误差与位数有关,位数N越多,愈小,精度则愈高。(3)转换速度是指从送入数字信号起,到输出电流或电压达到稳态值所需要的时间。因此,也称作输出建立时间。一般位数愈多,转换时间愈长。也就是说精度与速度是相互矛盾的。3.集成DA转换器集成DA转换器芯片通常只将T型(倒T型)电阻网络、模拟开关等集成到一块芯片上,多数芯片中并不包含运算放大器。构

39、成D/A转换器时要外接运算放大器,有时还要外接电阻。常用的DA转换器芯片有8位、l0位、12位、16位等品种。这里主要介绍8位DA转换器,其型号为的内部原理框图和外部引线排列如图11-4-5所示。由图可知,芯片内部主要由三部分组成:两个8位锁(寄)存器,即输入锁存器和锁存器,可以进行两次缓冲操作,使操作形式灵活、多样;控制电路由等门电路组成,实现对锁存器的多种控制;8位转换器,主要由倒T型电阻网络组成,参考电压U和求和运算放大器需要外接。原理框图:图11-4-5 DAC0832原理框图和引线图的管脚使用说明:0 数字信号输入端,为最高位,为最低位。允许输入锁存,高电平有效。:片选输入,低电平有

40、效。:写信号(1)输入,低电平有效。由图11-4-5(a)可知, 。只有当,=0时,A点为高电平1,输入锁存器处于导通状态,允许数据输入;而当=1时,输入数据0被锁存。:写信号(2)输入,低电平有效。:传送控制信号输入端,低电平有效。数据D7D0被锁存后,能否进行D/A转换还要看B点的电平。=1时,使锁存于输入器中的数据被锁存于锁存器进行转换,否则将停止转换。使用该芯片时,可采用双缓冲方式,即两级锁存都受控;也可以用单级缓冲方式,即只控制一级锁存,另一级始终直通;还可以让两级都直通,随时对输入数字信号进行D/A转换。因此,这种结构的转换器使用起来非常灵活方便。F 参考电压输入端,可在范围内选择

41、。 电流输出1。 电流输出2。反馈电阻引线端。:电源电压,可在范围内选择。最佳工作状态电压为。 模拟信号接地端。 数字信号接地端。3的应用用构成单极性D/A转换器的典型接线如图11-4-6所示。如果在图11-4-6电路的基础上再加一级放大器,就构成了双极性电压输出,如图11-4-7所示。 当参考电压为UR时, (11-4-11) 图11- 4 -7 双极性输出D/A转换器由输出模拟电压的表达式可知,若参考电压为负,则输入数字信号最高值为1时,为负值;当时,为正值。所以,最高位起到了符号位的作用。当为正时,同样可起到符号位的作用,但时为正值,时为负值。11.4.2模数转换器1. 转换的一般过程转

42、换的目的是将模拟信号转换成数字信号,所以转换电路的输入是连续变化的模拟信号,输出则是离散的二进制数字信号。从输入到输出,一般要经过采样、保持、量化和编码四个步骤,才能完成转换。把随时间连续变化的模拟信号变换成对应的离散数字信号,首先要按一定的时间间隔取出模拟信号的值,这一过程叫采样。采样定理是为了保证采样后的信号能恢复原来的模拟信号,要求采样的频率与被采样的模拟信号的最高频率应满足下面关系: (11-4-12)由于模/数转换需要一定的时间,在这段时间内模拟信号应保持不变,因此要求采样后的模拟信号值必须保持一段时间,这一过程称为保持。图11-4-8是模拟信号、采样信号及采样后保持的信号波形图。图

43、中,为输入模拟信号;为采样信号,频率为;为采样保持后的输出信号,每个采样值保持的时间为。只要高于最高频率的两倍,则从输出信号中可以恢复输入模拟信号。图11-4-8 模拟信号、采样信号、保持信号波形图经采样、保持所得电压信号仍是模拟量,不是数字量。量化和编码就是由模拟量转换成数字量的过程,亦即转换的主要阶段。量化是将采样、保持电路输出信号Uo进行离散化的过程。离散后的电平称为量化电平。用二进制数表示量化电平即为编码。任何一个数字量的大小,都是以某个最小数字量单位的整数倍来表示的,在用数字量表示模拟电压时,也是如此。最小数字量单位,就是量化单位。将采样电压按一定的等级进行分割,也就是说用近似的方法

44、取值,这就不可避免地带来了误差,这种误差称之为量化误差。误差的大小取决于量化的方法。各种量化方法中,对模拟量分割的等级越多,误差则越小。量化方法一般有两种。一种是采用只舍不入的方法。另一种是采用四舍五入的方法。例如,量化单位为,对于,只舍不入方法取,而四舍五入方法则取。由于前者只舍不入,而后者有舍有入,所以后者较前者误差来得小。前者误差最大为,后者为。采样、保持电路的基本组成如图11-4-9所示。该电路由一个存储电容C、一个场效应管T构成的电子模拟开关及电压跟随运算放大器组成。采样控制信号为高电平时,开关管T导通,输入模拟信号通过T存储在电容C上。经过运放电压跟随器,输出电压。采样控制信号为低

45、电平时,开关管T截止,电容C上的电压因无放电通路,会在一段时间内保持不变。所以输出电压也保持原数值,直到下一个采样控制信号的高电平到来为止。图11- 4 -9 采样、保持电路原理图2.逐次渐近型(逼近型)转换器逐次渐近型转换器是目前使用最多的一种,在其转换过程中,量化和编码是同时实现的,故属于直接转换器。这种转换器由电压比较器、逻辑控制器、及数码寄存器组成。其原理框图如图11-4-10所示。其转换原理是:将输入模拟量同反馈电压(参考电压)做次比较,使量化的数字量逐次逼近输入模拟量。具体地讲,首先把数码寄存器最高位置1(即从最高位开始比较),其余各位置图11- 4 -10 逐次渐近型A/D转换器

46、原理框图该数码经转换后的输出电压(参考电压)恰为输入满量程()的一半,将输入模拟电压与相比较,若,比较器输出,则保留数码寄存器最高位的1;若,比较器输出,则去掉寄存器最高位的1,变为0。然后控制器再将数码寄存器的次高位置1,低位还是0。数码寄存器这时的输出再经转换为相应参考电压,再与进行比较,若,则,保留数码寄存器次高位的1,否则,去掉这个1依此类推,在一系列的作用下,直至数码寄存器的最低位置1,经过n次(n为数码寄存器的位数)比较后,数码寄存器中产生的数码就是ADC要输出的数字量。在第个CP(n位比较用了n个)作用下,寄存器中的状态送至输出端,即模拟量转化为相应数字量。在第个作用下,逻辑控制

47、电路复初,同时将输出清0,为下一次转换做好准备。图11-4-11所示电路由5个D触发器和门构成控制逻辑电路。其中5个D触发器组成环形移位寄存器;3个钟控触发器做为逐次逼近寄存器;3位用来产生反馈参考(比较)电压;门输出3位数字量;C为电压比较器。图11- 4 -11 逐次逼近型ADC设满量程可输入电压,试将采样保持模拟信号转换成数字信号。转换开始,环形移位寄存器初态为状态。当第l个到来时,逐次逼近型寄存器被量化成。与此同时,环形移位寄存器右移一位,即状态。逐次逼近型寄存器的输出100经转换为即。UI与Uf在比较器中比较,由于,所以,因此。当第2个到来时,由于,又,使得,相当于保留l,置为l,仍

48、为0。与此同时,逐次逼近型寄存器的状态110经当第3个到来时,由于,又,使得,相当于保持不变,置为1。与此同时,环形寄存器又右移一位。逐次逼近型寄存器的输出111经转换输出为。即又变成。经与比较,因此。当第4个到来时,由于,又,相当于的1被清为0。与此同时,环形移位寄存器最后一位置1,这使得门开通,逐次逼近型寄存器的内容经此输出为数字信号,相当于,比较逼近输入的模拟信号。逐次逼近型寄存器的位数越多,越接近,输出的数字信号就越精确。逐次逼近型是使用最为广泛的一种。它的转换速度快,精度高(其精确度可达)。3.并联比较型转换器并联比较型由电阻分压器、电压比较器、数码寄存器及编码器等组成,如图11-4

49、-12所示。该电路的工作原理如下:电阻分压器将输人参考电压量化为、15共7个比较电平,T化单位为。之后将这7个电平分别接到7个电压比较器ClC7的反相输入端上。7个比较器的另一个输入端连在一起,做为采样保持模拟电压的输大端。输入电压与参考电压的比较结果由比较器输出,送到寄存器保存,以消除各比较器由于速度不同而产生的逻辑错误输出。编码器把寄存器送出的信号进行二进制编码,以输出3位二进制数字信号,其对应关系见表11-4-1。并联比较型的特点是:转换速度极快,但当输出位数增加时,所需电压比较器数目将以极大比例增加。因此该适用于高转换速度、低分辨率的场合。图11-4-121并联比较型ADC表11- 4

50、 -1 3位并联比铰ADC的输入与输出关系输入模拟电压比较器输出数字信号C7C6C5C4C3C2C1D2D1D000000000000000001001000001101000001110110001111100001111110101111111101111111111转换器的主要参数(1)分辨率。A/D转换器的分辨率又称分解度。其输出二进制数位越多,转换精度越高,即分辨率越高。故可用分辨率表示转换精度。常以所对应的电压值表示。如输入的模拟电压满量程为,8位的所对应的输入电压为,而l0位则为。可见位数越多,分辨率越高。(2)转换速度。转换速度是指从接到转换控制信号起,到输出稳定的数字量为止所用的时间多少。显然,用的时间越少,转换速度越快。通常,高转换速度可达数百毫微秒,中速为数十微秒,低速为数十毫秒。(3)相对误差。表示转换器实际输出的数字量和理想输出数字量之间的差别。常用最低有效位的倍数表达。例如AD转

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论