七进制计数器_第1页
七进制计数器_第2页
七进制计数器_第3页
七进制计数器_第4页
七进制计数器_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精选文档课程设计说明书设计题目 同步七进制计数器 班 级 姓 名 学 号 指导教师 2013年1月5日间2013.12.30-2014.1.8地点电气信息实验中心时课程设计内容一、课程设计的目的与作用(1) 加深对教材的理解和思考,并通过实验设计验证理论的正确性。(2) 掌握计数器电路的分析并学习自行设计一定难度并有用途的计数器。(3) 检测自己的数字电子技术掌握的能力。二、设计任务设计一个七进制同步计数器(无效态为111)电路下图为三位二进制同步计数器示意图C(进位)三位二进制同步加法计数器CP三、设计过程根据题意可画出该计数器状态图: 000 001 010 011 110 101 100

2、 图 2 选择触发器,求时钟方程,画出卡诺图。 a.触发器:JK边沿触发器三个 b.时钟方程:由于是同步计数器,故CP0=CP1=CP2= CP c.卡诺图如下: 七进制同步加法计数器次态卡诺图: QQ Q 00 01 11 10001010100011101110XXX000 0 1 次态的卡诺图 QQ 1 Q 00 01 11 100 01011X0 0 1次态的卡诺图 QQ Q 00 01 11 10 010101X0 0 1 次态 的卡诺图 QQ 11 Q 00 01 11 10 0 11 00110X0根据卡诺图写出状态方程:状态方程: Q= QQ+QQQQ = QQ+ QQQ Q

3、= QQ+ QQ 求驱动方程:JK触发器特性方程为:由此可以得出驱动方程: J2=QQ K2=Q J1=Q K1= QQ J0=QQ K0=1检查电路能否自启动: 将无效态(111)代入状态方程、输出方程进行计算, 111 000 ,结果为有效态,故能自启动,其状态图为: 000 001 010 011 111 110 101 100四、设计结果7进制计数器逻辑图7进制计数器实际电路图五、实验仪器 集成芯片:74LS112芯片2个(每个芯片包含2个JK触发器),74LS00芯片1个(每个包含4个与非门电路),74LS08芯片一个(每个包含4个与门电路)数字原理教学系统试验台一台(含导线若干)六、学习心得通过这次七进制计数器的课程设计,我不仅加深了对计数器了电路的理解,从开始时的懵懂,到课程设计完成之后真正明白了该课程的实践与应用的联系,更加加深了我对该课程的兴趣。也了解了计数器电路的一些以前不知道的功能实现以及运用,加强理论与实际结合的兴趣。通过这次比较完整的系统设计,我摆脱了单纯的理论知识学习状态,锻炼了我综合运用所学的专业基础知识,加强了手工能力的锻炼,增强了解决时间问题的能力,同时也提高我查阅文献资料等其他专业能力水平,而且通过亲自动手,试验,遇到问题,解决问题,不仅使我巩固了书本知识,也学到了

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论