02A第二章-门电路解析_第1页
02A第二章-门电路解析_第2页
02A第二章-门电路解析_第3页
02A第二章-门电路解析_第4页
02A第二章-门电路解析_第5页
已阅读5页,还剩75页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第二章第二章 门电路门电路2.1 2.1 概述概述2.2 2.2 半导体二极管、三极管的开关特性半导体二极管、三极管的开关特性2.3 2.3 分立元器件门电路分立元器件门电路2.4 TTL2.4 TTL集成门电路集成门电路实现基本逻辑运算和复合逻辑运算的单元电路。实现基本逻辑运算和复合逻辑运算的单元电路。 逻辑门电路逻辑门电路 逻辑门电路的分类逻辑门电路的分类二极管门电路二极管门电路三极管门电路三极管门电路双极型双极型PMOS门门CMOS门门逻辑门逻辑门 电路电路分立分立NMOS门门TTL - 三极管三极管-三极管三极管HTL 高阈值高阈值ECL 射极耦合射极耦合I2L 集成注入集成注入集成集

2、成单极单极型型高抗干扰能力高抗干扰能力工作速度极高工作速度极高集成度高集成度高功耗小功耗小NMOS门门2.1 2.1 概述概述 高、低电平产生的原理高、低电平产生的原理 +5V R vo S vI 当当S闭合,闭合,vO= 0V当当S断开,断开,vO= +5VVccIvovS1S2输输入入信信号号输输出出信信号号图3.1.3 互补开关电路图3.1.3 互补开关电路一、二极管导通条件及导通时的特点一、二极管导通条件及导通时的特点二极管二极管D D的符号的符号设二极管的外加正向电压为设二极管的外加正向电压为V VF F,正向导通时的管压降为,正向导通时的管压降为V VD D导通条件:导通条件:VF

3、0.7V(Si)/0.2V(Ge)导通时特点:导通时特点:VD0.7V(Si)/0.2V(Ge)相当于开关闭合后有个相当于开关闭合后有个0.7/0.2V的恒压降的恒压降2.2 2.2 半导体二极管、三极管的开关特性半导体二极管、三极管的开关特性2.2.1 2.2.1 二极管的开关特性二极管的开关特性二、二极管截止条件及截止时的特点二、二极管截止条件及截止时的特点截止条件:截止条件:截止时特点:截止时特点:电流电流ID接近于接近于0,相当于开关断开,相当于开关断开加正向电压时加正向电压时VF0.5V(Si)/0.1V(Ge)或加反向电压或加反向电压理想的开关应具有两个工作状态:理想的开关应具有两

4、个工作状态:-要求阻抗越小越好,相当于短路(导通)要求阻抗越小越好,相当于短路(导通)-要求阻抗越大越好,相当于开路(截止)要求阻抗越大越好,相当于开路(截止) 在数字电路中,二极管和三极管工作在开关状态,即,不在数字电路中,二极管和三极管工作在开关状态,即,不是是饱和导通,就是反向截止,好象一个开关一样。饱和导通,就是反向截止,好象一个开关一样。 当脉冲信号的频率很高时,开关状态的变化速度很快,每当脉冲信号的频率很高时,开关状态的变化速度很快,每秒可达秒可达百万次百万次,这就要求器件的开关转换速度要在微秒甚至纳,这就要求器件的开关转换速度要在微秒甚至纳秒内完成。秒内完成。 因此有必要研究一下

5、二极管导通截止之间的转换过程。因此有必要研究一下二极管导通截止之间的转换过程。 接通状态接通状态断开状态断开状态1.1.关断特性关断特性:二极管从正向导通到反向截止有一个反向恢复过程:二极管从正向导通到反向截止有一个反向恢复过程vitVF-VRIF-IRt1tstt0.1IRit在在O Ot t1 1期间,期间,vi i VF F,二二极管极管D导通,电路中有电流流过:导通,电路中有电流流过:RLviiD三、二极管的开关特性三、二极管的开关特性当当t t t t1 1 时,时,vi i 突变到突变到 VR R ,理想时,二极管应立即截止,电理想时,二极管应立即截止,电路中只有很小的反向电流路中

6、只有很小的反向电流 。但实但实际并非如此,见右图:际并非如此,见右图:通常将二极管从导通转为截止通常将二极管从导通转为截止所需的时间称为所需的时间称为反向恢复时间反向恢复时间: tre= ts+tt =ns级级 vitVF-VRIF-IRt1tstt0.1IRit存储时间存储时间渡越时间渡越时间RLviiD P 区区 N 区区 势垒区势垒区 + - P 区的电子区的电子浓度分布浓度分布 N 区的空穴区的空穴浓度分布浓度分布 产生反向恢复过程的原产生反向恢复过程的原因是因是电荷存储效应电荷存储效应所引起的。所引起的。反向恢复时间就是反向恢复时间就是存储电荷存储电荷消失所需要的时间消失所需要的时间

7、,一般在,一般在纳秒数量级。纳秒数量级。2. 2. 开通特性:主要体现在二极管的开通时间开通特性:主要体现在二极管的开通时间开通时间开通时间-二极管从截止转为正向导通所需要的二极管从截止转为正向导通所需要的时间时间 该时间与该时间与反向恢复时间反向恢复时间相比很小,对开关速度影响小,相比很小,对开关速度影响小, 可以忽略不计。可以忽略不计。一、三极管处于三种工作区的条件一、三极管处于三种工作区的条件截止区:截止区:B、E加正向电压时加正向电压时VF0.5V(Si)/0.1V(Ge)或或加反向电压加反向电压放大区:放大区:发射结正偏、集电结反偏发射结正偏、集电结反偏饱和区:饱和区:发射结正偏、集

8、电结正偏发射结正偏、集电结正偏临界饱和:临界饱和:UBC=0IB=IC=0 IC=IBUCE=0.10.3V典型值典型值UCE=0.3V2.2.2 2.2.2 三极管的开关特性三极管的开关特性三极管三极管工作在饱和状态的工作在饱和状态的电流条件电流条件为:为:I IB B I IBS BS CCCCCBECCE0.7V-U-U-RVRVRVRVICCCCCCCS CCCCSBSRVII 二、三极管的动态特性三极管的动态特性(1 1)延迟时间延迟时间t td d 从输入信号从输入信号v vi i正跳变的正跳变的 瞬间开始,到集电极电流瞬间开始,到集电极电流i iC C上升到上升到0.10.1I

9、ICSCS所需的时间所需的时间 (2 2)上升时间上升时间t tr r集电极电流从集电极电流从0.10.1I ICSCS上上升到升到0.90.9I ICSCS所需的时间。所需的时间。(3 3)存储时间存储时间t ts s从输入信号从输入信号v vi i下跳变的下跳变的瞬间开始,到集电极电流瞬间开始,到集电极电流i iC C下降到下降到0.90.9I ICSCS所需的时间。所需的时间。(4 4)下降时间下降时间t tf f集电极电流从集电极电流从0.90.9I ICSCS下降下降到到0.10.1I ICSCS所需的时间。所需的时间。 2.3.1 2.3.1 二极管与门电路二极管与门电路2.3.3

10、 2.3.3 非门电路非门电路 三极管反相器三极管反相器2.3.2 2.3.2 二极管或门电路二极管或门电路2.3.4 2.3.4 复合逻辑门电路复合逻辑门电路2.3.1 2.3.1 二极管与门电路二极管与门电路 B & L=ABC A C 二极管与门电路二极管与门电路与逻辑符号及表达式与逻辑符号及表达式 VCC+(5V) R 3kW L D1 D2 D3 A B C VCC+(5V) R 3kW L D1 D2 D3 A B C 0.7V 三个输入端中,只三个输入端中,只要有一个为要有一个为0V, 其余为其余为+5V时:时:输入与输出电压关系输入与输出电压关系0V5V5V 输 入输 出VAV

11、BVCVL0V0V0V0V0V+5 V0V+5 V0V0V+5 V+5 V+5 V0V0 V+5 V0V+5 V+5 V+5 V0V0.7V0.7V0.7V0.7V0.7V0.7V0.7V压差大的管子导通VCC+(5V) R 3kW L D1 D2 D3 A B C 5 V 只有当只有当A、B、C三个输入端均为高电三个输入端均为高电平平+5V时:时:5V5V5V 输 入输 出ABCL00000010010001101000101011001111 真真 值值 表表 2.3.2 2.3.2 二极管或门电路二极管或门电路 R 3kW D1 D2 D3 A B C L 二极管或门电路二极管或门电路或

12、逻辑符号及表达式或逻辑符号及表达式 B L=ABC A C 1 1输入端输入端A、B、C都为都为0V R 3kW D1 D2 D3 A B C L 0 V或逻辑真值表或逻辑真值表输 入输 出ABCL00000011010101111001101111011111输 入输 出ABCL000000110101011110011011110111110V0V0V输入端中只要有一个为输入端中只要有一个为+5V R 3kW D1 D2 D3 A B C L 4.3 V或逻辑或逻辑真值表真值表输 入输 出ABCL00000011010101111001101111011111输 入输 出ABCL00000

13、0110101011110011011110111110V5V5V二极管与门和或门电路的缺点:二极管与门和或门电路的缺点:(1 1)电平偏移:在多个门串接使用时,会出现低电平偏)电平偏移:在多个门串接使用时,会出现低电平偏离标准数值的情况。离标准数值的情况。(2 2)负载能力差)负载能力差0V5V+V+VL5VDDDD3k(+5V)RCC211CCR2(+5V)0.7V1.4V3k只用于只用于IC内部电路内部电路 VC C Rc L T Rb A 三极管三极管 反相电路反相电路 A 1 L=A 非逻辑符号及表达式非逻辑符号及表达式2.3.3 2.3.3 非门电路非门电路 三极管反相器三极管反相

14、器当输入为当输入为逻辑逻辑0 0时时: : VC C Rc L T Rb A 0 vcc1输入A输出L01非逻辑真值表非逻辑真值表 当输入为当输入为逻辑逻辑1 1时时: : VC C Rc L T Rb A 1 0输入A输出L0110非逻辑真值表非逻辑真值表 VC C Rc L T D4 D5 R2 2.3.4 DTL2.3.4 DTL复合门电路复合门电路 VCC+(5V) R 3kW D1 D2 D3 A B C B & L=ABC A C 1、DTL与非门电路与非门电路 VC C Rc L T D4 D5 R2 B 1 L=ABC A C 2、DTL或非门电路或非门电路 R 3kW D1

15、D2 D3 A B C 2.4 TTL2.4 TTL集成门电路集成门电路 集成逻辑门电路是把门电路的所有元器件集成逻辑门电路是把门电路的所有元器件及连接导线制作在一块半导体硅片上,构成集成及连接导线制作在一块半导体硅片上,构成集成逻辑门。逻辑门。 若这种电路的输入级和输出级都采用半导体若这种电路的输入级和输出级都采用半导体三极管,则称为三极管三极管,则称为三极管三极管集成逻辑门电路三极管集成逻辑门电路(Transistor Transistor Logic),即),即TTL门门电路。电路。集成电路的特点:体积小,重量轻,功耗小,价集成电路的特点:体积小,重量轻,功耗小,价格低,可靠性等。格低,

16、可靠性等。分类门/片元器件/片SSI (Small Scale Integrated circuit) 11210100MSI (Medium Scale Integrated circuit)1399100999LSI ( Large Scale Integrated circuit)1009999100099999VLSI (Very Large Scale Integrated circuit)10000100000 集成电路根据一块芯片上所集成的门数多少或集成电路根据一块芯片上所集成的门数多少或元件多少可分为小、中、大和超大规模集成电路。元件多少可分为小、中、大和超大规模集成电路。逻辑

17、门和触发器是目前常用的逻辑门和触发器是目前常用的SSI译码器、译码器、 数据选择器、数据选择器、 加法器、加法器、 计数器、计数器、 移位寄存器等组移位寄存器等组件是常用的件是常用的MSI。常见的常见的LSI、 VLSI有只读存储器、有只读存储器、 随机存取存储器、随机存取存储器、 微处理微处理器、高速乘法累加器、器、高速乘法累加器、 通用和专用数字信号处理器等。通用和专用数字信号处理器等。 集成逻辑门集成逻辑门是最基本的数字集成电路,是组是最基本的数字集成电路,是组成数字逻辑的基础。成数字逻辑的基础。 常用的集成门电路,大多采用双列直插式封常用的集成门电路,大多采用双列直插式封装(装(Dua

18、l-In-line Package ,缩写成,缩写成DIP)。)。集成门电路外形图集成门电路外形图槽口槽口1 2 3 3 4 6 714 13 12 11 10 9 8管脚编号管脚编号 集成芯片表面有一个缺口(引脚编号的参考标集成芯片表面有一个缺口(引脚编号的参考标志),如果将芯片插在实验板上且缺口朝左边,则志),如果将芯片插在实验板上且缺口朝左边,则引脚的排列规律为:左下管脚为引脚的排列规律为:左下管脚为1引脚,其余以逆引脚,其余以逆时针方向从小到大顺序排列。时针方向从小到大顺序排列。一般引脚数为:一般引脚数为:14、16、20等。等。槽口槽口1 2 3 3 4 6 714 13 12 11

19、 10 9 8管脚编号管脚编号 绝大多数情况下,电源从芯片左上角的引脚接绝大多数情况下,电源从芯片左上角的引脚接入,地接右下引脚。入,地接右下引脚。 一块芯片中可集成若干个(一块芯片中可集成若干个(1、2、4、6等)同等)同样功能但又各自独立的门电路,每个门电路则具有样功能但又各自独立的门电路,每个门电路则具有若干个(若干个(1、2、3等)输入端。等)输入端。输入端数有时称为扇入(输入端数有时称为扇入(Fan-in)数。)数。(a) 7404(六反相器六反相器) (b) 7400(四四2输入与非门输入与非门) 2.4.1 TTL2.4.1 TTL与非门的工作原理与非门的工作原理D4kR2R11

20、.6k1kR3130R4ABC+VCC+5VuOuIT4T1T2T3Y一、组一、组成成输入级:输入级:T T1 1,R,R1 1中间级:中间级:T T2 2,R,R2 2,R,R3 3输出级:输出级:T T3 3,T,T4 4,R,R4 4,D,D输入级输入级中间级中间级输出级输出级是保护二极管,为是保护二极管,为防止输入电压过低防止输入电压过低而设置而设置多发射极三极管多发射极三极管T1T1作用作用: :实现实现“与与”的功能的功能ABCbc+VCCABCbcABCT1bc 输入级由多发射极输入级由多发射极三极管三极管T1和基极电组和基极电组R1组成,它实现了输入变组成,它实现了输入变量量A

21、、B、的与运算。的与运算。(1) 输入级输入级 中间级(中间级(倒相级倒相级)是放大级,由是放大级,由T2、R2和和R3组成,组成,T2的集电极的集电极C2和发射极和发射极E2可以分提供可以分提供两个相位相反的电压信两个相位相反的电压信号,号,以满足输出级的需以满足输出级的需要。要。 (2) 中间级中间级 输出级由输出级由T3、T4、D和和R4组成,其中其中组成,其中其中D、T3作为由作为由T4组成的反组成的反相器的有源负载。相器的有源负载。 T3与与T4组成推拉式输出结构组成推拉式输出结构,具有较强的负载能力,具有较强的负载能力。(3) 输出级输出级二、工作原理二、工作原理D4kR2R11.

22、6k1kR3130R4ABC+VCC+5VuOuIT4T1T2T3Y(1)(1)当输入端当输入端ABCABC中中至少至少有有 一个为低电平一个为低电平0.3V0.3V时时低电平低电平(0.3V)深饱和深饱和T1深度饱和,则深度饱和,则0.3V1VuIT1T2T3T4uO高电平高电平(3.6V)截止截止截止截止导通导通mA1RuVi11BCC1B / )(0i1C 0I1BS 1BS1BIiV10Uu1CES1CE. V40uuu1CEI2B. T4截止,截止,iB3很小很小D3BE23BCCOuuRiVu V63707005. 二、工作原理二、工作原理D4kR2R11.6k1kR3130R4A

23、BC+VCC+5VuOuIT4T1T2T3Y(2)(2)当输入端当输入端ABCABC都为都为高电高电 平平3.6V3.6V时时高电平高电平(3.6V)倒置倒置3.6V2.1VuIT1T2T3T4uOmA7250RuVi11BCC1B./ )( V1uuu4BE2CES2C 4.3V3.6V3.6V1.4V假设假设T1发射结度正向导通,则发射结度正向导通,则T1发射结反偏,集电结正偏,发射结反偏,集电结正偏,工作在工作在倒置状态倒置状态,即集电极和,即集电极和发射极颠倒使用,此时电流放发射极颠倒使用,此时电流放大系数大系数i在在0.02左右左右mA740iii1Bi1B2B. 假设假设T2饱和导

24、通,则饱和导通,则1VV34uuu1BEI1B. 4BE2BE1BC1Buuuu V12707070. 二、工作原理二、工作原理D4kR2R11.6k1kR3130R4ABC+VCC+5VuOuIT4T1T2T3Y(2)(2)当输入端当输入端ABCABC都为都为高电高电 平平3.6V3.6V时时高电平高电平(3.6V)倒置倒置3.6V2.1VuIT1T2T3T4uO低电平低电平(0.3V)饱和饱和饱和饱和截止截止若从定量角度看若从定量角度看T3和和D状态状态4.3V3.6V3.6V1.4V1VmA52RuVI22CCC2CS./ )( 2052II22CS2BS/./ 2BS2BIi故故T2饱

25、和的假设成立且饱和的假设成立且T3和和D截止截止对于对于T4的情况的情况mA24352740Iii2CS2B2E. mA70RUi34BE3R./ mA542iii3R2E4B. 由于由于T3和和D截止,故截止,故0I0I4BS4CS ,4BS4BIi故故T4深度饱和,输出为低电平深度饱和,输出为低电平mA1250. (2)(2)当输入端当输入端ABCABC都为都为高电平高电平3.6V3.6V时时(1)(1)当输入端当输入端ABCABC中中至至少少有一个为低电平有一个为低电平0.3V0.3V时时输出为高电平输出为高电平3.6V3.6V输出为低电平输出为低电平0.3V0.3V综上:综上:故输入输

26、出满足关系:故输入输出满足关系:ABCF 该电路为该电路为TTLTTL与非门电路与非门电路(1)(1)当采用多发射极三极管加快了存储电荷的消散过程。当采用多发射极三极管加快了存储电荷的消散过程。TTLTTL与非门提高工作速度的原理与非门提高工作速度的原理( () )采用了推拉式输出级,输出阻抗比较小,可迅速给负采用了推拉式输出级,输出阻抗比较小,可迅速给负载电容充放电。载电容充放电。+VV+VV123123D123123D(+5V)CCc4o截止T3T4导通导通R充电CLc4CC(+5V)o导通3T4T截止截止R放电CL(a)(b)2PHLPLHpdttt2.4.2 TTL2.4.2 TTL与

27、非门传输延迟时间与非门传输延迟时间t tpdpd导通延迟时间导通延迟时间tPHL从输入波形上升沿的中点到输出波形下降沿的从输入波形上升沿的中点到输出波形下降沿的中点所经历的时间。中点所经历的时间。截止延迟时间截止延迟时间tPLH从输入波形下降沿的中点到输出波形上升沿的从输入波形下降沿的中点到输出波形上升沿的中点所经历的时间。中点所经历的时间。与非门的传输延迟时间与非门的传输延迟时间tpd是是tPHL和和tPLH的平均值。即的平均值。即 一般一般TTL与非门传输延迟时间与非门传输延迟时间tpd的值为几纳秒十几个纳秒。的值为几纳秒十几个纳秒。2.4.3 TTL2.4.3 TTL与非门的电压传输特性

28、及抗干扰能力与非门的电压传输特性及抗干扰能力1电压传输特性曲线:电压传输特性曲线:Vo=f(Vi)特性曲线分为特性曲线分为AB、BC、CD、DE四段:四段:AB段:段:VI0.6VVB11.3VT2、T4截止,而截止,而T3、D导通输出导通输出电压为高电平电压为高电平3.6V,基本不变,基本不变BC段:段:VI0.61.3VT2已经开始导通,但已经开始导通,但VB21.3V,故故T4截止,截止,T2处于放大状态,处于放大状态,R2上的电流随着上的电流随着VI的的而线性而线性,即即R2上的压降随着上的压降随着VI的的而线性而线性,因此输出因此输出VO将随着将随着VI的的而线性而线性CD段:段:1

29、.3VVI1.4V ,T4已经导通并已经导通并迅速饱和,迅速饱和, T3迅速截止,故迅速截止,故VO迅速迅速 ,称,称CD段为转折段段为转折段DE段:段:1.4VVI ,此时此时T2 、T4都饱和导都饱和导通,故输出通,故输出VO0.3V不变不变(1 1)输出高电平电压输出高电平电压V VOHOH在正逻辑体制中代表逻辑在正逻辑体制中代表逻辑“1”1”的输出电压。的输出电压。VOH的典型值为的典型值为3.63.6V,产品规定输出高电压的最小值,产品规定输出高电压的最小值VOH(min)=2.4=2.4V。(2 2)输出低电平电压输出低电平电压V VOLOL在正逻辑体制中代表逻辑在正逻辑体制中代表

30、逻辑“0”0”的输出电压。的输出电压。VOL的理论值为的理论值为0.30.3V,产品规定输出低电压的最大值,产品规定输出低电压的最大值VOL(max)=0.4=0.4V。(3 3)关门电平电压关门电平电压V VOFFOFF是指输出电压为是指输出电压为VOH(min)时对应的输入电压。时对应的输入电压。即即输入低电压的最大值。在产品手册中常称为输入低电压的最大值。在产品手册中常称为输入低电平电压输入低电平电压,用,用VIL(max)表示。产品规定表示。产品规定VIL(max)=0.8=0.8V。(4 4)开门电平电压开门电平电压V VONON是指输出电压为是指输出电压为VOL(max)时对应的输

31、入电压。时对应的输入电压。即即输入高电压的最小值。在产品手册中常称为输入高电压的最小值。在产品手册中常称为输入高电平电压输入高电平电压,用,用VIH(min)表示。产品规定表示。产品规定VIH(min)=2=2V。(5 5)阈值电压阈值电压V Vthth电压传输特性的过渡区所对应的输入电压,即决定电电压传输特性的过渡区所对应的输入电压,即决定电路截止和导通的分界线,也是决定输出高、低电压的分界线。路截止和导通的分界线,也是决定输出高、低电压的分界线。 近似地:近似地:Vth(VOFF+ +VON)/2 即即ViVth,与非门关门,输出高电平;,与非门关门,输出高电平; ViVth,与非门开门,

32、输出低电平。,与非门开门,输出低电平。 Vth又常被形象化地称为又常被形象化地称为门槛电压门槛电压。Vth的值为的值为1.31.3V1.1.V。2 2几个重要参数几个重要参数低电平噪声容限低电平噪声容限 VNLVOFF- -VOL(max)0.80.8V-0.4-0.4V0.40.4V高电平噪声容限高电平噪声容限 VNHVOH(min)- -VON2.42.4V-2.0-2.0V0.40.4VTTL门电路的输出高低电平不是一个值,而是一个范围。同样,它的门电路的输出高低电平不是一个值,而是一个范围。同样,它的输入高低电平也有一个范围,即它的输入信号允许一定的容差,称为输入高低电平也有一个范围,

33、即它的输入信号允许一定的容差,称为噪声容限噪声容限。3 3抗干扰能力抗干扰能力2.4.4 TTL2.4.4 TTL与非门的输入输出特性和带负载能力与非门的输入输出特性和带负载能力1输入特性:输入特性:iI=f(Vi)ii3.6ViVIIS1.4VIIH(1)(1)当当VI0.6V时时,T2截止,截止,iI从从T1流出,为流出,为 负值。当负值。当VI0时,时,iI最大,此时最大,此时ISIIi 1BI 1I1BECCRVVV mA0751. (称作输入短路电流)(称作输入短路电流)(2)(2)当当0.6V VIVT时时,T2和和T4饱和饱和导通,导通,T1的基极的基极 电位被箝位在电位被箝位在

34、2.1V,此时,此时T1处于倒置状处于倒置状 态,晶体管放大倍数约为态,晶体管放大倍数约为0.0211BCCi1BiIRVVIi mA01450. IHI (称作输入端漏电流)(称作输入端漏电流)2输入端负载特性:输入端负载特性:是指输入端外接电阻是指输入端外接电阻RI时,其压降时,其压降VI和和RI之间的关系之间的关系(1)(1)当当RI较小时较小时:VIVT=1.4V 时时, ,相当输入低电平相当输入低电平,所以输出为高电平。所以输出为高电平。(2)(2)当当RI增大时增大时:RI VI =VT 时,输入变高,时,输入变高,输出变低电平。此时输出变低电平。此时VI1.4V。II11BECC

35、IRRRVVV IIRR434 .RI/kVI/V1.4V开门电阻开门电阻R RONON: :RON一般为一般为2 k /2.5 k保证与非门输出为保证与非门输出为低电平低电平,允许输入电阻,允许输入电阻RI的的最小值最小值。当当RI RON时,相当输入高电平时,相当输入高电平关门电阻关门电阻R ROFFOFF: :ROFF一般为一般为0.7 k /0.8 k保证与非门输出为保证与非门输出为高电平高电平,允许输入电阻,允许输入电阻RI的的最大值最大值。当当RI ROFF时,相当输入低电平时,相当输入低电平注:注:当当R RONON R RI I R ROFFOFF时,不符合正常工作状态,一般不

36、允许时,不符合正常工作状态,一般不允许由输入端负载特性可知由输入端负载特性可知“与非门与非门”多余输入端的多余输入端的处理方法有以下几种处理方法有以下几种(目的是置(目的是置“1”1”):):(1 1)接高电平)接高电平V VCCCC(2 2)和其他引脚接在一起)和其他引脚接在一起(3 3)外接一大于)外接一大于R RONON的电阻的电阻(4 4)引脚悬空)引脚悬空3TTL的输出特性:的输出特性:输出电压和负载电流之间的关系输出电压和负载电流之间的关系(1)(1)当当RI较小时较小时:VIVT=1.4V 时时, ,相当输入低电平相当输入低电平,所以输出为高电平。所以输出为高电平。(2)(2)当

37、当RI增大时增大时:RI VI =VT 时,输入变高,时,输入变高,输出变低电平。此时输出变低电平。此时VI1.4V。II11BECCIRRRVVV IIRR434 .RI/kVI/V1.4V输出低电平输出低电平说明说明:输出为低输出为低,灌电流负载。灌电流负载。ILFT3T4RLVCCIL0VOL20mA0.4V T4饱和饱和,Rce4很小很小,故故IL上升时上升时,VOL上升很上升很慢慢,基本呈线性关系。基本呈线性关系。当当VOL VOLMAX0.4V后,后,低低电平输出逻电平输出逻辑关系被辑关系被破坏破坏,故故IL灌灌受限制,不能过大。受限制,不能过大。把允把允许灌入输出端的电流定义为许

38、灌入输出端的电流定义为输出低电平电流输出低电平电流IOL,产品规定产品规定IOL=16mA。3TTL的输出特性:的输出特性:输出电压和负载电流之间的关系输出电压和负载电流之间的关系输出高电平输出高电平+5VFR4R5T3T4T5RLIL说明说明:输出为高输出为高, ,拉电流负载。拉电流负载。I IL L较小时较小时,T,T3 3处于饱和边缘,处于饱和边缘,T T4 4放大,二者构成的复放大,二者构成的复合管具有一定的放大作用,输出电阻很小,故合管具有一定的放大作用,输出电阻很小,故V VO O基本基本保持不变。保持不变。当当I IL L5mA5mA后后,T3,T3进入饱和区,进入饱和区, V

39、VCE3CE3V VCES3CES3保持不变,保持不变,V VO O随随I IL L上升而下降。上升而下降。IL0VO3.6V2.4V20mA5mAIR4当当V VOLOLV VOHMINOHMIN2.4V2.4V后后, ,高高电平输出逻辑关电平输出逻辑关系被破坏系被破坏, ,故故I IL L拉拉 受限制,不能过大。受限制,不能过大。把允许把允许拉出输出端的电流定义为拉出输出端的电流定义为输出高电平电流输出高电平电流IOH。4. 4. 扇出系数扇出系数 扇出系数扇出系数:负载门负载门驱动门驱动门0 VCC(5V) Rb1 4kW T1 IIL T4 T3 Rc4 130W D 当负载门的个数增

40、加时,当负载门的个数增加时,总的灌电流总的灌电流I IILIL将增加将增加, ,引起输出引起输出低电平低电平V VOLOL的升高。的升高。 灌电流灌电流“1”“0”IILIOL灌电流负载灌电流负载拉电流负载拉电流负载(负载门)(负载门)驱动门驱动门ILOLOLIIN)( 当负载门的个数增多时,必将当负载门的个数增多时,必将引起输出高电平的降低。引起输出高电平的降低。 拉电流拉电流负载门负载门驱动门驱动门1 VCC(5V) Rb1 4kW T1 IIH T4 T3 Rc4 130W D “0”“1”IIHIOH一般,一般,TTL的的扇出系数扇出系数=10,高的可达高的可达30-50(负载门)(负

41、载门)驱动门驱动门IHOHOHIIN)( 例例 查得基本的查得基本的TTL与非门与非门7410的参数如下:的参数如下: IOL16mA,IIL1.6mA,IOH0.4mA,IIH0.04mA.试计算其带同类门时的试计算其带同类门时的扇出扇出系系数。数。10mA6 . 1mA16 (2)高电平输出时的扇出数高电平输出时的扇出数10mA04. 0mA4 . 0若若NOHNOH,则取较小的作为电路的扇出数。,则取较小的作为电路的扇出数。扇出系数计算举例扇出系数计算举例解:解: (1)低电平输出时的扇出数低电平输出时的扇出数(负载门)(负载门)驱动门驱动门ILOLOLIIN)( (负载门)(负载门)驱

42、动门驱动门IHOHOHIIN)( 2.5 2.5 其他其他TTLTTL集成门电路集成门电路在工程实践中,有时需要在工程实践中,有时需要将几个门的输出端并联使将几个门的输出端并联使用,以实现与逻辑,称为用,以实现与逻辑,称为线与。但是线与。但是普通的普通的TTL门门电路不能进行线与电路不能进行线与。2.5.1 OC2.5.1 OC门门一、引入目的一、引入目的为此,专门生产了一种为此,专门生产了一种可以进行线与的门电可以进行线与的门电路路集电极开路门,集电极开路门,也称作也称作OC门(门(Open Collector Gate)。)。F10输出输出高高电平时输出电阻电平时输出电阻小小输出输出低低电

43、平时输出电阻电平时输出电阻小小低阻低阻通路电通路电流大,流大,烧坏三烧坏三极管极管输出输出非非0非非1,破坏逻破坏逻辑关系辑关系二、电路与符号二、电路与符号4kR2R11.6k1kR3ABC+VCC+5VuOuIT4T1T2YD130R4T3F&ABCABC&F+VCC2RLOC门电路图门电路图曾用符号曾用符号国标符号国标符号集电集电极开极开路路正常使用时,正常使用时,一般需外接上一般需外接上拉负载电阻拉负载电阻三、三、OCOC门的应用门的应用(1) (1) 实现线与实现线与321YYYY GHIDEFABC GHIDEFABC OC门线与图门线与图输出级连接图输出级连接图等效逻辑电路图等效逻

44、辑电路图(2) (2) 用作驱动器用作驱动器在在OC门的上拉负载电阻门的上拉负载电阻RL处用指示处用指示灯、继电器等替代,则可作为驱动灯、继电器等替代,则可作为驱动器使用。器使用。+VCC&270+5V右图所示为一右图所示为一OC门驱动发光二极管门驱动发光二极管的电路。可以看出,当的电路。可以看出,当OC门输入有门输入有一为低电平时,发光二极管灭;当一为低电平时,发光二极管灭;当三个输入均为高电平时,输出为低三个输入均为高电平时,输出为低电平,发光二极管亮电平,发光二极管亮。(3) (3) 用作电平转换用作电平转换由上图可以看出,当改变由上图可以看出,当改变OC门上拉负载电阻上的电源门上拉负载

45、电阻上的电源VCC2为为10V时,时,输入输出端逻辑输入输出端逻辑0对应的对应的低电平保持低电平保持0.3V不变不变,而逻辑,而逻辑1对应的对应的高电平高电平由由输入端的输入端的3.6V变为变为输出端的输出端的10V,高电平对应电压有所转移。通过,高电平对应电压有所转移。通过此电平转换的功能可以调节输出高电平使其满足下一级电路对高电平此电平转换的功能可以调节输出高电平使其满足下一级电路对高电平的要求。的要求。+VCC2&RL+10V+VCC+5V输入端:输入端:逻辑逻辑1 3.6V逻辑逻辑0 0.3V输出端:输出端:逻辑逻辑1 10V逻辑逻辑0 0.3V(4) (4) 上拉电阻的计算(确定)上

46、拉电阻的计算(确定)图中:图中:n 上级上级OC门的个数门的个数 p 负载负载OC门输入端的个数门输入端的个数 m 负载负载OC门的个数门的个数 IOHIOHIIHIIHIIHIRLu当当OC门的输出为高电平时门的输出为高电平时(含义含义): IOH OC门的截止漏电流门的截止漏电流 若负载若负载RL的阻值变大,会使得输的阻值变大,会使得输出高电平电位降低,若出高电平电位降低,若RL无限制无限制增大,可能使输出高电平降低到增大,可能使输出高电平降低到VOH(min)以下,破坏了正常的逻以下,破坏了正常的逻辑关系,因此,应有:辑关系,因此,应有: (min)OHLRLCCVRIV IHOHRLp

47、InII IHOHOHCCLpInIVVR (min)IOLIISIISIRLu当当OC门的输出为低电平时:门的输出为低电平时: 若负载若负载RL的阻值变小,会使得输的阻值变小,会使得输出低电平电位抬高,若出低电平电位抬高,若RL无限制无限制减小,可能使输出低电平抬高到减小,可能使输出低电平抬高到VOL(max)以上,破坏了正常的逻以上,破坏了正常的逻辑关系,因此,应有:辑关系,因此,应有: 考虑最不利的情况考虑最不利的情况,假设只有一,假设只有一个个OC门(门(Y1)处于导通状态,)处于导通状态,其他截止其他截止 (max)OLLRLCCVRIV ISOLRLmIII ISOLOLCCLmIIVVR (max)注意:注意:m为负载为负载门的个数,非负门的个数,非负载门输入端个数载门输入端个数 则:则: 综上,可知上拉综上,可知上拉负载电

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论