实验七数字钟综合性实验_第1页
实验七数字钟综合性实验_第2页
实验七数字钟综合性实验_第3页
实验七数字钟综合性实验_第4页
实验七数字钟综合性实验_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验七 数字钟的设计-综合性实验(数字逻辑A实验适用)数字逻辑电路实验数字钟功能要求1、设计一个具有时、分、秒的十进制数字 显示(小时从0023)的计时器;2、具有手动校时、校分的功能;3、采用74系列中、小规模集成器件来实现。数字钟原理框图震荡器C1 0.01uf C20.1uf 10K 5.1K 100K 调整电位器,使f=1000HzVcc(+5V)分频器 1000Hz123100Hz10Hz1Hz60进制计数器 秒/分信号输入接数码管接数码管分/时进位输出个位十位24进制计数器个位十位时信号输入接数码管接数码管天进位输出调试步骤 1、先进行秒、分、时的计时显示。由信号源提供1Hz计数。(译码驱动由数电实验箱上的数码显示)2、对分频器进行1000Hz分频产生1Hz信号,1000Hz信号由信号源提供的TTL OUT输出。产生出1Hz的时钟信号送入秒计数。3、用555设计产生1KHz的震荡频率送入分频器分频产生1Hz信号。4、用74LS48及共阴数码管设计译码驱动显示器。5、对上述电路进行级连完成数字钟设计。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论