开发板配套视频fpga入门学习第三天xilinx_第1页
全文预览已结束

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、FPGA 入门学习第三天(LED 灯闪烁)一. 学习目的1. 学会时间的转换(比如,1S 需要多少个 50Mhz 的时钟计数)学会用 Verilog 实现计数器的功能学会用 Verilog 实现并行数据从低位到学会利用批处理的方式进行二. 学习内容让 8 个 LED 灯每间隔 100ms 依次点亮依次补 0仿真三. 学台小精灵开发板(XSpirit V1)ISE14.6(编译综合工具)10.1a(仿真工具)3.四. 原理分析为了达到想要的效果,先将D1 点亮 100ms,然后熄灭;再点亮 D2,然后熄灭;再点亮D3,然后熄灭;点亮 D6,然后熄灭;再重头点亮 D1,然后熄灭,如此反复循环,便能

2、看到 LED 流水灯的现象了。要将 D1 点亮 100ms,需要将 IO12 管脚置为低电平并保持100ms。开发板的晶振是 50Mhz,1 个时钟周期便是 20ns,所以 100ms 需要 5000000 个时钟周期(注意时间的换算,见),了解了原理,便可以开始编写代码。五. 代码展示timescale 1ns / 1psmodule led(input input, /主时钟,50Mhzclkrst_n,/复位,低电平有效reg 7:0 led/8 个 LED 灯output);parameter reg 23:0time_100ms=5000000;t;/时钟计数寄存器t=time_10

3、0ms-1)?1b1:1b0;/每 100ms 产生一个脉冲assignpulse_100ms=(/时钟计数always(edge clk or negedge rst_n) beginif(!rst_n)t=0;else if(t=time_100ms-1)t=0;elsett+1;end/LED 控制,每 100ms LED 从低位 always(edge clk or negedge rst_n)beginif(!rst_n)led=8hff;else if(pulse_100ms&led=0) led=8hff;else if(pulse_100ms)依次补 0,即点亮了相应的 LED 灯led=led6:0,1b0;/每 100ms LED 从低位依次补 0,即点亮了相应的 LED灯else;endendmodule六. 仿真波形从仿真波形中,可以看到 LED0LED7 依次从变为了低电平,在开发板上看到的现象便是 LED0,LED1LED7 依次被点亮,然后又全部熄灭,再被依次点亮。七. 结语通过该实验需要掌握频率与时间的换算关系,比如 50Mhz 对应多少 ns,1Mhz 对应多少ns。理解了这个关系就可以知道代码中 time_100ms 为什么会被赋值 5000000,同时要明白 led=led6:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论