原理图编辑8位全加器试验报告_第1页
原理图编辑8位全加器试验报告_第2页
原理图编辑8位全加器试验报告_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

本文格式为Word版,下载可任意编辑——原理图编辑8位全加器试验报告四、试验步骤

(一)创立工程

1、选择菜单file—NewProjectWizard,选择保存位置,并命名工程名2、将设计文件参与工程。

3、选择仿真器和综合类型,目标芯片EP2C5T144C8。4、设置相关参数(二)原理图设计1、在QuartusII操作环境中,单击工具栏“File〞选择“new〞中的“DeviceDesignFiles〞建立新的原理图编辑窗口。

2、在编辑窗口右击选择Insert——Symbol,将相关元件调入原理图编辑窗口中,并连接好电路,在元件上双击后可以更改各输入引脚名。3、保存到工程建立的目录文件夹

4、将设计项目设置成可调用的文件。在开启原理图文件的状况下,选择File—Create/Update—CreateSymbolFilesforCureentFile,即可将当前文件变成一个元件符号存盘,以待在高层次设计中调用。如半加器h_adder.bdf,一位全加器f_adder..bdf(详见试验图)(三)全程编译

设置好相关参数后,将设计好的工程文件进行编译,若无错误,则可进行下一步的时序仿真操作,如有错误,则需依照提醒错误进行改正,直至无误。(四)时序仿真

1、开启文件波形编辑器,新建波形文件。2、设置仿真时间区域,保存。3、将工程的端口信号名选入波形编辑器中。View—UilityWindows—NodeFinder—list,将有关端口引脚拖进波形编辑器。

4、编辑输入波形,设置参数后,启动仿真器,观测结果。

五、试验结果(各层次原理图及对应的仿真图)

图1半加器原理图(h_adder)

图2半加器仿真图图3一位全加器原理图(f_adder)

图4一位全加器仿真波形图

图5八位全加器原理图

图6八位全加器仿真波形图

六、一位全加器仿真表分析

表1一位全加器的真值表输入ainbincin000001010011输出SumCout00101001输入ainbincin100101110111输出SumCout10010111与图4一位全加器仿真波形图对比,其结果几乎一致,规律式:Sum?ain?bin?cinCout??ain?bin?cin?ain?bin

其余分析(略)

七、总结

1、通过8位全加器设计试验,学会了利用Qua

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论