数字电子时钟逻辑电路设计5801_第1页
数字电子时钟逻辑电路设计5801_第2页
数字电子时钟逻辑电路设计5801_第3页
数字电子时钟逻辑电路设计5801_第4页
数字电子时钟逻辑电路设计5801_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

12计师一班设计题目:数字电子时钟组员:黄土标、黄维超、蔡荣达、孙清玉《数字逻辑》课程设计报告设计题目:数字电子钟组员:黄土标黄维超蔡荣达孙清玉指导老师:麦山日期:2013/12/27.摘要数字电子钟是一种用数字显示秒、分、时的计时装置,本次数字时钟电路设计采用GAL系列芯片来分别实现时、分、秒的24进制和60进制的循环电路,并支持手动清零和校正的功能。关键词数字电子钟;计数器;GAL;4040芯片;M74LS125AP三态门1设计任务及其工作原理1.1设计任务设计一台能显示时,分,秒的数字电子钟。技术要求:(1)秒、分为00~59六十进制计数器。(2)时为00~23二十四进制计数器。(3)可手动校正:能分别进行秒、分、时的校正。只要将开关置于手动位置,可分别对秒、分、时进行手动脉冲输入调整或连续脉冲输入校正。并且可以手动按下脉冲进行清零。1.2工作原理本数字电子钟的设计是根据时、分、秒各个部分的的功能的不同,分别用GAL16V8D设计成六十进制计数器和G用AL22V1。0秒的个位,设计成十进制计数器,十位设计成六进制进制计数(器计数从00到59时清零并向前进位)。分部分的设计与秒部分的设计完全相同;时的个位,设计成二进制计数器,十位设计为四进制计数器,当时钟计数到23时59分59秒时,使计数器的小时部分清零,进而实现整体循环计时的功能。2电路的组成.2.1计数器部分:利用GAL16V8D和GAL22V10芯片分别组成二十四进制计数器和六十进制计数器,它们采用同步连接,利用外接标准脉冲信号进行计数。2.2显示部分:将三片GAL芯片对应的引脚分别接到实验箱上的七段共阴数码显示管上,根据脉冲的个数显示时间。3.3分频器:由于实验箱上提供的时钟脉冲的时间间隔太小,所以使用GAL16V8D和GAL16V8D、4040芯片和M74LS125AP三态门芯片设计一个分频器,使连续输出脉冲信号时间间隔为0.5s3设计步骤及方法3.1分和秒部分的设计:分和秒部分的设计是采用GAL16V8D芯片来设计的60进制计数器,具体设计如图1示:.图1分和秒部分设计图秒部分的设计是秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成从00-59的六十进制计数器。当计数到59时清零并重新开始计数。3.2小时的设计:具体设计如图2示:.图2小时部分设计图小时部分的设计是二十四进制的计数器,由00到23的二十四进制循环计数。3.3分频器的设计分频器的设计原理是通过计数器把时钟源脉冲的频率降低。因T=1/f,f=0.1M要使T=0.5s,则有f=2所以0.1M/X=2,得X=50000所以得做一个模为50000的计数器,这里用GAL16V8D、4040和M74LS125AP三态门来构建。.图3分频器设计图6电路总体说明:正常显示:首先手动按下脉冲,进行手动清零。然后在外接分频器的作用下,将开关1打开,秒加法计数器开始记数,通过七段数码显示管显示秒的数字。当经过60个脉冲信号后,秒计数器完成一次循环。当秒计数器的由59变为00时,co由低电平跳到高电平,致使分加法计数器的cen使能端有效,分加法计数器加一,完成秒向分的进位。分进时和秒进分的原理一样。手动清零:按下脉冲。手动校正:原理如下表:cenadj状态10X计数0保持.01校正(不进位)电路图总体设计如图3所示:7设计所用器材1、六十进制计数器GAL16V8D、GAL22V103片2、分频器GAL16V8D、40402片M74LS125AP1片3、三态门.8小结通过这一周的设计学习,我感觉有很大的收获:首先,通过这次课程设计使自己对课本上的知识可以应用于实际,使理论与实际相结合,加深自己对课本知识的更好理解,同时也段练了我个人的动手能力,充分利用图书馆网络去查阅资料,增加了许多课本以外的知识。更加了解了时序逻辑电路的设计步骤及方法,对时序逻辑电路的触发方式的理解更加深刻即同步连接方式和异步连接方式的了解。掌握了abel-hdl语言以及ispEXPERT的使用以及对GAL系列芯片的设计方法有进一步的了解,和4040、M74LS125AP三态门芯片引脚结构和功能的理解及运用。其次就是考虑问题要周全,即使是一开始认为对的东西,也要用怀疑的心态来看待它,这样才能发现问题,从而解决问题。在这个过程中,锻炼了我的细心和耐性。通过本次实验充分体现了我们的团结,细心和耐性。在课程设计过程中得到了麦山老师的精心指导,解决了课程设计中的很多疑难,再次对老师表示衷心的感谢!附录一三态门,是在一般的逻辑门输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路。在高阻态时,输入输出相互隔断,输出端处于悬空状态(高阻态),这里输出端电位取决于各它相连接的外电路。三态门都有一个EN控制使能端,来控制门电路的通断。因此利用三态门可心方便地将输出端连接到总线。.如果你的多个设备端口要挂在一个总线上,必须通过三态缓冲器。因为在一个总线上同时只能有一个端口作输出,这时其他端口必须在高阻态,同时可以输入这个输出端口的数据.所以你还需要有总线控制管理,访问到哪个端口,那个端口的三态缓冲器才可以转入输出状态.这是典型的三态门应用,如果在线上没有两个以上的输出设备,当然用不到三态门,而线或逻辑又另当别论了.附录二秒计数器的代码:MODULESECTITLE'SEC'declarationsclockPIN1;cenPIN2;adjPIN3;//校正CEPIN4;coPIN19istype'reg';//进位q6..q4PIN18..16istype'reg';.q3..q0PIN15..12istype'reg';D1=[q6..q4];D0=[q3..q0];equationsD1.clk=clock;D0.clk=clock;WHENCETHEN{D1:=0;D0:=0;}ELSE{WHEN!cenTHEN.{when!adjthen{D1:=D1;D0:=D0;}else{WHEN(D0==9)THEN{D0:=0;WHEN(D1==5)THEN{D1:=0;}ELSED1:=D1+1;}ELSE{D0:=D0+1;D1:=D1;}.}}ELSE{WHEN(D0==8)&(D1==5)THEN{co:=1;}WHEN(D0==9)THEN{D0:=0;WHEN(D1==5)THEN{D1:=0;}ELSED1:=D1+1;}ELSE.{D0:=D0+1;D1:=D1;}}}END分计数器的代码:MODULEminTITLE'min'declarationsclockPIN1;cenPIN2;adjPIN3;q6..q4PIN18..16istype'reg';q3..q0PIN15..12istype'reg';coPIN19istype'reg';.D1=[q6..q4];D0=[q3..q0];equationsD1.clk=clock;D0.clk=clock;WHEN!cenTHEN{when!adjthen{D1:=D1;D0:=D0;}else{WHEN(D0==9)THEN{D0:=0;WHEN(D1==5)THEN{.co:=0;D1:=0;}ELSED1:=D1+1;}ELSE{D0:=D0+1;D1:=D1;}}}ELSE{when(adj#!adj)then{WHEN(D0==9)THEN{D0:=0;WHEN(D1==5)THEN{D1:=0;.co:=1;}ELSED1:=D1+1;}ELSE{D0:=D0+1;D1:=D1;}}}END时计数器的代码:MODULEhouTITLE'hou'declarationsclockPIN1;cenPIN2;.adjPIN3;q6..q4PIN22..20istype'reg';q3..q0PIN19..16istype'reg';D

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论