锁存器与触发器各演示文稿_第1页
锁存器与触发器各演示文稿_第2页
锁存器与触发器各演示文稿_第3页
锁存器与触发器各演示文稿_第4页
锁存器与触发器各演示文稿_第5页
已阅读5页,还剩63页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

锁存器与触发器各演示文稿目前一页\总数六十八页\编于十四点锁存器与触发器各详解目前二页\总数六十八页\编于十四点相关知识回顾:组合电路:不含记忆元件、无反馈、输出与原来状态无关。本章任务:锁存器和触发器:本章重点:通过学习锁存器、触发器,建立时序的概念;各类触发器的逻辑功能和触发方式。

是记忆元件、有反馈、输出与原来状态有关。锁存器和触发器分类。锁存器和触发器外部逻辑功能、触发方式。目前三页\总数六十八页\编于十四点2、特点:锁存器和触发器是具有记忆功能的基本逻辑单元,能够存储一位二进制信息。有两个能够保持的稳定状态,分别用来表示逻辑0和逻辑1。在适当输入信号作用下,可从一种状态翻转到另一种状态;在输入信号取消后,能将获得的新状态保存下来。1、锁存器和触发器5.1概述锁存器和触发器是构成时序逻辑电路的基本单元。目前四页\总数六十八页\编于十四点5.2基本RS锁存器2、电路结构:由两个“或非”门构成的R-S锁存器电路图1、逻辑符号由门电路组成的,它与组合逻辑电路的根本区别在于,电路中有反馈线,即门电路的输入、输出端交叉耦合。≥1R、S为触发脉冲输入端,R为复位(Reset)端,S为置位(Set)端Q、Q为两个互补的输出端目前五页\总数六十八页\编于十四点10≥1≥13、工作原理(1)S=0,R=1时

输出状态为0,R高电平有效,使锁存器置0(复位)。R

为复位端,Reset。

10当Q=1时,称为锁存器的1状态,当Q=0时,称为锁存器的0状态。01≥1≥1(2)S=1,R=0时,

输出状态为1,S高电平有效,

使锁存器置1(置位)

S

为置位端Set。01目前六页\总数六十八页\编于十四点≥1≥1≥1≥100010010S=0,R=0,Q=0:=1两个稳定状态:S=0,R=0,Q=1:=03)S=R=0时

Q和Q互锁,保持不变。

这是锁存器的特点:当输入处于某一状态时,输出保持。

锁存器的存储记忆功能目前七页\总数六十八页\编于十四点11≥1≥100R、S同时变为0时,输出不稳定。(4)R=S=1

不允许,因为:Q=Q=0不符合逻辑。当R和S同时由1变0时,次态不定。

RS=0(约束条件)目前八页\总数六十八页\编于十四点SRQ00不变01010111不定功能表RS=0(约束条件)Qn为锁存器的原状态(现态)Qn+1为锁存器的新状态(次态)目前九页\总数六十八页\编于十四点4、波形图反映触发器输入信号取值和状态之间对应关系的图形称为波形图SRQQ置1置0置1保持不允许置1不允许不确定目前十页\总数六十八页\编于十四点5、与非门组成的基本RS锁存器目前十一页\总数六十八页\编于十四点

这种触发器的触发信号是低电平有效,因此在逻辑符号的输入端处有小圆圈。目前十二页\总数六十八页\编于十四点基本锁存器的特点总结◆由于反馈线的存在,无论是复位还是置位,有效信号只需要作用很短的一段时间,即“一触即发”◆有两个互补的输出端,有两个稳定的状态◆有复位(Q=0)、置位(Q=1)、保持原状态三种功能◆

R为复位输入端,S为置位输入端,可以是低电平有效,也可以是高电平有效,取决于锁存器的结构目前十三页\总数六十八页\编于十四点5.3门控锁存器1、门控RS锁存器门控RS锁存器是在基本锁存器的基础上增加两个与门G3和G4,由锁存使能信号E控制。E=0时,G3和G4被封锁,Q3和Q4都为0,S、R端的电平不影响输出,基本锁存器保持;

E=1时,G3和G4开放,输出由S、R决定,完成基本锁存器的功能。电路结构和工作原理≥1≥1EEG4G3目前十四页\总数六十八页\编于十四点Ø(不定)111(置1)100(置0)01Qn(保持)00Qn+1SRRS=0(约束条件)E=1时E目前十五页\总数六十八页\编于十四点不变不变不变不变不变不变置1置0置1置0不变功能波形图E目前十六页\总数六十八页\编于十四点2、门控D锁存器CPDQ逻辑门控保证SR不同时为1目前十七页\总数六十八页\编于十四点D触发器状态表DQn+1

0101传输门控D锁存器,常用型号八D锁存器74373。目前十八页\总数六十八页\编于十四点3、门控锁存器存在的问题——空翻由于在E=1期间,都能接收R、S信号,此时如R、S发生多次变化,锁存器的状态也可能发生多次翻转,这种现象叫做空翻。E目前十九页\总数六十八页\编于十四点5.4主从触发器1、主从RS触发器主锁存器从锁存器≥1≥1≥1≥1目前二十页\总数六十八页\编于十四点主从触发器的逻辑结构为主从结构,分别由两个互补的时钟控制。目前二十一页\总数六十八页\编于十四点①CP=1时,主锁存器工作,S、R影响主锁存器的输出Q’(信息写入主锁存器),但从锁存器禁止,状态不变;②CP↓时,从锁存器工作,在此刻之前主锁存器的输出Q’如发生了变化,从锁存器CP有效时,其输出将产生相应的变化;工作原理(主锁存器工作,从锁存器保持)

(从锁存器向主锁存器看齐)

目前二十二页\总数六十八页\编于十四点③CP=0时,主锁存器禁止,S、R不影响Q’,从锁存器输入信号不变,其输出稳定后不再变化。◆触发器的总输出Q只在CP由1变0时刻可能发生翻转,称之为下降沿触发。◆CP一旦变为0后,主锁存器被封锁,其状态不再受R、S影响,因此不会有空翻现象。特点目前二十三页\总数六十八页\编于十四点Ø(不定)111(置1)100(置0)01Qn(保持)00Qn+1SRCP在RS锁存器中,必须限制输入R和S同时为1的出现,这给使用带来不便。为了从根本上消除这种情况,可将RS锁存器接成JK锁存器。目前二十四页\总数六十八页\编于十四点..从锁存器主锁存器RSCPF从QQQCPF主JK反馈线互补时钟控制主、从触发器不能同时翻转1.CP

CP2、主从J-K触发器目前二十五页\总数六十八页\编于十四点主锁存器从锁存器目前二十六页\总数六十八页\编于十四点..1.CPCPRSCPF从QQQCPF主JK工作原理0101F主打开F主状态由J、K决定,接收信号并暂存。F从封锁F从状态保持不变。01CP目前二十七页\总数六十八页\编于十四点1..1.CPCPRSCPF从QQQCPF主JK010状态保持不变。从触发器的状态取决于主触发器,并保持主、从状态一致,因此称之为主从触发器。F从打开F主封锁1CP0目前二十八页\总数六十八页\编于十四点1..1.CPCPRSCPF从QQQCPF主JK0CP高电平时触发器接收信号并暂存(即F主状态由J、K决定,F从状态保持不变)。要求CP高电平期间J、K的状态保持不变。CP下降沿()触发器触发翻转(F从状态与F主状态一致)。CP低电平时,F主封锁J、K不起作用&&目前二十九页\总数六十八页\编于十四点..1.CPCPRSCPF从QQQCPF主JK逻辑功能分析(1)J=1,K=1

设触发器原态为“0”态0101111001010状态不变10翻转为“1”态状态不变主从状态一致0011目前三十页\总数六十八页\编于十四点..1.CPCPRSCPF从QQQCPF主JK(1)J=1,K=1设触发器原态为“1”态为“?”状态思考翻转为“0”状态CPCP1010110101001状态不变01状态不变主从状态一致0011目前三十一页\总数六十八页\编于十四点..1.CPCPRSCPF从QQQCPF主JK(2)J=0,K=1设触发器原态为“1”态011010010101001翻转为“0”态设触发器原态为“0”态为“?”态保持“0”态目前三十二页\总数六十八页\编于十四点..1.CPCPRSCPF从QQQCPF主JK(3)J=1,K=0为“?”状态置为“1”状态目前三十三页\总数六十八页\编于十四点..1.CPCPRSCPF从QQQCPF主JK(4)J=0,K=00100000保持原态保持原态保持原态目前三十四页\总数六十八页\编于十四点真值表CP↓目前三十五页\总数六十八页\编于十四点例:已知主从JK触发器J、K的波形如图所示,画出输出Q的波形图(设初始状态为0)J-K触发器的工作波形下降沿触发翻转CPJKQ目前三十六页\总数六十八页\编于十四点

在画主从触发器的波形图时,应注意以下两点:(1)触发器的触发翻转发生在时钟脉冲的触发沿(这里是下降沿)(2)判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端的状态目前三十七页\总数六十八页\编于十四点主从触发器的一次翻转现象101001111001010010110主从触发器:CP=1,若J、K多次变化,触发器的状态与真值表不对应。对激励信号要求严格。触发器的状态与真值表不对应目前三十八页\总数六十八页\编于十四点5.5边沿触发器1、维持-阻塞D触发器边沿触发器:上升沿触发或下降沿触发,激励端的信号在触发时间的前后几个延迟时间内保持不变,便可以稳定地根据激励输入翻转。

RDDCPSDQQ逻辑符号目前三十九页\总数六十八页\编于十四点由与非门构成的基本RS锁存器(低有效)0111Q111DDD111DDD状态不变触发器被封锁目前四十页\总数六十八页\编于十四点(1)CP=0时,Qn+1=

Qn

,保持;(2)CP↑到时,则Qn+1=

D,触发翻转;(3)CP=1时,无论D是否变化,Qn+1=Qn

,保持(4)CP到时,则Qn+1=Qn,保持工作原理CP上升沿前接收信号,上升沿时触发器翻转,上升沿后输入D不再起作用,触发器状态保持。目前四十一页\总数六十八页\编于十四点例:D触发器工作波形图CPDQ上升沿触发翻转目前四十二页\总数六十八页\编于十四点2、利用传输延迟的触发器两个与或非门构成的SR锁存器作为触发器的输出,与非门构成触发器的输入电路,用来接收输入J、K的值。在集成电路工艺上保证G3、G4的传输延迟时间大于SR锁存器的翻转时间。目前四十三页\总数六十八页\编于十四点按照逻辑功能的不同特点,通常将时钟控制的触发器分为RS触发器、D触发器、JK触发器、T触发器等几种类型。5.6触发器逻辑功能及其描述逻辑功能描述即描述触发器的次态与原态、输入信号之间的逻辑关系,描述方法有特性表(真值表)、特性方程、状态转移图、波形图等。关于电路结构和逻辑功能关于触发方式及其表示方法目前四十四页\总数六十八页\编于十四点

2、特征方程

Qn+1=D

3、状态转换图描述触发器的状态转换关系及转换条件的图形称为状态图一、D触发器1.

D触发器状态真值表目前四十五页\总数六十八页\编于十四点

二、JK触发器1.JK触发器真值表

JKQnQn+1说明00000101保持(Qn+1=Qn)01001100置0(Qn+1=0)10010111置1(Qn+1=1)11011110翻转(Qn+1=)目前四十六页\总数六十八页\编于十四点2.特征方程JK触发器的特征方程为3、状态转换图目前四十七页\总数六十八页\编于十四点三、T触发器如果把JK触发器的两个输入端J和K连在一起,并把这个连在一起的输入端用T表示,这样就构成了T触发器。1.真值表TCPQQ目前四十八页\总数六十八页\编于十四点2.特征方程T触发器的特征方程为3、状态转换图当T触发器的输入控制端为T=1时,称为T’触发器。T’触发器的特性方程为:T=1T=1T=0T=0目前四十九页\总数六十八页\编于十四点四、RS触发器1.状态真值表目前五十页\总数六十八页\编于十四点RS触发器功能表

SRQnQn+1说明00000101保持Qn+1=Qn01001100置0Qn+1=010010111置1Qn+1=1110111××不定目前五十一页\总数六十八页\编于十四点2.特征方程RS触发器的特征方程为式中,SR=0为约束项。

3、状态转换图目前五十二页\总数六十八页\编于十四点触发器功能的转换1.用JK触发器转换成其他功能的触发器(1)JK→D分别写出JK触发器和D触发器的特性方程比较得:画出逻辑图:目前五十三页\总数六十八页\编于十四点(2)JK→T(T’)写出T触发器的特性方程:与JK触发器的特性方程比较,得:J=T,K=T。令T=1,即可得T’触发器。目前五十四页\总数六十八页\编于十四点2.用D触发器转换成其他功能的触发器(1)D→JK写出D触发器和JK触发器的特性方程:

比较两式,得:画出逻辑图。

目前五十五页\总数六十八页\编于十四点(2)D→T图(b)(3)D→T’图(c)

目前五十六页\总数六十八页\编于十四点典型集成电路介绍双上升沿D触发器目前五十七页\总数六十八页\编于十四点双下降沿J-K触发器目前五十八页\总数六十八页\编于十四点例1:时钟CP及输入信号D的波形如图所示,试画出各触发器输出端Q的波形,设各输出端Q的初始状态=0。5

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论