数字电子技术视频教案_第1页
数字电子技术视频教案_第2页
数字电子技术视频教案_第3页
数字电子技术视频教案_第4页
数字电子技术视频教案_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术视频教案2023/7/241第1页,课件共22页,创作于2023年2月5.3计数器在数字电路中,能够记忆输入脉冲个数的电路称为计数器。计数器也称分频器。利用分频器,可以得到各种频率的脉冲信号。数字系统经常需要各种频率的脉冲信号,因此需要各种各样的计数器。2023/7/242第2页,课件共22页,创作于2023年2月计数器同步计数器异步计数器二进制计数器十进制计数器N进制计数器二进制计数器十进制计数器N进制计数器加法计数器减法计数器可逆计数器加法计数器减法计数器可逆计数器······常用计数器的种类:2023/7/243第3页,课件共22页,创作于2023年2月5.3.1二进制计数器退出5.3.2十进制计数器5.3.3N进制计数器2023/7/244第4页,课件共22页,创作于2023年2月四位二进制同步加计数器74LS161的功能表

清零预置使能时钟CP预置数据输入输出0××××××××000010××↑110××××××保持11×0×××××保持1111↑××××累加计数由CO函数式可以看出,74161是四位二进制计数器5.3.1四位二进制计数器2023/7/245第5页,课件共22页,创作于2023年2月四位二进制同步加计数器74LS163的功能表

清零预置使能时钟CP预置数据输入输出0×××↑××××000010××↑110××××××保持11×0×××××保持1111↑××××累加计数由CO函数式可以看出,74163是四位二进制计数器2023/7/246第6页,课件共22页,创作于2023年2月74LS161/163的管脚排列图和逻辑符号74LS163的引脚排列和74LS161相同,不同之处是74LS163采用同步清零方式。2023/7/247第7页,课件共22页,创作于2023年2月5.3.2N进制计数器利用集成计数器的清零端和置数端实现归零,从而构成按自然态序进行计数的N进制计数器的方法。集成计数器有很多种。其中清零、置数均采用同步方式的有74LS163;均采用异步方式的有74LS193、74LS197、74LS192;清零采用异步方式、置数采用同步方式的有74LS161、74LS160;有的只具有异步清零功能,如CC4520、74LS190、74LS191;74LS90则具有异步清零和异步置9功能。2023/7/248第8页,课件共22页,创作于2023年2月一、用同步清零端或置数端归零构成N进制计数器(1)作出N进制计数器状态图。(2)求归零逻辑,即求同步清零端或置数控制端信号的逻辑表达式。(3)画逻辑电路图。0000→0001→0010→0011Q0Q2Q1Q31001←1000←0111←0110↑1011↑1010↑↓0100↓0101↓(1)作出状态图。(2)求归零逻辑。采用同步置数端归零。CPQ2Q3Q1Q0例用74161设计一个十二进制计数器,要求按自然态序计数。LD2023/7/249第9页,课件共22页,创作于2023年2月用同步置数端归零构成一个十二进制计数器。D0~D3必须都接0(3)根据画逻辑电路图。2023/7/2410第10页,课件共22页,创作于2023年2月2、用异步清零端或置数端归零构成N进置计数器(1)作出N进制计数器状态图。(2)求归零逻辑,即求异步清零端或置数控制端信号的逻辑表达式。(3)画逻辑电路图。0000→0001→0010→0011Q0Q2Q1Q31001←1000←0111←0110↑1011↑1010↑↓0100↓0101↓(1)作出状态图。1100(2)求归零逻辑。←←过渡状态2023/7/2411第11页,课件共22页,创作于2023年2月用异步清零端归零构成一个十二进制计数器。D0~D3可随意处理画逻辑电路图。(3)根据CPQ2Q3Q1Q0CR瞬间清零信号不够可靠2023/7/2412第12页,课件共22页,创作于2023年2月3、提高归零可靠性的方法2023/7/2413第13页,课件共22页,创作于2023年2月CPQ2Q3Q1Q0CR当时…2023/7/2414第14页,课件共22页,创作于2023年2月分析下图所示电路功能。例0000→0001→0010→0011Q0Q2Q1Q31001←1000←0111←01101011↑1010↑↓0100↓0101↓(2)作出状态图。(1)写出清零输入函数表达式。1100↑↑CPQ2Q3Q1Q0CR2023/7/2415第15页,课件共22页,创作于2023年2月例:用74LS161构成一个十二进制计数器。要求按8421BCD码计数。&1&11CP2023/7/2416第16页,课件共22页,创作于2023年2月例:用74LS161构成一个二十四进制计数器。要求按8421BCD码计数。&1&11CP2023/7/2417第17页,课件共22页,创作于2023年2月例:用74LS161构成一个二十四进制计数器。要求按自然二进制码计数。&11CP(24)

10=(11000)

212023/7/2418第18页,课件共22页,创作于2023年2月00(CO1=0)01(CO1=0)

0→1→2→¨¨→F(CO0=1)02(CO1=0)

0→1→2→¨¨→F(CO0=1)0F(CO1=1)

0→1→2→¨¨→F(CO0=1)10(CO1=1)

0→1→2→¨¨→F(CO0=1)↓↓0→1→2→¨¨→F(CO0=1)↓↓↓↓↓∶↓¨¨↓∶↓2023/7/2419第19页,课件共22页,创作于2023年2月74LS193的功能表清零预置时钟预置数据输入输出1×××××××000000××01↑1××××加计数011↑××××减计数,

2023/7/2420第20页,课件共22页,创作于2023年2月4位集成二进制同步可逆计数器74LS193CR是异步清零端,高电平有效;LD是异步置数端,低电平有效;CPU是加法计数脉冲输入端;CPD是减法计数脉冲输入端;D0~D3是并行数据输入端;Q0~Q3是计数器状态输出端;CO是进位脉冲输出端;BO是借位脉冲输出端;多个74LS193级联时,只要把低位的CO端、BO端分别与高位的CPU、CPD连接起来,各个芯片的CR端连接在一起,LD端连接在一起,就可以了。2023/7/2421第21页,课件共22页,创作于2023年2月本节小结:计数器是一种应用十分广泛的时序电路,除用于计数、分频外,还广

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论