大学电路与电子技术仿真与实践-吴霞-课件PPT
收藏
资源目录
压缩包内文档预览:
编号:21836269
类型:共享资源
大小:13.45MB
格式:ZIP
上传时间:2019-09-06
上传人:QQ24****1780
认证信息
个人认证
王**(实名认证)
浙江
IP属地:浙江
25
积分
- 关 键 词:
-
大学
电路
电子技术
仿真
实践
吴霞
课件
ppt
- 资源描述:
-
大学电路与电子技术仿真与实践-吴霞-课件PPT,大学,电路,电子技术,仿真,实践,吴霞,课件,ppt
- 内容简介:
-
实验3.7 时序逻辑电路设计,数字电子技术实验,一、实验目的,1.掌握时序逻辑电路的设计方法。,试用JK触发器74LS76与逻辑门电路实现一个模8的计数器,要求 (1)当控制端K=“1”时,实现模8加法计数器; (2)当控制端K=“0”时,实现模8减法计数器。,二、实验任务,2.掌握利用集成触发器与逻辑门电路设计时序逻辑电路的基本方法 。,1. 计算机及仿真软件Multisim10。,三、实验设备,四、实验原理及步骤,74LS76引脚图,2. 74LS76数字集成芯片、逻辑门、译码显示器。,异步置“0”端:,=“1”;,异步置“1”端:,=“0”;,74LS76JK触发器在CP下降沿时翻转,“1”时,“1”时,74LS76JK触发器功能表,在时序电路中任一时刻的稳态输出,不仅取决于当时的输入,还取决于电路原先的状态。,时序逻辑电路1的特点:,触发器与逻辑门实现时序逻辑电路的设计方法:,举例:,Q0n+1卡诺图,Q1n+1卡诺图,Q2n+1卡诺图,五、实验报告要求,2. 完成字型的正确变化过程的表格记录(CP接1Hz脉冲)。,1.根据上述原理自行设计通过译码显示器显示、实现模8加、减计数器的逻辑电路图,并根据设计程序,写出设计过程。,4.根据测试数据,得出结论。完成思考题。,3.用仿真软件仿真时可使用仪器库中的逻辑分析仪记录输入CP与 的波形(CP接1kHz脉冲)。,六、注意事项,用仿真分析软件仿真时,可选择译码器与显示
- 温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

人人文库网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。