毕业论文-利用IC芯片设计实用秒表电路.doc_第1页
毕业论文-利用IC芯片设计实用秒表电路.doc_第2页
毕业论文-利用IC芯片设计实用秒表电路.doc_第3页
毕业论文-利用IC芯片设计实用秒表电路.doc_第4页
毕业论文-利用IC芯片设计实用秒表电路.doc_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

四川信息职业技术学院 毕业设计说明书(论文) 设计(论文)题目: 利用 IC 芯片设计 实用秒表电路 专 业: 通信技术 班 级: 通技 06-2 学 号: 姓 名: 指导教师: 二 八年十二月三十日 四川信息职业技术学院毕业设计(论文)任务书四川信息职业技术学院毕业设计(论文)任务书 学 生 姓 名 班级 通技 06-2 专业通信技术 设计(或论文)题目利用 IC 芯片设计实用秒表电路 备 注 设计(论文)内容: (1)设计指标 设计一个能对从某一时刻到另一时刻的时间间隔进行计时的秒表; 要求所设计的秒表最小可以测定到 1/100s; 要求最大计数可计到 59.99s,当变为 60.00 的同时预置为 00.00; 要求秒表的计数输入有两种方式:一种是复位输入,一种是计数输入。 (2)设计要求 画出电路原理图(或仿真电路图) ; 元器件及参数选择。 进度安排: 第 5 周:任务下达,理解消化任务要求;初步设计方案确定; 第 6 周第 10 周:设计方案确定,分模块部分完成; 第 11 周:中期检查,查找问题,分析解决难点; 第 12 周第 15 周:分模块调试,整体电路调试,论文书写等; 第 16 周:答辩。 主要参考文献、资料(写清楚参考文献名称、作者、出版单位): 1 潘松,黄继业数字电路技术实用教程科学出版社,2006 2 马淑华,高原电子设计自动化北京邮电大学出版社,2006 审 批 意 见 教研室负责人: 年 月 日 备注:任务书由指导教师填写,一式二份。其中学生一份,指导教师一份。 四川信息职业技术学院毕业设计说明书 I 目 录 摘 要.1 第 1 章 绪论.2 第 2 章 方案设计.3 第 3 章 单元电路设计.4 3.1 脉冲源产生电路设计.4 3.1.1 石英晶体振荡电路.4 3.1.2 石英晶体并联谐振振荡器工作原理.4 3.2 脉冲源信号分频设计.5 3.2.1 同步十进制计数器 74LS160 介绍.5 3.2.2 利用 74LS160 计数器芯片实现分频的工作原理.6 3.3 计数器设计.7 3.4 复位、启动和停止控制电路设计.8 3.4.1 复位电路设计.8 3.4.2 R-S 锁存器工作原理 .8 3.4.3 利用 R-S 锁存器控制秒表的启动和停止.10 3.5 译码驱动显电路设计.10 3.5.1 显示译码器的选用.10 3.5.2 74LS49 译码器工作原理及功能 .11 3.5.3 显示器的选择.13 总 结.14 致 谢.15 参考文献.16 附 录 实用电子秒表电路原理图.17 四川信息职业技术学院毕业设计说明书 第 1 页 共 17 页 摘 要 20 世纪末,电子技术获得了飞速的发展,现代电子产品渗透到社会各个领域, 有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品 性能进一步提高,产品更新换代的节奏也越来越快。时间对人们来说总是那么宝贵, 秒表计时器常常用于体育竞赛及各种其他要求有精确时间的各领域中。秒表的数字 化给人们生产生活带来了极大的方便,而且大大地扩展了它的功能。因此,研究其 应用,有着非常现实的意义。此设计的实用秒表电路由启动/停止和复位电路、脉冲 源、分频器电路、计数电路、译码驱动和显示器组成,选用常见的 IC 芯片构成。 关键词 电子秒表;译码器;译码显示器 四川信息职业技术学院毕业设计说明书 第 2 页 共 17 页 第 1 章 绪论 随着社会的进步,电子技术的飞速发展,数字模拟电子技术、微电子技术也快 速发展使得大量集成芯片出现,集成 IC 芯片其微小的体积和极低的成本,广泛应用 于家用电器、仪器仪表、工业控制单元以及通信产品中,成为现代电子系统中最重 要的智能化工具。同时可以实现很多功能代替原来的模拟电路。这样利用集成芯片 和电子电路就可以很方便的进行设计,其中最典型、现在应用也很多的就是电子产 品的设计。电子秒表已为人们生活中必不可少的一种工具,尤其是在现在这个讲究 效率的年代,电子秒表更是在人类生产、生活、学习等多个领域得到广泛的应用。 在很多实际生活中,电子秒表不单是简单的计数,更多的是运用到控制系统中。诸 如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、 定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等实现自动化的精确 控制中。因此,研究电子秒表及扩大其应用,有着非常现实的意义。数字电子秒表 的设计方法有很多种,例如可以用专用的 IC 芯片配以显示电路及所需要的外围电路 组成电子秒表;也可以用中小规模的集成电路组成电子秒表;还可以利用单片机来 制作电子秒表。这些方法各有特点,其中利用 IC 芯片设计的电子秒表电路的具有稳 定度好,精度高,电路结构简单,元件芯片市场较易购买等特点。此次设计选用了 IC 芯片设计的实用秒表。 四川信息职业技术学院毕业设计说明书 第 3 页 共 17 页 第 2 章 方案设计 电子秒表电路由启动/停止电路、复位电路、时钟脉冲电路、分频器电路、计数 电路、译码驱动和显示器六部分组成。电子秒表的设计框图如图 2-1 所示。 图 2-1 设计框图 计数前,先按下复位开关,计数器清零。按下启动开关,开始计数。石英晶体 振荡器产生稳定的脉冲信号,作为电子秒表的时间基准,经过分频器分频输出标准 0.01s 时钟脉冲输入计数电路,计数器输出端接译码器输入端,译码器译码,译码完 成通过显示管显示。按下停止开关,在与非门的功能控制下,停止计数,完成一次 计数。复位清零完成后就可以开始新一轮的计数了。 四川信息职业技术学院毕业设计说明书 第 4 页 共 17 页 第 3 章 单元电路设计 3.1 脉冲源产生电路设计 3.1.1 石英晶体振荡电路 石英晶体振荡电路、LC 谐振电路、RC 谐振电路、555 定时器构成的多谐振荡器 等都可以产生脉冲信号,相比之下石英晶体具有振荡频率准确、电路结构简单、选 频特性极好、稳定度高等特点。结合设计要求选用了石英晶体振荡器产生脉冲源。 比较容易买到的石英振子的频率通常是在几百 KHz 到几 MHz 的范围,此次设计选 用了频率为 1MHz 的 HC6U 型石英振子。采用结构较简单的门电路构成的石英晶体 并联谐振振荡电路。 3.1.2 石英晶体并联谐振振荡器工作原理 石英晶体并联谐振振荡电路图如图 3-1 所示。 11 12 13 :4 1MHz 1M 47p 47p GND GND +5V 产生1MHz的脉冲 图 3-1 石英晶体并联谐振振荡电路图 图 3-1 石英晶体两端的电容通过接地并联,石英晶体与这两个电容构成一个并 联谐振电路,也是构成一个 型选频网络反馈通道(也称 型谐振电路) 。当电容的 损耗电阻大时,电路的 Q 值会下降,同时会使晶体的特性恶化,为避免这种情况, 四川信息职业技术学院毕业设计说明书 第 5 页 共 17 页 可以在与非门输出端与选频网络间串入一个电阻,这个电阻阻值为 1M左右,但 连接线要粗而短,这样可以减少产生损耗,而且还能防止混入干扰源而干扰了振荡 器的正常工作。信号通过石英晶体构成的 型谐振电路返回与非门的输入端,形成 反馈振荡。由此可见该电路的振荡频率是由 型谐振电路所决定的。当然,主要还 是石英晶体所决定。图 3-1 中选用的石英振子频率为 1MHz,这样就可以产生 1MHz 的脉冲源。 3.2 脉冲源信号分频设计 电路需要 100Hz 信号,而石英晶体振荡器电路产生的脉冲源为 1MHz,分频 1MHz 信号得到 100Hz 信号必须进行万分频。分频电路可由 D 触发器、锁相环电路、 计数器电路等构成,在本电路设计中采用同步十进制计数器 74LS160 构成万分频器, 以得到电路需要的频率信号。 3.2.1 同步十进制计数器 74LS160 介绍 74LS160 芯片管脚如图 3-2 所示。 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 74LS 160 图 3-2 74LS160 芯片管脚图 图 3-2 的 74LS160 芯片管脚中,P0、P1、P2、P3为输入端,Q0、Q1、Q2、Q3为 输出端,TC 为进位输出端,CLK 为时钟控制端,MR 为清零端,PE 为预置端, CEP、CET 为计数使能端。74LS160 计数器具有以下功能: 1异步清零功能 当 MR0 时,不管其他输人端的状态如何(包括时钟信号 CP) ,4 个触发器的 输出全为零。 四川信息职业技术学院毕业设计说明书 第 6 页 共 17 页 2同步并行预置数功能 在MR1 的条件下,当PE1 且有时钟脉冲CP的上升沿到来作用时, P0、P1、P2、P3输入端的数据将分别Q0、Q1、Q2、Q3被所接收。由于预置操作必须有 CP脉冲上升沿到来有效,故称为同步置数。 3保持功能 在 MR=PE1 的条件下,当 CET、CEP 不同时 1 时,不管有无 CP 脉冲作用, 计数器都将保持原有状态不变(停止计数)。 3.2.2 利用 74LS160 计数器芯片实现分频的工作原理 石英晶体振荡器提供的脉冲源为 1MHz,达不到秒表计数的精度。因此必须对 脉冲源信号进行分频,经计算要将 1MHz 脉冲信号变为 100Hz 的脉冲信号须进行 1/10000 的分频,在分频电路的选择上,可以用四片 74LS160 计数器芯片来实现。 具体连接电路如图 3-3 所示。由于只对信号分频不用计数,可以把四个输入端连接 出来一起接地,输出端不做处理,清零端(MR)和预置端(PE)接+5V(高电平)。通 过低位计数器的进位端 TC 控制高位 CEP、CET(控制端)即可实现分频。 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 U 4 7 4L S1 60 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 U 5 74L S1 60 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 U 6 74L S1 60 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 U 7 74L S1 60 VCC +5V V CC +5V V CC +5V V CC +5V G NDG NDG NDG ND V CC +5V 输入的1MHz脉冲 1/10分频1/100分频 1/1000分频1/10000分频 输出稳定100Hz脉冲 图 3-3 74LS160 构成万分频器电路 由于只对脉冲信号分频,所以没有必要对清零端进行强制复位;时钟控制端 (CLK)接输入的 1MHz 脉冲源,当 U4接收到输入的 1MHz 脉冲源,U4开始计数, 当 U4接收到第十个脉冲时,U4的 15 脚 TC(进位控制端)输出由低电平跳变为高 电平,U5的 CET、CEP(计数使能端)变为高电平,U5开始计数,再来一个脉冲 四川信息职业技术学院毕业设计说明书 第 7 页 共 17 页 U4又从“0001”开始新一轮的计数,计满 10 又向 U5进位,依次类推,U5计满 10 又向 U6进位,U6计满 10 又向 U7进位,从而完成万分频工作,得到电路需要的 100Hz 信号,通过 U7的 TC(进位端)输入计数部分。 3.3 计数器设计 计数器电路同样可以用同步十进制计数器 74LS160 芯片设计,由芯片 74LS160 计数器芯片构成的计数器电路如图 3-4 所示。 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 U 8 74L S160 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 U 9 74L S160 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 U 10 74LS 160 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 U 11 74LS 160 VCCVCC VCC VCCVCC +5V位位位位位位位 位位位位 1 2 3 U 16A 74LS 00 图3-4 计数设计电路图 在图中把 U8、U9、U10、U11的四个输入端接地,四个计数器的输出端 Q0、Q1、Q2、Q3分别接四个译码器的输入端 A、B、C、D,四个计数器的清零端 (MR)接复位开关的“1”电平端,预置端(PE)固定在高电平(+5V) 。四个计数器 的时钟控制端(CLK)接输入的 100Hz 脉冲源,四个计数器芯片同时处于工作状态, 按下启动开关,100Hz 脉冲源从 U8的 CLK(时钟控制端)输入,U8芯片作为低位, 当低位计数器计数状态从 0 到 9 时,TC=0,高位计数器的 CET=CEP=0,处于保持 状态,高位计数器不能进行计数;当低位计数器计数到 9 状态(即 P0P1P2P3=1001) 时,第十个 CP 脉冲到来时,U8计数器输出由“1001”变为“0000”同时 TC 端向 高位计数器进位,高位计数器的 CEP=CET=1,处于计数状态,允许计数,使高位计 数器加 1。也就是说,低位计数器每一个计数循环(10 个状态)中,TC 端只有在最 后一个状态发出一个进位控制信号,才开启高位计数器进行计数。本次进位完毕后, 低位计数器自动归 0,同时 U8的 TC=0,使高位计数器的 CEP=CET=0,封锁了高位 四川信息职业技术学院毕业设计说明书 第 8 页 共 17 页 计数器的 CLK 端,即使有 CP 脉冲,高位计数器也不计数。从而使得低位计数器每 一个计数循环完成后,允许高位计数器计数 1,达到进位计数的目的。当按下停止 开关 S2,与非门 U3关闭,时钟源信号无法通过,停止计数。U11是 10s 位计数器, 它的 Q1、Q3端接与非门 U16的输入端,与非门 U16输出端接四个计数器清零端即可 实现计数到 59 秒 99 的同时自动跳到 00 秒 00。计数前,先按下复位开关 S3,四个 计数器全部清零。 3.4 复位、启动和停止控制电路设计 3.4.1 复位电路设计 在记数前要对秒表先进行清零处理。该秒表设计的复位开关如图 3-5 所示。 10K V CC S3 位位位位 位位位位位位 位位位位位位 位位位位位位 位位位位位位 图 3-5 复位开关电路图 复位开关的一端接“+5V”的电源提供“1”电平,一端接地提供“0”电平。 四个计数器的清零端接复位开关的“1”电平端。计数前,按下复位开关,这时复位 开关送出“0”电平到计数器的清零端,计数器清零。 3.4.2 R-S 锁存器工作原理 R-S 锁存器如图 3-6 所示。 四川信息职业技术学院毕业设计说明书 第 9 页 共 17 页 1 2 3 A 74 LS 00 1 2 3 A 74 LS 00 图 3-6 R-S 锁存器电路图 图 3-6 中、为 R-S 锁存器的两个输入端,低电平有效;Q 和为两个互 D R D SQ 补的输出,从图上不难看出,当、为高电平时输出状态不发生变化,而仅当 D R D S 其中一个输入为低电平时,输出才发生变化,R-S 锁存器的工作过程,可分四种情 况加以讨论: 1=0,=0;从电路上可以看出,当=0,=0 时,Q=1,而锁存 D R D S D R D SQ 的 Q、是两个互补的输出,而现在两个输出相等,这是不允许的,故这种情况对Q 于锁存器来讲是不允许的,故通常称其为不允许的状态。 2=0,=1;由于=1,故 Q 的状态取决于的状态,而由于=0, D R D S D SQ D R =1,故 Q=0,所以说当=0,=1 时触发器被置 0,故称为置 0 状态;Q D R D S 3=1,=0;这跟上一种情况正好相反,其 Q=1,=0,即触发器被置 D R D SQ 1,故称为置数状态。 4=1,=1;由于 R-S 的输入为低电平有效,而现在两个输入皆为高电平, D R D S 故其输出状态保持不变,称为保持状态。功能归纳如下表 1 所示。 表 1 R-S 锁存器功能表 D R D S QnQn+1说明 000X 001X 不允许状态 0100 0110 触发器置 0 四川信息职业技术学院毕业设计说明书 第 10 页 共 17 页 1001 1011 触发器置 1 1100 1111 触发器保持原状态不变 3.4.3 利用 R-S 锁存器控制秒表的启动和停止 秒表的启动和停止电路如图 3-6 所示。 1 2 3 U1A U1 4 5 6 B U2 S1 S2 GND GND 10k 10k VCC +5V 8 9 10 C U3 启动开关 停止开关 送来的脉冲 加入计数器的脉冲 图 3-6 启动和停止控制电路图 由图 3-6 可看出,启动和停止开关间接入了“+5V”电源提供“1”电平。当按 下启动开关 S1时,即=0,=1,由 R-S 锁存器功能表可知,将从锁存器输出一个 D R D S “1”电平,与非门 U3被打开门,此时 100Hz 脉冲信号通过 U3作为计数脉冲加于 计数部分的 1/100s 计数器的时钟端 CLK,开始计数。想要停止计数,只需按下停止 开关 S2,由于停止开关的一端接 R-S 锁存器,一端接地,所以当按下 S2时,即 D S =1,=0,由 R-S 锁存器功能表得知,锁存器将送出一个“0”的电平,来的 D R D S “0”低电平信号使 U3门闭合,100Hz 脉冲信号无法加于计数器部分,从而达到停 止计数的控制。复位清零完成后就可以开始新一轮的计数了。 3.5 译码驱动显电路设计 3.5.1 显示译码器的选用 在数字系统中,常常需要将运算结果用人们习惯的十进制显示出来,这就要用 四川信息职业技术学院毕业设计说明书 第 11 页 共 17 页 到显示译码器。显示译码器主要用来驱动各种显示器件,如 LED、LCD 等,从而将 二进制代码表示的数字、文字、符号“翻译”成人们习惯的形式,直观地显示出来。 目前用于显示电路的中规模译码器种类很多,其中用得较多的是七段显示译码 器。译码器的输出分低电平有效和高电平有效两种。例如译码器芯片 74LS46、74LS47 为低电平有效,可用于驱动共阳极的 LED 显示器; 74LS48、74LS49、CD4511 为高电平有效,可用于驱动共阴极 LED 显示器。74LS49 译码器芯片较常用,对应选用的 LED 显示器容易购买,此次设计选用了 74LS49 译 码器。 3.5.2 74LS49 译码器工作原理及功能 74LS49 译码器芯片管脚图如图 3-7 所示。 图 3-7 74LS49 的管脚图 图 3-7 中译码输入端:A、B、C、D,为 8421BCD 码; 七段代码输出端:a、b、c、d、e、f、g,某段输出为高电平时该段点亮,用以 驱动高电平有效的七段显示 LED 数码管; 灭灯控制端:IB,当 IB=1 时,译码器处于正常译码工作状态;若 IB=0,不管 A、B、C、D 输入什么信号,译码器各输出端均为低电平,处于灭灯状态。 具体实现功能见表 2 所示。 四川信息职业技术学院毕业设计说明书 第 12 页 共 17 页 表 2 74LS49 功能真值表 输入输出 IBA 采用 74LS49 驱动共阴型 LED 数码管的译码电路如图 3-8 所示。 四川信息职业技术学院毕业设计说明书 第 13 页 共 17 页 图 3-8 74LS49 驱动共阴型 LED 数码管连接电路图 工作过程:74LS49 译码器的输入端 A、B、C、D 分别接计数器输出端的 Q0、Q1、Q2、Q3,74LS49 译码器的输出端“a、b、c、d、e、f、g”接数码管的输入端, 灭灯控制端接“+5V”电源保证译码器处于正常译码工作状态,若计数端输入译码器 输入端的状态为“0000”,对照表 2 输出译码后将输出对应的“1111111” 七段显示码 送到七段显示器显示出“0”。 3.5.3 显示器的选择 显示器件有很多种,如 LED、LCD 数码管等,目前使用较多的是 LED 七段显 示器数码管,LED 七段显示数码管分共阴极和共阳极两种形式,本设计译码驱动部 分选用了 74LS49 译码器,由于 74LS49 译码驱动器输出是高电平有效,配接的显示 数码管须采用共阴极接法,所以选用了共阴极型 LED 七段显示数码器。使用时,公 阴极接地,7 个阳极“a、b、c、d、e、f、g”由相应的译码器 74LS49 的输出端 “a、b、c、d、e、f、g”来驱动,接入+5V 的电源为显示器供电。图 3-9 为 8421BCD 码对应的显示。 四川信息职业技术学院毕业设计说明书 第 14 页 共 17 页 图 3-9 8421BCD 码对应的显示 计数时译码器输出的二进制代码送进显示管后,显示管就可以对应地显示出直 观的十进制数记录。 四川信息职业技术学院毕业设计说明书 第 15 页 共 17 页 总 结 本次的设计以 IC 芯片为核心,基于数字电子线路的电子秒表设计,通过仿真完 成了任务书所要求的:能从某一时刻到另一时刻的时间间隔进行计时;秒表的精度 达到 0.01s。最大计数可计到 59.99s,当变为 60.00 的同时预置为 00.00;秒表的 计数输入有两种方式:一种是复位输入,一种是计数输入。通过本次设计,我从中 了解到了很多电子产品设计都是基于 IC 芯片的,其运用范围很广泛。以前学习数字 电子线路只知道一些芯片的简单介绍和功能,但不知道它们在现实生活中的具体应 用。这次的毕业设计加深了我的基础知识,更锻炼了思维和设计的能力,使我更好 的了解了常见芯片的用途及设计各种产品的过程。通过这次短暂的毕业设计,不仅 提高了我的理论水平,还真正做到学有所用。在其过程中我遇到了一些困难,但我 没有半途而废,没有灰心丧气,克服了其中的困难,最终完成了设计。这次毕业设 计的经历使我终身受益,我感受到做设计是要用心去做的一件事情,是真正的自己 学习的过程和研究的过程,没有学习就不可能有研究的能力,没有自己的研究,就 不会有所突破。在此要感谢我的指导老师,本次设计每个细节都离不开您的细心指 导,是您严谨细致,是您循循善诱的教导给予我无尽启迪,我才得以顺利完成此次 设计。 四川信息职业技术学院毕业设计说明书 第 16 页 共 17 页 致 谢 在设计完成之际,我要特别感谢我的指导老师弥锐老师的热情关怀和悉心指导。 在我撰写论文的过程中,弥锐老师倾注了大量的心血和汗水,无论是在设计的选题、 构思和资料的收集方面,还是在设计的研究方法以及成文定稿方面,我都得到了弥 老师悉心细致的教诲和无私的帮助,特别是她广博的学识、深厚的学术素养、严谨 的治学精神和一丝不苟的工作作风使我终生受益,在此表示真诚地感谢和深深的谢 意。 在论文的写作过程中,也得到了许多同学的宝贵建议,同时还到许多在工作过程中 许多同事的支持和帮助,在此一并致以诚挚的谢意。 感谢所有关心、支持、帮助过我的良师益友。 最后,向在百忙中抽出时间对本文进行评审并提出宝贵意见的各位领导表示衷 心地感谢! 四川信息职业技术学院毕业设计说明书 第 17 页 共 17 页 参考文献 1潘松,黄继业数字电路技术实用教程北京:科学出版社,2006 2马淑华,高原电子设计自动化北京:北京邮电大学出版社,2006 3卢毅,杨杰数字电路设计成都:电子科技大学出版社,2001 5胡汉才电子设计技术北京:清华大学出版社,2003 6许瑛琪数字电路设计实例北京:清华大学出版社,2002 7陆坤电子设计技术成都:电子科技大学出版社,1998 8李红青,孙晓民电子产品设计实用技术北京:航空航天大学出版社,2002 9许瑛琪电子设计实例北京:清华大学出版社,2002 10董凤毕业设计指导西安:西安电子科技大学出版社,2005 四川信息职业技术学院毕业设计说明书 第 18 页 共 17 页 附 录 实用电子秒表电路原理图 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 U 874LS 160 8 9 10 C U 3 1 2 3 A U 1 11 12 13 D U 0 4 5 6 U 1B U 2 Y 1 C RY ST AL R 2 10K R 410M R 3 10K R 1 10K R 5300 R 10300 R 18300 R 8 300 R 9 300 R 11300 R 15300 R 16 300 R 17300 R 12300 R 13300 R 14300R 21300 R 19300 R 20300 R 25300 R 24300 R 23300 R 22300 R 6 300 R 7 300 B 1 C 2 BI 3 A 4 D 5 a 11 b 10 c 9 d 8 e 6 f 13 g 12 U 12 74LS 49 B 1 C 2 BI 3 A 4 D 5 a 11 b 10 c 9 d 8 e 6 f 13 g 12 74LS 49 U 13 B 1 C 2 BI 3 A 4 D 5 a 11 b 10 c 9 d 8 e 6 f 13 g 12 U 14 74LS 160 B 1 C 2 BI 3 A 4 D 5 a 11 b 10 c 9 d 8 e 6 f 13 g 12 U 15 74LS 160 R 27300 R 26300 R 28300 R 32300 R 29300 R 30300 R 31300 P0 3 P1 4 P2 5 P3 6 Q0 14 Q1 13 Q2 12 Q3 11 TC 15 CEP 7 CET 10 CLK 2 PE 9 MR 1 U 974LS 160 P0 3

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论