资源目录
压缩包内文档预览:
编号:512692
类型:共享资源
大小:7.44MB
格式:ZIP
上传时间:2015-11-11
上传人:QQ28****1120
认证信息
个人认证
孙**(实名认证)
辽宁
IP属地:辽宁
6
积分
- 关 键 词:
-
毕业设计
- 资源描述:
-
4位CMOS流水线ADC的设计,毕业设计
- 内容简介:
-
重庆大学本科学生毕业设计 (论文)附件 附件 A: 任务书 A 1 附件 A: 毕业设计(论文)任务书 设计(论文)中文题目 : 4 位 CMOS 流水线 ADC 的设计 设计(论文)的主要内容与要求: 本课题要求基于 CMOS 工艺设计一个 4 位流水线 ADC, 论文 的主要内 及要求 如下: ( 1) 要求设计的 4 位流水线 ADC 的性能指标如下: 分辨率 : 4位 ; 5V单电源供电 , 功耗 50 mW; 单端或者差分输入,输入信号峰值为 2V; 5V输出逻辑 ; 采样速率为 20MSPS; ( 2) 根据以上要求需要完成的任务及内容如下: 根据所给定的性能指标设计 出 4位流水线 ADC 各部分电路和整体电路原理图; 利用 ORCAD 对 4 位流水线 ADC 的各部分和整体电路进行模拟,给出仿真 结果; 对整体电路进行优化 设计 ,确定 整体电路图 ; 利用 L-EDIT 进行版图设计,给出版图后仿真结果。 ( 3)学生前期需要准备的工作如下: 掌握 CMOS 模拟和数字集成电路的分析与设计; 熟练掌握 4 位流水线 ADC 的内部电路结构、工作原理、性能指标等; 查 阅 相关资料和文献了解 4 位流水线 ADC 的设计流程; 学会熟练使用 ORCAD、 L-EDIT 等辅助设计软件的使用; 查阅相关资料和文献 确定初步设计方案 和 撰写 开题报告 。 进 度 安 排 序号 设计(论文)工作 内容 时间 (起止周数) 1 英文翻译、查阅资料、文献综述和开题报告 第 1 周至第 3 周 2 确定初步设计方案 第 4 周至第 5 周 3 各部分电路的设计、模拟 第 6 周至第 8 周 4 整体电路设计、模拟 第 9 周至第 11 周 5 版图的设计、后仿真 第 12 周至第 14 周 nts重庆大学本科学生毕业设计 (论文)附件 附件 A: 任务书 A 2 6 撰写论文 、准备答辩材料 第 15 周至第 16 周 7 答辩 第 15 周至第 16 周 主要参考文献: 1 吴建辉 . CMOS模拟集成电路分析与设计 M. 北京 : 电子工业出版社 , 2004. 2 美 R.Jacob Backer, Harry W. Li, David E. Boyce. 陈中建等译 .CMOS电路设计 布局与仿真 M. 北京 : 机械工业出版社 , 2006. 3 美 毕查德 拉扎维 . 模拟 CMOS集成电路设计 M. 西安 : 西安交通大学出版社 , 2003. 4 孙润等 . TANNER集成电路设计教程 M. 北京 : 北京希望 电子出版社 , 2002. 5 贾新章等 . OrCAD/PSpice9实用教程 M. 西安 : 西安 电子科技大学出版社 , 2004. 6 陈霞 . 12位 50Msps流水线 A/D转换器的研究与设计 D. 西安 : 西安电子科技大学 , 2007. 7 胡小波 . 12位 40兆采样频率流水线结构模数转换器 D. 武汉 : 华中科技大学 , 2004. 8 陈美娜等 . 用于 10位 100MS/s流水线 A/D转换器的采样保持电路 J. 微电子学 , 2007, 37( 1) : 89-100. 9 Mutsuo Daito, Hirofumi Matsui, Masaya Ueda, and Kunihiko Iizuka. A 14-bit 20-MS/s Pipelined ADCWith Digital Distortion CalibrationJ. IEEE journal of Solid-State Circuits, 2006, 41(11): 2417-2423. 10 Hsin-Shu Chen, Bang-Sup Song, Kantilal Bacrania. A 14-b 20 M samples/s CMOS pipelined ADCJ. IEEE journal of Solid-State Circuits, 2001, 36(6): 997-1001. 11 Y. Chiu, P. R. Gray, B. Nikolic. A 14-b 12-MS/s CMOS pipeline ADC with over 100-dB SFDRJ. IEEE journal of Solid-State Circuits, 2004, 39(12): 2139 - 2151. 12 Sang-Min Yoo, Jong-Bum Park, Seung-Hoon Lee etc. A 2.5-V 10-b 120-MSample/s CMOS pipelined ADC based on merged-capacitor switching J. IEEE Transactions on Circuits and Systems II: Express Briefs, 2004, 51(5): 269 - 275. 13 Reza Lotfi, Mohammad Taherzadeh-Sani, Omid Shoaei. A 12-BIT 40MSPS 3.3-V 56-mW PIPELINED A/D CONVERETER IN 0.25-um CMOS J. IEEE journal of Solid-State Circuits, 2004: 69-72. 指导教师签字: 年 月 日 系 (
- 温馨提示:
1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
2: 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
3.本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

人人文库网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。