实验六Verilog设计分频器计数器电路_第1页
实验六Verilog设计分频器计数器电路_第2页
实验六Verilog设计分频器计数器电路_第3页
实验六Verilog设计分频器计数器电路_第4页
实验六Verilog设计分频器计数器电路_第5页
已阅读5页,还剩20页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验六Verilog设计分频器/计数器电路一、 实验目的1 进一步掌握最基本时序电路的实现方法;2 学习分频器/计数器时序电路程序的编写方法;3 进一步学习同步和异步时序电路程序的编写方法。二、 实验内容1、用Verilog设计一个10分频的分频器,要求输入为clock(上升沿有效),reset(低电平复位),输出clockout为5个clock周期的低电平,5个clock周期的高电平),文件命名为fenpinqi10.v。2、用Verilog设计一异步清零的十进制加法计数器,要求输入为时钟端CLK(上升沿)和异步清除端CLR(高电平复位),输出为进位端C和4位计数输出端Q,文件命名为cout

2、er10.v。    3、用Verilog设计8位同步二进制加减法计数器,输入为时钟端CLK(上升沿有效)和异步清除端CLR(低电平有效),加减控制端UPDOWN,当UPDOWN为1时执行加法计数,为0时执行减法计数;输出为进位端C和8位计数输出端Q,文件命名为couter8.v。4、用VERILOG设计一可变模数计数器,设计要求:令输入信号M1和M0控制计数模,当M1M0=00时为模18加法计数器;M1M0=01时为模4加法计数器;当M1M0=10时为模12加法计数器;M1M0=11时为模6加法计数器,输入clk上升沿有效,文件命名为mcout5.v。5、VerilogH

3、DL设计有时钟时能的两位十进制计数器,有时钟使能的两位十进制计数器的元件符号如图所示,CLK是时钟输入端,上升沿有效;ENA是时钟使能控制输入端,高电平有效,当ENA=1时,时钟CLK才能输入;CLR是复位输入端,高电平有效,异步清零;Q3.0是计数器低4位状态输出端,Q7.0是高4位状态输出端;COUT是进位输出端。  三、 实验步骤:第一个实验:1、打开QuartusII,新建一个工程f_fenpinq10yjq2、新建一个Verilog HDL 文件 3、输入程序:module fenpinqi10(clk,reset,clkout);input clk,reset;

4、output clkout;reg clkout;reg2:0 cnt;always (posedge clk , negedge reset)begin if(!reset) begin clkout<=0;cnt<=0;end else if(cnt=4) begin cnt<=0;clkout<=clkout;end else cnt<=cnt+1;endendmodule4、设置顶层实体名(点settings>general >下拉选fenpinqi10)5、编译6、执行file>Create/Update>Create Symbo

5、l Files for Current Flie为VHDI设计文件生成原件符号 7、建立波形文件8、导入引脚9、仿真结果如下: 总结:仿真结果与实验一的题意相符,所以仿真正确。第二个实验:1、打开QuartusII,新建一个工程couter10yjq2、新建一个Verilog HDL文件输入文件couter10yjq.v3、输入程序module couter10 (CLK,CLR,C,Q);input CLK,CLR;output C;output3:0 Q;reg C=0;reg3:0Q=0;always(posedge CLK ) begin if (CLR=1) begin Q

6、<=0;C<=0; end else begin Q<=Q+1; end if(Q=9) begin C<=C;Q<=0; endendendmodule4、设置顶层文件(点settings>general >下拉选couter10)5、编译6、执行file>Create/Update>Create Symbol Files for Current Flie为VHDI设计文件生成原件符号 7、建立波形文件8、导入引脚9、仿真结果如下:总结:仿真结果与题意相符,故仿真正确。第三个实验1、打开QuartusII,新建一个工程couter8yjq

7、2、新建一个Verilog HDL文件输入文件couter8yjq.v3、输入程序module couter8 (CLK,CLR,UPDOWN,C,Q);input CLK,CLR,UPDOWN;output C;output7:0Q;reg C;reg7:0Q;always(posedge CLK)beginif (CLR=0) begin C<=0;Q<=0; endelse if (UPDOWN=1) begin if (Q='b1111111) begin Q<=0;C<=C; end else Q<=Q+1; end else begi

8、n if (Q='b0000000) begin Q<='b1111111;C<=C; end else Q<=Q-1; endend endmodule4、设置顶层文件(点settings>general >下拉选couter8)5、编译6、执行file>Create/Update>Create Symbol Files for Current Flie为VHDI设计文件生成原件符号 7、建立波形文件8、导入引脚9、仿真总结:仿真结果与题意相符,故仿真正确。第四个实验1、打开QuartusII,新建一个工程mcout5yjq2、新建一

9、个Verilog HDL文件输入文件mcout5yjq.v3、输入程序module mcout5 (M1,M0,CLK,out,c,CLR);input M1,M0,CLK,CLR;output c;output5:0out;reg c;reg5:0M;reg5:0N;reg5:0out;always(posedge CLK or posedge CLR)begin if (CLR) begin out<=0;N<=0; end else begin N<=M; case(M1,M0) 'b00: M<=18; 'b01: M<=4; &

10、#39;b10: M<=12; 'b11: M<=6; endcase if(N=M) begin if(out=M) begin out<=0;c<=c; end else begin out<=out+1; end end else begin out<=0;c<=0; end endendendmodule4、设置顶层文件(点settings>general >下拉选mcout5)5、编译6、执行file>Create/Update>Create Symbol Files for Current Flie为VHDI

11、设计文件生成原件符号 7、建立波形文件8、导入引脚9、仿真总结:仿真结果与题意相符,故仿真正确。第五个实验1、打开QuartusII,新建一个工程counter2_10yjq2、新建一个Verilog HDL文件输入文件counter2_10yjq.v3、输入程序module counter2_10 (clk,clr,ena,cout,ql,qh);input clk,clr,ena;output cout;output3:0 ql,qh;reg3:0qh,ql;reg cout;always (posedge clk or posedge clr)begin if(clr) begin qh<=0; ql<=0; cout<=0; end else if(ena) begin ql<=ql+1; if(ql='b1010) begin ql<=0;qh<=qh+1; if(qh='b1010) begin qh<=0; cout<=cout; end end end

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论