实验五(1)计数器及应用_第1页
实验五(1)计数器及应用_第2页
实验五(1)计数器及应用_第3页
实验五(1)计数器及应用_第4页
实验五(1)计数器及应用_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验五实验五(1 1)计数器及应用计数器及应用 一、实验目的:一、实验目的: 1.熟悉集成计数器的功能; 2.掌握二进制计数器和十进制计数器的工作原理 和使用方法; 3.掌握任意进制计数器的设计方法。二、设计任务与要求二、设计任务与要求 1. 1.基本内容基本内容设计一个八进制加法计数器,要求用置数法。设计一个八进制加法计数器,要求用置数法。设计一个十二进制加法计数器,要求用复位法。设计一个十二进制加法计数器,要求用复位法。设计一个六十进制加法计数器。设计一个六十进制加法计数器。2.2.扩展内容(二选一)扩展内容(二选一) (a a)设计一个(设计一个(60+60+实验台号)进制的计数器。实验

2、台号)进制的计数器。 (b) (b)利用利用74LS16174LS161和逻辑门设计一个可控计数器。和逻辑门设计一个可控计数器。 当外接开关当外接开关C=1C=1时,实现八进制;当外接开关时,实现八进制;当外接开关C=0C=0时,时, 实现四进制。(计数器从实现四进制。(计数器从0 0开始计数)。开始计数)。 允许 置入串行进位输出12345678910111213141516VccQ3Q2Q1Q0CPTP GNDD3D2D1D0CrLD清除数据输入允许输出74LS161输入输出Qn时钟清除置数PTXLXXX清除HLXX置数HHHH计数XHHLX不计数XHHXL不计数1.1.7474LS161

3、LS161管脚及功能测试管脚及功能测试见实验指导书见实验指导书P79三、实验原理三、实验原理2.用置数法、复位法设计任意进制计数器三、实验原理三、实验原理三、实验原理三、实验原理 3. 六十进制计数、译码和显示电路的方框图六十进制计数、译码和显示电路的方框图如图所示(参考实验教程如图所示(参考实验教程P80)P80)。译码器六进制计数器十进制计数器译码器Q4 Q3 Q2 Q1CPQ4 Q3 Q2 Q1四、实验内容与步骤四、实验内容与步骤1.在实验箱上验证所设计的八进制加法计数器,并画出电路原理图。2.在实验箱上验证所设计的十二进制加法计数器,并画出电路原理图。3. 在实验箱上验证所设计的六十进

4、制加法计数器,并画出电路原理图。 4.按扩展设计任务与要求设计的电路,用Multisim 7进行仿真,分析仿真结果。在实验仪上安装电路,检查接线无误之后接通电源。用单次冲作CP,观察输出状态。五、实验仪器、设备与器件五、实验仪器、设备与器件 1 1. .电子实验箱。电子实验箱。 2. 2.集成电路:集成电路: 74LS16174LS161(2 2),), 74LS00 , 74LS30 74LS00 , 74LS30 等。等。 六、实验注意事项六、实验注意事项 1. 1.输入脉冲要用单次脉冲。输入脉冲要用单次脉冲。 2. 2.计数器输出应接到共阴数码管上。计数器输出应接到共阴数码管上。 3. 3.要注意竞争冒险的产生。要注意竞争冒险的产生。 4. 4.要区分同步置数和异步清零的时序关系。要区分同步置数和异步清零的时序关系。七、实验报告与要求七、实验报告与要求 1.1.写出实验内容与步骤,画出逻辑图。写出实验内容与步骤,画出逻辑图。 2. 2.记录测得的数据,整理实验记录。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论