计算机组成大复习1_第1页
计算机组成大复习1_第2页
计算机组成大复习1_第3页
计算机组成大复习1_第4页
计算机组成大复习1_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、计算机组成原理复习题(一)姓名: 学号: 一、选择题: 1、某基本存储元是一个触发器电路,它能 。 A存放一位二进制信息位B存放一个机器字C存放一个字节D存放两个字节2、计算机的存储器采用分级存储体系的目的是 。A便于读写数据 B减小机箱的体积C便于系统升级 D解决存储容量、价格与存取速度间的矛盾3、在主存和CPU之间增加Cache的目的是 。A扩大主存的容量 B增加CPU中通用寄存器的数量C解决CPU和主存之间的速度匹配 D代替CPU中的寄存器工作4、计算机的存储器采用分级存储体系的目的是 。A便于读写数据 B减小机箱的体积C便于系统升级 D解决存储容量、价格与存取速度间的矛盾5、在Cach

2、e的地址映射中,若主存中的任意一块均可映射到Cache内的任意一快的位置上,则这种方法称为 。A全相联映射 B直接映射 C组相联映射 D混合映射6、常用的虚拟存储器由 两级存储器组成,其中辅存是大容量的磁表面存储器。A主存辅存B快存主存 C快存辅存D通用寄存器主存7、一个存储器的容量假定为MN位,若要使用lk位的芯片(lM,kN )需要在字和位向同时扩展,此时共需要 个存储器芯片。 AMNB. ( M/l) (N/k)C. ( l/M) (N/k)D. M/l k/N8、存储周期是指 。A存储器的读出周期B存储器的写入周期C存储器进行写操作所允许的最短时间间隔D存储器进行连续两次启动该存储器所

3、需的最短时间间隔 9、虚拟存储器中,程序正在执行时,由 完成地址映射A编译系统B装入程序 C操作系统 D专用程序10、指令系统中采用不同寻址方式的目的主要是 。 A. 实现程序控制和快速查找存储器地址B. 可以直接访问主存和外存 C. 缩短指令长度,扩大寻址空间,提高编程灵活性D. 降低指令译码难度11、指令周期是指 。ACPU从主存取出一条指令的时间BCPU执行一条指令的时间C时钟周期D. CPU从主存取出一条指令的时间加上执行这条指令的时间12、 指令的地址字段中指定的不是存储器的有效地址,而是寄存器编号。A. 直接寻址方式 B. 寄存器寻址方式C. 寄存器间接寻址方式D. 量寻址方式13

4、、指令中至少应当包括 。 A. 操作码B. 地址码C. 操作码和地址码D. 若干个014、在指令格式设计中,采用扩展操作码的目的是 。 A. 增加指令长度B. 增加地址码数量C. 增加指令数量D. 增加寻址空间15、对于两个操作数指令,指令中只给出一个操作数地址a,另一个以隐含方式给出,称为 。 A. 三地址指令B. 二地址指令C. 一地址指令D. 零地址指令 16、 存放操作数的实际地址称为 。 A. 形式地址B. 有效地址C. 立即数D. 操作数 17、在CPU中跟踪指令后继地址的寄存器是 。A主存地址寄存器MAR B程序计数器PC C指令寄存器IRD状态条件寄存器SR18、在CPU中,暂

5、存指令的寄存器是 。A 数据寄存器DR B程序计数器PC C状态条件寄存器SR D指令寄存器IR19、在采用微程序控制器的计算机中, A一条微指令由若干条机器指令组成 B每条机器指令由一条微指令来执行C一段机器指令组成的程序可由一条微指令来执行D每条机器指令由一段用微指令编成的微程序来执行20、微程序放在 中。A指令寄存器IRBRAMC控制存储器CM D内存21、在微机系统中,主机与高速硬盘进行数据交换一般用 方式。A程序中断控制BDMAC程序直接控制D通道方式22、水平型微指令与垂直型微指令相比, 。A水平型微指令的并行操作能力更弱B垂直型微指令的灵活性更高C水平型微指令执行一条指令的时间短

6、D水平型微指令的效率较低23、下列I/O控制方式中,主要由程序实现的是 。APPU(外围处理机)B中断方式CDMA方式D通道方式24、DMA是在 之间建立的直接数据通路。A CPU与外设 B主存与外设 C外设与外设 DCPU与主存25、在采用 情况下,只有外设接口准备好,CPU才能执行I/O指令,否则CPU就等待。 A 程序查询方式 B程序中断方式 CDMA方式 D独立请求方式 26、通道是特殊的处理器,它有自己的 ,故并行工作能力较强。A运算器 B存储器 C指令和程序 D以上均有27、微指令格式分成水平型和垂直型,前者的位数 ,用它编写的微程序 。 A较少B较多C较长D较短28、中断向量就是

7、指_ _,中断系统是由 实现的(1) A. 子程序入口地址 B. 中断服务例行程序入口地址C. 中断服务例行程序入口地址的指示器D. 中断返回地址(2) A 硬件 B 软件 C 软、硬件结合 D 固件29、CPU响应可屏蔽中断的条件是 (1) ,CPU响应中断自动完成 (2) 等操作。若要求中断嵌套,则在中断服务程序中应 (3) 。 (1)A中断源有中断请求信号 BCPU 开放中断 CB且执行现行指令结束 DA且C (2)A关中断 BA且保护状态标志和断点地址 CB且获得中断服务程序入口地址 DC且保护现场(3)A保护现场 B关中断 C执行中断处理程序 D在执行中断服务之前开中断(3)A保护现

8、场 B关中断 C执行中断处理程序 D在执行中断服务之前开中断30、硬连线逻辑方式构成的控制器也叫 (1) ,它是一种 (2) 。(1)A组合逻辑型控制器B微程序控制器C存储逻辑型控制器D运算器(2)A用微程序技术设计的控制器B由门电路和触发器构成的复杂树形网络所形成的逻辑电路C用存储逻辑技术设计的控制器D用微程序技术和存储逻辑技术设计的控制器31、微指令可由一系列 (1) 组成,微指令构成的一段程序称为 (2) 。(1) A二进制代码 B操作码 C微命令 D微操作(2) A机器程序 B机器指令 C汇编程序 D微程序二、填空题1、微程序控制器的核心部件是 ,它一般用 构成。2、运算器中的主要组成

9、部件是 ,控制器中的主要组成部件是 。3、一条机器指令的执行可与一段微指令构成的 相对应,微指令可由一系列 组成。4、微程序入口地址是根据机器指令的 产生的,下一条微指令的微地址包含在当前微指令代码中的 中。 5、在程序执行过程中,控制器控制计算机的运行总是处于 、分析指令和 的循环之中。6、CPU中保存当前正在执行的指令的寄存器为 ,保存下一条指令地址的寄存器为 。7、计算机与外部设备实现数据传送,可采用三类方式: 、 和 等。8、外围设备要通过 才能和主机交换数据,这个部件的作用是 、 等 。9、通道是一个特殊功能的 ,它有自己的 专门负责数据输入输出的传送控制,CPU只负责 的功能。10

10、、DMA的含义是 ,它是一种不需要 干预 和 介入控制的数据传送方式。11、任何指令的第一个周期一定是 。12、一台计算机的所有指令的集合称为该计算机的 。13、CPU从主存取出一条指令并执行该指令的时间叫 , 它常用若干个 来表示,而后者又包含若干个 。14、指令格式是指令用 表示的结构形式,它由 和 组成。 15、处理器访问 时使用的存储器地址称为 ,或简称为实地址。16、Cache的工作原理是基于 ,通常由 存储器实现。17、用4K4位的RAM芯片,构成64KB的存储系统,需要 RAM芯片,若地址线为20位,采用部分译码方式,片外地址译码最少需要 根地址线。、18、用5124位的RAM芯

11、片,构成16KB的存储系统,需要 RAM芯片,若地址线为20位,采用部分译码方式,片外地址译码最少需要 根地址线。三、计算题1、给出x和y的二进制值,用补码加减法计算x+y和x-y(写出结果的二进制表示和十进制表示),并指出结果是否溢出以及溢出的类型(建议采用变形补码什算) (1) x=0.10111 y=0.11011 (2)X=-1111111 Y=-1101101 2、写出下列数据的浮点数表示,基数为2,设阶码为5位(含1位阶符),尾数为11位(含1位尾符),要求尾数用补码,阶码用移码。(1) 12510 (2) 0.0013810 (3) -1101012 3、一个具有8KB直接映象C

12、ache的32位计算机系统,主存容量为32MB,假定该Cache中块的大小为4个32位字。(1)求该主存地址中区号、块号和块内地址的位数。(2)求主存地址为ABCDEF16的单元在Cache中的位置4、用下列芯片构成存储系统,各需要多少个RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。(1)5124位RAM构成16KB的存储系统;(2)10241位RAM构成128KB的存储系统;(3)2K4位RAM构成64KB的存储系统;(4)64K1位RAM构成256KB的存储系统;5 、在微程序控制器中,控制存储器的容量为1024字*32位,微指令有控制字、BCF和BAF

13、 三个字段,控制字为16位,问BCF和BAF字段各有多少位?四、简答题 1、存储器系统的层次结构可以解决什么问题?实现存储器层次结构的先决条件是什么?用什么来度量?2、什么是指令周期、机器周期(CPU周期)和时钟周期?三者之间的关系如何?3、下图为一非编码键盘,试述采用行扫描判键的工作过程。答 4、CPU与输入设备之间以查询的方式传送数据的接口电路如图所示,请叙述CPU和输入设备之间传送数据的过程。 5、CPU结构如图所示,其中有一个累加寄存器AC,一个状态条件寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1)标明图中四个寄存器的名称。(2)简述指令从主存取出到控制器的数据通路。(3)简述数据在运算器和主存之间进行存 / 取访问的数据通路。 6、某计算机的数据通路如图所示,其中M为主存, MBR为主存数据寄存器,MAR为主

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论