《现代数字系统设计》课程教学大纲_第1页
《现代数字系统设计》课程教学大纲_第2页
《现代数字系统设计》课程教学大纲_第3页
《现代数字系统设计》课程教学大纲_第4页
《现代数字系统设计》课程教学大纲_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、现代数字系统设计课程教学大纲【课程编号】:22319230【英文译名】:Design of Modern Digital System【适用专业】:电子信息工程、通信工程、自动化、生物医学工程【学 分 数】:3【总 学 时】:48【实践学时】:24一、本课程教学目的和课程性质本课程是为电子信息工程本科生开设的必修课,同时也是为通信工程、自动化、生物医学工程专业开设的选修课。其目的在于使学生掌握EDA设计的基本方法、EDA的算法设计和硬件实现、VHDL硬件描述语言以及可编程逻辑器件的工作原理及其应用技术,全面实现数字系统设计的自动化。为从事数字系统设计提供最新理论基础和应用技术。二、本课程的基本

2、要求1了解EDA设计的基本方法、EDA的算法设计和硬件实现;2掌握VHDL硬件描述语言的程序结构、数据类型、基本描述语句和描述方式;3掌握常用EDA开发软件的设计方法和设计过程;4掌握可编程逻辑器件的工作原理及应用技术;5通过实验掌握电子设计自动化的最新设计方法。三、本课程与其他课程的关系前修课程:数字电子技术,微机原理。四、课程内容 1概述知识点:EDA技术的含义、EDA技术的发展历程、EDA技术的主要内容、EDA的工程设计流程、基于VHDL的自顶向下设计方法、EDA与传统电子设计方法的比较、EDA的发展趋势。重点:基于VHDL的自顶向下设计方法。难点:基于VHDL的自顶向下设计方法。2ED

3、A设计工具知识点:FPGACPLD设计流程、常用EDA工具、MAX+plusII使用、QuartusII使用。重点:QuartusII使用。难点:QuartusII使用。3FPGACPLD结构与应用知识点:简单PLD原理、CPLD结构与工作原理、FPGA结构与工作原理、FPGA/CPLD测试技术、FPGA/CPLD产品概述、CPLD和FPGA的编程与配置。重点:CPLD结构与工作原理、FPGA结构与工作原理。难点:FPGA/CPLD测试技术。4VHDL语言知识点:VHDL语言的基本结构、VHDL语言的数据类型及运算符、VHDL语言构造体描述方式、顺序描述语句、并发描述语句、其他语句描述、一般有

4、限状态机的设计、Moore型有限状态机的设计、简单门电路设计、编译码与选择器设计、加法器、求补器设计、三态门及总线缓冲器、时钟信号和复位信号、触发器设计、寄存器设计、计数器设计、存储器设计。重点:VHDL语言的数据类型及运算符、VHDL语言构造体描述方式、顺序描述语句、并发描述语句、其他语句描述、一般有限状态机的设计、Moore型有限状态机的设计。难点:存储器设计。五、教学方法建议1采用启发式与演示(程序设计演示)结合的方法,适当设计课堂讨论,激发学习兴趣;2循序渐进,重视基础,强调应用,培养工程能力。 六、考核方式本课程为考试课。拟采取结构评分方式,理论成绩平时成绩 + 期末考试成绩。平时成

5、绩比例不超过30。最终成绩=理论成绩*50%+实验成绩*50%其中平时成绩由书面作业、程序语言设计作业以及考勤组成。期末考试采取闭卷考试的形式,试卷命题以课程教学大纲与知识点范围为依据,试卷 采用“教考分离”考核方式,期末考试题由命题小组命题,并逐步过渡到题库中抽题。七、其它说明1每章需要布置一定数量的习题,建议设计适当的程序设计大作业,让学生在课外完成,加深对该课程的理解与掌握;2同时开课的现代数字系统实验课的实验内容应与教学进度一致。八、选用教材及主要参考书1建议教材马建国,孟宪元电子设计自动化技术基础清华大学出版社2建议参考书 1 潘松,黄继业EDA技术与VHDL清华大学出版社2 侯伯亨

6、,顾新VHDL硬件描述语言及数字系统设计西安电子科技大学出版社3 李广军,孟宪元可编程ASIC设计及应用电子科技大学出版社九、学时分配课程内容讲课实验上机大作业小计概述22EDA设计工具44FPGACPLD结构与应用22VHDL语言1616合 计2424现代数字系统设计课程实验教学计划一、本课程实验教学的目的和要求本实验的目的在于使学生掌握EDA设计的基本方法、EDA的算法设计和硬件实现、VHDL硬件描述语言以及可编程逻辑器件的应用技术,使学生从功能电路设计转向系统设计,由传统的通用集成电路的应用转向可编程逻辑器件的应用,从硬件设计转向硬件软件高度渗透的设计,从而拓宽数字技术知识面和设计能力。

7、为从事数字系统设计提供最新理论基础和应用技术。二、本课程实验内容体系和实验类型第一部分 必做部分实验一一位全加器的设计(3学时)实验二 计数器的设计(3学时)实验三正弦信号发生器的设计(3学时)实验四直流电机的PWM控制(3学时)实验五DDS设计(4学时)实验六 用状态机实现ADC0809的采样控制电路(4学时)实验七 4位十进制频率计设计(4学时)第二部分 选做部分实验一 循环冗余校验(CRC)模块设计(4学时)实验二波形发生与扫频信号发生器电路设计(4学时)实验三 移位相加8位硬件乘法器电路设计(4学时)实验四硬件电子琴电路设计(4学时)实验五 FIR数字滤波器设计(4学时)注:必做实验是

8、现代数字系统设计的基本实验要求,选做实验是对必做实验在难度和广度的补充。选做实验在学生完成必做实验以后,在学有余力的情况下进行选做。三、实验项目内容安排1实验一 一位全加器的设计实验目的:1熟悉QUARTUSII软件的使用;2熟悉实验箱的使用;3掌握利用层次结构描述法设计电路。2实验二 计数器的设计实验目的:1. 学习7段数码显示译码器的设计;2. 掌握计数器的设计方法;3. 锻炼调试VHDL语言的能力。3实验三 正弦信号发生器的设计实验目的:1. 掌握利用宏功能模块例化ROM的方法;2. 利用LPM_ROM与DAC0832设计正弦信号发生器。4实验四直流电机的PWM控制实验目的:1. 掌握直流电机的PWM控制方法;2. 锻炼VHDL语言的编程能力。5实验五 DDS设计实验目的:1. 掌握DDS设计的方法;2. 锻炼FPGA设计的综合能力。6实验六 用状态机实现ADC0809的采样控制电路实验目的:学习用状态

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论