数电A期末复习_第1页
数电A期末复习_第2页
数电A期末复习_第3页
数电A期末复习_第4页
数电A期末复习_第5页
已阅读5页,还剩38页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术数字电子技术复习要点复习要点读书要精;注重吸收;掌握方法。读书要精;注重吸收;掌握方法。电子系统电子系统模拟电子技术模拟电子技术数字电子技术数字电子技术AD转换转换DA转换转换放大电路放大电路开关电路开关电路组合电路:组合电路:门、逻辑函数变换门、逻辑函数变换与化简、组合电路分析、组合电与化简、组合电路分析、组合电路设计、组合模块路设计、组合模块时序电路:时序电路:同步时序电路、同步时序电路、异步时序电路、时钟脉冲、异步时序电路、时钟脉冲、计数器和寄存器计数器和寄存器注意注意1、逻辑函数的无关项、最小项、最大项、最、逻辑函数的无关项、最小项、最大项、最小和、最小积小和、最小积2、计

2、数器模块中同步、异步的概念、计数器模块中同步、异步的概念 同步时序电路、异步时序电路的概念同步时序电路、异步时序电路的概念 第1章 绪论v模拟信号与数字信号: v数制转换:十进制、二进制、八进制、 十六进制vBCD码:用四位二进制数码表示一位十 进制数 练练 习习十进制123的二进制数是 ,八进制数是 ,十六进制数是 ,8421BCD码是 。 第3章 门电路v半导体器件的开关特性(NMOS,PMOS) v特殊门:三态门、OC(OD)门、传输门、多发射极的TTLv逻辑门的主要参数:噪声容限、扇入与扇出数、拉电流和灌电流、线与和线或 第2、4章 组合电路v组合电路的基本单元:门(与、或、非)v几种

3、表示方法:逻辑符号、真值表、逻辑表达式、波形图等,相互转换v逻辑函数的公式和规则:反函数v逻辑函数的化简:公式法、卡诺图法(最小项) 化简结果:与或、与非、或与、或非等v组合电路的分析和设计:步骤、例题v组合模块的应用:译码器、 选择器、加法器(注意功能表)组合作业:组合作业: 2.1.4, 2.1.7, 2.2.3, 2.2.44.1.7,4.2.7,4.4.10 , 4.4.12, 4.4.32 1、在三变量A、B、C的逻辑函数中,m1= ,m3= ,m5m6= ,m(0,1,2,3,4,5,6,7)= 。练练 习习2、3、用卡诺图化简,并分别用最简“与非式”及最简“或非式”表示: F(A

4、,B,C,D)= m(0,2,3,5,6,7,8,9)+ d(10,11,12)4、某组合电路有2个输入逻辑变量A、B和一个控制变量M。当M=1时,A、B中有偶数个1,电路输出为1;当M=0时,A、B中有奇数个1,电路输出为1。1)请列出真值表,写出输出函数的最简与或逻辑表达式(不需要画图)。2)用8-1数据选择器74151实现该电路,画出电路图。5、设A、B、C是某组合电路的输入,X、Y是此电路的输出。请根据波形图之间的关系分析此电路的功能。要求:(1)列出真值表;(2)写出逻辑表达式;(3)确定电路功能;(4)用组合模块数据选择器74151画出此电路结构。ABCXY 6.如图所示为一加热水

5、容器,A、B、C为水位传感器。当水面在AB之间时,为正常状态,绿灯G亮;当水面在BC之间或A以上时,为异常状态,黄灯Y亮;当水面在C以下时,为危险状态,红灯R亮。试设计控制这三种灯的逻辑电路。解解:输入:用“1”表示传感器被水淹没, “0”表示未淹没 输出:用“1”表示指示灯亮, “0”表示不亮真值表:A0 0 0011 1 1B0 0 1100 1 1C0 1 0101 0 1G0 0 X1XX X 0Y0 1 X0XX X 1R1 0 X0XX X 0G=A BY=A+B CR=C 第5、6章 时序电路v时序电路的基本单元:触发器 功能:RS、JK、D、T触发器特性方程v几种表示方法:逻辑

6、电路、功能表、特性方程、时序图等,相互转换v时序电路的分析和设计:(同步分析、异步分析、同步设计)v时序模块的应用:计数器和寄存器(注意每种模块的功能表和复位置位端是否同步作用) 时序作业:时序作业:5.4.5,5.4.10, 6.1.4, 6.2.5, 6.5.11,6.5.16.5.11 图中所示电路是由74161用“反馈清零法”构成的十进制计数器。状态图中的1010仅在极短的时间内出现。1.分析电路的逻辑功能,写出电路的驱动方程,状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动.练练 习习2、设计一可变进制计数器,当控制信号M=1时为15进制计数器,当M=0时为5进制计数器。

7、试用74161计数器实现 3、作出下列两种情况下101序列信号检测器的最简状态转换图,收到101序列时输出Z为1。 (1)检测的101序列不重叠; (2)允许检测的101序列重叠。 4.一时序电路如图(a)所示,试做以下分析和设计: (1)写出驱动方程和状态方程,画出电路的状态转换图.(2)在图(b)上画出能形成循环的状态的波形图.(3)要获得图(b)所示的波形图(在完成第2点要求后),在图(c)电路的基础上应添加什么电路,直接在图(c)上完成电路图。5、用74161设计12进制计数器方法一:反馈清零法,稳定状态00001011,1100作为RD控制信号方法二:反馈置数法,稳定状态000010

8、11,1011作为LD控制信号CEPCETCPTCPECRD3 D2 D1 D0Q3 Q2 Q1 Q074161111CPY&反馈清零法反馈清零法CEPCETCPTCCRPED3 D2 D1 D0Q3 Q2 Q1 Q0741610 0 0 0 1 1 CPY1&反馈置数法反馈置数法6、用、用74161设计设计5/15进制计数器进制计数器方案一:初值相同、终值不同方案一:初值相同、终值不同实现不同进制M=0时为5进制计数器,M=1时为15进制计数器CEPCETCPTCCRPED3 D2 D1 D0Q3 Q2 Q1 Q0741610 0 0 0 1 1 CPY1反馈置数法反馈置数法&1M1&11C

9、EPCETCPTCPECRD3 D2 D1 D0Q3 Q2 Q1 Q074161111CPY反馈清零法反馈清零法M 第7章 存储器与PLDv存储器的结构及存储容量vPLD电路的表示方法:与阵列、或阵列 三种图形方式:硬连接、编程连接、断开vverilog语言:组合和时序电路中,基本语法,能看懂程序A simple Flip flop 1 / D flip-flop Code2 module d_ff ( d, clk, q, q_bar); 3 Input d ,clk; 4 output q, q_bar; 5 wire d ,clk; 6 reg q, q_bar; 7 8 always

10、(posedge clk) 9 begin 10 q = d; 11 q_bar = ! d; 12 end 13 14 endmodule 例如: 一个存储容量为256K8的存储器,地址线有 条,数据线有 条。要扩展成1024K32的存储器,需要 片这样的存储器。本章习题:本章习题:7.1.1,7.1.2,7.1.5 第8章 脉冲电路v脉冲电路的基本结构:555定时器v555组成单稳、多谐、施密特电路 本章作业:本章作业: 8.4.1,8.4.4,8.4.5单稳触发器单稳触发器多谐振荡器多谐振荡器f=1/T=1/(T1+T2)施密特触发器施密特触发器特点:v6=vc,v2=vi特点:v6=v

11、2=vc特点:v6=v2=viRCRCVVVRCtwvvvvRCtwVVtvVvvccccccccccccthwcccc1 . 13ln0ln)()()0()(ln)(,)(, 0)0(3232定时宽度电容充电时:RCRCtvvtvvRCttTVtvVvVtvccccccccccccc7 . 02ln)()()()(ln1)(,)(,)(2112322311电容充电时:RCRCtvvtvvRCttTVtvvVtvccccccccccc7 . 02ln)()()()(ln2)(, 0)(,)(3223313322电容放电时:COCCTUVV或32231COCCTUVV或(a) (b) (c) (

12、d) 练 习 12.由555定时器组成的脉冲宽度鉴别电路及输入VI的波形如图所示。集成施密特电路的VT+=3V、VT-=1.6V。已知单稳的输出脉冲宽度tW与t1、t2关系为t1tWt2。对应VI画出电路中B、C、D、E各点的波形。 3.用555定时器构成的一种触发定时电路如图所示。试回答:1)电路的稳态Q=?2)vi为何种边沿触发?触发信号幅值应为多大?3)画出vc及vo从触发翻转到定时结束的波形;4)导出输出信号脉宽tw的计算公式。(注:触发信号的脉冲宽度小于输出信号的脉冲宽度)4、分析下图逻辑电路,设555定时器输出高电平为5V,输出低电平为0V;D为理想二极管。试回答如下问题:1)当开

13、关置于A时,两个555各构成什么电路?计算输出信号V01和V02的频率。2)当开关置于B时,画出V01和V02的输出波形图。762358 41R133KR227K0.082F0.01FV01B762358 41R33.3KR42.7K0.082F0.01FV025VAD5、555定时器构成的“黑暗探测器”电路如图所示,LDR是光敏电阻,光线越强其阻值越小,没有光线照射在LDR上时电路将发出报警信号。(1)写出电路中555构成的多谐振荡器振荡频率的表达式,并计算频率值;(2)简述照射在LDR上的光线较强时电路不报警的原因。 6CRPECEPCETQ3Q2Q1Q0 TCD3D2D1D0 (1) 说

14、明两个555组成电路的功能。若已知R1 = 2.4K,R2 = 1K,R3 = 20K,C1 = 0.1F , C2 = 0.02F ,求vo1的频率和vO2的输出脉宽TW 。(2)74161进位端TC与其CP端脉冲的分频比是多少,作出74161的状态图。 (3)画出CP、74161进位端TC和vO的波形。 第9章 AD与DA转换电路vAD电路的基本结构及工作原理vDA电路的基本结构及工作原理n 1iREFfOin0(2 )2iVRDR DAC的转换电路及指标 倒T型电阻网络电路的分析 转换分辨率ADC的转换电路及指标 双积分型电路的分析 转换分辨率 2.如要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求输入每变化20mv,输出信号的最低位(LSB)发生变化,应选用 位A/D转换器,其分辨率为 %。1.将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为_ _。将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为_ _。1 01 0 位位DACDAC考试安排考试安排2014年年1月月14号(周二)下午号(周二)下午2:304:30答疑安排答疑安排2014年年1月月13号号9:0017:00,X6301其它时间:QQ群 2

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论