数字电子技术实验学习教案_第1页
数字电子技术实验学习教案_第2页
数字电子技术实验学习教案_第3页
数字电子技术实验学习教案_第4页
数字电子技术实验学习教案_第5页
已阅读5页,还剩51页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、会计学1数字电子技术数字电子技术(jsh)实验实验第一页,共56页。三、实验内容及步骤:1、测试与非门的输出电压并验证其逻辑功能 (1). 将74LS00插到实验箱插座上,选一个与非门输入高低电平,将输出结果(ji gu)填入下表中。 (2). 写出VOH = VOL =并与产品规定:VOH 2.4V VOL 0.4V74LS00 四2输入与非门 第2页/共56页第二页,共56页。2TTL与非门的测试与非门的测试(1).低电平输入电流低电平输入电流IIS(IIL)和扇出系数和扇出系数NoL : 扇出系数是指驱动同类门电路的数目,用以衡量带负扇出系数是指驱动同类门电路的数目,用以衡量带负载载(f

2、zi)能力。调能力。调RW测量测量Vo=0.4V时的最大电流时的最大电流IoL。则。则低电平扇出系数低电平扇出系数NoL=IoL/IIL。 低电平输入电流是指输入端对地电流,其余输入端悬低电平输入电流是指输入端对地电流,其余输入端悬空。其规定值空。其规定值IIL1.4mA。用数字万用表电流。用数字万用表电流2mA档测量档测量。 第3页/共56页第三页,共56页。测量方法:先将电流表不接,测量方法:先将电流表不接,10K的电位器直接接到输的电位器直接接到输出端,调出端,调RW用万用表测量用万用表测量Vo,当,当Vo0.4V时,时,RW不不动,将万用表从电压档改接为电流档(红表笔动,将万用表从电压

3、档改接为电流档(红表笔(biob)从从V拔出,插入拔出,插入AmA,万用表黑表笔,万用表黑表笔(biob)接接3脚脚(Vo输出),红表笔输出),红表笔(biob)接电位器。就是将万用表接电位器。就是将万用表串接在电路中。串接在电路中。第4页/共56页第四页,共56页。3.TTL与非门的电压传输特性:与非门的电压传输特性:电压传输特性是电压传输特性是TTL与非门输出电压与输入电压之间的关系与非门输出电压与输入电压之间的关系曲线曲线(qxin),能测出,能测出TTL的主要参数:的主要参数:VOH、VOL、VON、VOFF、VNH、VNL。测量方法测量方法1:从函数发生器输出:从函数发生器输出4V的

4、锯齿波,加到与非门的的锯齿波,加到与非门的输入输入1、2端和示波器的端和示波器的CH2端,与非门的输出端,与非门的输出3端接示波器端接示波器的的CH1端。打开数字示波器,按下菜单端。打开数字示波器,按下菜单MENUS上的显示上的显示DISPLAY按钮,在显示屏右侧子菜单中选择按钮,在显示屏右侧子菜单中选择XY方式,在方式,在荧光屏上观察与非门的电压传输特性。荧光屏上观察与非门的电压传输特性。第5页/共56页第五页,共56页。测量方法测量方法2.在与非门的输入端在与非门的输入端A、B接一接一10K电位器,电位器另一端电位器,电位器另一端接接+5V电压。调节电位器使电压。调节电位器使Vi=0V,用

5、万用表直流电压档,用万用表直流电压档分别分别(fnbi)测量测量Vi和和Vo,调节电位器使,调节电位器使Vi的读数按下表的读数按下表。再测量。再测量Vo。Vi0V0.10.20.3VoVi0.50.60.70.8VoVi0.91.04.0Vo第6页/共56页第六页,共56页。注意:注意:1 、插接电路时,关掉电源、插接电路时,关掉电源(dinyun)。 2 、测量过程中注意、测量过程中注意“共地共地”。 3、IC接接VCC和地。和地。第7页/共56页第七页,共56页。四、注意事项 1.TTL集成与非门芯片74LS00的电源电压VCC5V,一般允许在土10的范围内变化,不可超出过多。GND接地,

6、不要接错,TTL与非门的闲置输入端可接高电平,不能接低电平.2.与非门的输出端不能并联使用,不能直接接十5V或地。3.实验中所测绘的波形,不仅要画出形状,而且要标出周期和幅值。五、思考题(写在实验报告中)1.图1.7所示电路中测试与非门逻辑(lu j)功能时,当数据开关SW11时,SW2所接正方波可以通过;而当数据开关SW0时,SW2所接正方波无法通过。试问:SW2如改接负方波,与非门能让其通过吗?2.异或门又称可控反向器,为什么?3.如何只用2输入与非门(7400)构成3输入与非门?4.异或门又称可控反向器,为什么?第8页/共56页第八页,共56页。五、实验报告五、实验报告 1.填写表填写表

7、1,画出用,画出用4个与非门构成个与非门构成异或门的电路图。异或门的电路图。 2.认真记录认真记录(jl)所测与非门的主要所测与非门的主要参数参数VOH、VOL、IIS、IOL,并与标,并与标准值比较。准值比较。 3.用坐标纸仔细描绘所测与非门传用坐标纸仔细描绘所测与非门传输特性曲线,标出输特性曲线,标出VOH、VOL、VON、VOFF,计算出,计算出VNH、VNL。 ( 1、0 )第9页/共56页第九页,共56页。第10页/共56页第十页,共56页。第11页/共56页第十一页,共56页。 实验二、实验二、 组合逻辑电路组合逻辑电路(lu j din (lu j din l)l)的分析与设计的

8、分析与设计 一. 实验目的 1. (进一步)熟悉数字逻辑实验箱的使用。 2. 掌握(zhngw)组合逻辑电路的分析与设计方法。 3. 熟悉译码器和数据选择器在组合逻辑设计中的应用。第12页/共56页第十二页,共56页。二、预习要求1.预习组合逻辑电路的设计方法。2.实际动手设计一个全加器或全减器电路。3.认真熟悉所用器件的功能和外引线结构。4.设计数据选择器、数据比较器。三、实验内容 1. 用74LS138和与非门构成一个全减器. 2. 以1为基础,改动部分接线,设计全加器或者3按键密码锁(开锁密码自行(zxng)设定). *3. 用74153构成全加器或者3按键密码锁(自行(zxng)选定开

9、锁条件,但3键齐按和齐不按除外)第13页/共56页第十三页,共56页。四、 实验原理 1. 用74LS138和与非门构成一个全减器. (1).确定(qudng)IO变量 (2).写出真值表 (3).写出表达式 (4).化简、变换AiBiCi-1DiCi0000000111010110110110010101001100011111表表2-1 全减器真值表全减器真值表第14页/共56页第十四页,共56页。(4). 画电路图画电路图(5). 根据根据(gnj)电电路图和路图和IC引脚图接线引脚图接线。(6). 通电测试。通电测试。161487第15页/共56页第十五页,共56页。2. 用用74LS

10、138和与非门和与非门构成构成(guchng)一个全一个全加器加器.AiBiCi-1DiCi0000000110010100110110010101011100111111表表2-1 全加器真值表全加器真值表第16页/共56页第十六页,共56页。3. 用用74LS153构成一个构成一个 三位密码锁三位密码锁 ( 3按键全按下开锁按键全按下开锁) (1).确定确定IO变量变量(binling)入:入: A B C 1按出:按出: K 1开锁,开锁, J 1报警报警 (2).写出真值表写出真值表 (3).写出表达式写出表达式 (4).化简化简,变换变换,降维降维K=0 + 0 + 0 + ABCJ

11、=ABC+AB+AB+ABCABCKJ0000000101010010110110001101011100111110第17页/共56页第十七页,共56页。五、实验报告 1. 74LS20为四2输入与非门,74LS10为三3输入与非门。实验内容1中,可用一片74LS10代替74LS20,改画电路图。 2. 写出实验内容2的设计过程,画出电路图。 3. 画出实验内容3的电路图。六、实验注意事项TTL与非门多余(duy)的输人端可接高电平,以防引入干扰。七、思考题(写在实验报告中)竞争冒险的原因是什么?怎样有效地消除竞争冒险。第18页/共56页第十八页,共56页。实验(shyn)三、时序电路一、实

12、验目的一、实验目的 1.掌握中规模掌握中规模(gum)集成计数器集成计数器74LS161的逻辑功能和使用方法。的逻辑功能和使用方法。 2.进一步学习使用进一步学习使用CC4511BCD译码器和译码器和共阴极七段显示器。共阴极七段显示器。 3.掌握构成任意进制计数器的方法。掌握构成任意进制计数器的方法。二、预习要求与思考题二、预习要求与思考题 1.复习计数、译码和显示电路的工作原理复习计数、译码和显示电路的工作原理。 2.预习中规模预习中规模(gum)集成计数器集成计数器4LS161、74LS194、74LS48、CC4511的逻辑功的逻辑功能及使用方法。能及使用方法。 3.进一步了解进一步了解

13、74LS48、CC4511译码器和译码器和共阴极七段显示器的工作原理和使用方法。共阴极七段显示器的工作原理和使用方法。 4.熟悉本实验所给出的计数、译码、显示熟悉本实验所给出的计数、译码、显示电路参考电路。电路参考电路。 第19页/共56页第十九页,共56页。三、实验原理1、74LS161四位二进制同步计数器(异步清除)74LS161为带预置功能的二进制同步计数器,其功能表见表,外引线排列图见图,15脚为进位(jnwi)输出端。从功能表中可看到,当Cr=0时,CP端无论有无脉冲,计数器立即清零,因此是异步清除。当LD=0时,计数器随着CP脉冲的到来被置数,属同步置数。输入输入输出输出CPLDC

14、rS1S2 QxX0 xX001xX置数置数1111计数计数x110X保持保持x11x0保持保持第20页/共56页第二十页,共56页。2、 BCD码七段译码器:码七段译码器: 本实验采用本实验采用CD4511BCD码锁存码锁存/七段译码七段译码/驱动器,驱动器,驱动共阴驱动共阴LED数码管。其中:数码管。其中:A、B、C、DBCD码输码输入端、入端、a,b,c,d,e,f,g译码输出端,输出译码输出端,输出“1”有有效,用来驱动共阴极效,用来驱动共阴极LED数码管数码管LT测试输入端,测试输入端,LT=“0”时,译码输出全为时,译码输出全为“1” BI 消隐输入端,消隐输入端,BI=“0”时,

15、译码输出全为时,译码输出全为“0” LE 锁定端,锁定端,LE=“1”时译码器处于锁存(保持)状态,时译码器处于锁存(保持)状态,译码输出保持在译码输出保持在LE=0时的数值;时的数值;LE=0为正常为正常(zhngchng)译码。译码。 下表为下表为CD4511功能表。功能表。CD4511内接有电阻,故只需在输出端与数码管各段之间串入限内接有电阻,故只需在输出端与数码管各段之间串入限流电阻即可工作。译码器还有拒伪码功能,当输入码超流电阻即可工作。译码器还有拒伪码功能,当输入码超过过1001时,输出全为时,输出全为“0”,数码管熄来灭。,数码管熄来灭。第21页/共56页第二十一页,共56页。第

16、22页/共56页第二十二页,共56页。3、用、用74LS161构成六进制计数器构成六进制计数器 如用反馈清零法,当如用反馈清零法,当Q3Q2Q1Q0 =0110时,通过反馈线时,通过反馈线强制计数器清零。由于强制计数器清零。由于0110状态只是瞬时过渡状态,因状态只是瞬时过渡状态,因此,随着此,随着CP脉冲的到来,计数器的状态依次脉冲的到来,计数器的状态依次(yc)是是0,1,2,3,4,5,0构成六进制计数器。则计数器如图(构成六进制计数器。则计数器如图(a)所示连线。)所示连线。当当Q3Q2Q1Q0=0101(十进制数(十进制数5)时,)时,LD=0,此时,此时,计数器的输出仍是计数器的输

17、出仍是0101,当下一个即第十个,当下一个即第十个CP脉冲到来脉冲到来时,计数器才被置数,时,计数器才被置数,Q3Q2Q1Q0=D3D2D1D0=0000,计数器输出为计数器输出为0。图(。图(b)是用反馈置数法构成的六进制)是用反馈置数法构成的六进制计数器。计数器。第23页/共56页第二十三页,共56页。4、显示器(数码管)、显示器(数码管)显示显示(xinsh)器采用七段发光二极管显示器采用七段发光二极管显示(xinsh)器,它可直接显示器,它可直接显示(xinsh)出译出译码器输出的十进制数。七段发光二极管显码器输出的十进制数。七段发光二极管显示示(xinsh)器有共阳接法和共阴按法两种

18、器有共阳接法和共阴按法两种。共阳接法就是把发光二极管的阳极都接。共阳接法就是把发光二极管的阳极都接在一个公共点上(在一个公共点上(+5V或地),与其配套或地),与其配套的译码器为的译码器为74LS46、74LS47等;共阴接等;共阴接法则相反,它是把发光二极管的阴极都连法则相反,它是把发光二极管的阴极都连在 一 起 接 地 , 与 其 配 套 的 译 码 器 为在 一 起 接 地 , 与 其 配 套 的 译 码 器 为74LS48、74LS49、CC4511等。七段显等。七段显示示(xinsh)器的外引线排列图、共阴接法器的外引线排列图、共阴接法以及数字符号显示以及数字符号显示(xinsh)如

19、图如图3.6的(的(a)、()、(b)、()、(c)(d)所示。所示。第24页/共56页第二十四页,共56页。第25页/共56页第二十五页,共56页。四、实验(shyn)内容 1. 1.测试测试74LS16174LS161的逻辑功能,包括计数清除置数使的逻辑功能,包括计数清除置数使能及进位等,能及进位等,CPCP选用选用1HZ1HZ方波。输出可接发光二极管方波。输出可接发光二极管LEDLED显示,最好是把显示,最好是把CPCP提高为提高为1KHZ1KHZ,使用示波器直接,使用示波器直接(zhji)(zhji)观看输出波形的分频情况。观看输出波形的分频情况。 2. 2.用反馈清零法将计数器接成用

20、反馈清零法将计数器接成0 05 5的六进制计数器的六进制计数器。 3. 3.用反馈置数法将计数器接成用反馈置数法将计数器接成1 16 6的六进制计数器的六进制计数器。第26页/共56页第二十六页,共56页。五、思考题(写在实验报告中)五、思考题(写在实验报告中) 1.怎样用示波器观怎样用示波器观74LS161的输出的输出波形和时序。波形和时序。 2.如何用如何用74LS90或或74LS192设计出一设计出一个个24进制计数器。进制计数器。 六、注意事项六、注意事项 CP脉冲一般由函数发生器的脉冲一般由函数发生器的TTL端输出。端输出。 CC4511是是CMOS件,不能把管脚件,不能把管脚悬空作

21、为高电平处理,悬空作为高电平处理,5脚为锁存端,脚为锁存端,一定一定(ydng)正确连接。正确连接。七、实验报告要求七、实验报告要求 画出十进制计数、译码、显示电画出十进制计数、译码、显示电路中各集成芯片之间的连接图。路中各集成芯片之间的连接图。 用坐标纸对应时间轴,画出十进用坐标纸对应时间轴,画出十进制计数器制计数器CP、Q0、Ql、Q2、Q3五个五个波形的波形图,标出周期,并比较它们波形的波形图,标出周期,并比较它们的相位关系。的相位关系。第27页/共56页第二十七页,共56页。实验四、555集成(j chn)定时器及应用一、实验目的 1.熟悉555集成定时器的组成及工作原理。 2.掌握用

22、555定时器构成单稳态电路、多谐振荡电路和施密特触发电路等。 3.进一步学习用示波器对波形进行定量分析,并测量出波形的周期、脉宽、时序等。二、预习要求 1复习555定时器的组成和工作原理,了解其外部引脚的排列和作用。2熟悉用555集成定时器和外接电阻、电容构成的单稳态触发器、多谐振荡器和施密特触发器的工作原理。 3学会计算单稳电路脉冲(michng)宽度和多谐振荡器振荡周期的方法,并能自行设计脉宽和周期。第28页/共56页第二十八页,共56页。三、实验(shyn)原理 1 1、555555定时器原理定时器原理(yunl)(yunl)1 16 6+ +- - -+ + + +2 25 58 8G

23、NDTLTHCV4 4Rd11113 37 7OUTDISVCCA1A2 555定时器主要由比较器、触发器、反相器和由三个 5k电阻组成的分压器等部分构成(guchng),电路如图所示。电阻分压器比较器触发器反相器CC31VCC32V第29页/共56页第二十九页,共56页。真值表的第一行01 16 6+ +- - -+ + + +2 25 58 8GNDTLTHCV4 4Rd11113 37 7OUTDISVCCA1A2CC32VCC31V0110导通1 16 6+ +- - -+ + + +2 25 58 8GNDTLTHCV4 4Rd11113 37 7OUTDISVCCA1A2CC32V

24、CC31V清零(qn ln)01 16 6+ +- - -+ + + +2 25 58 8GNDTLTHCV4 4Rd11113 37 7OUTDISVCCA1A2CC32VCC31V保持(boch)保持(boch)THTLRdOUTDISCC32VCC31VCC31VCC32VCC32VCC31VLL通HHH断表 22-1 555 定时器功能表通LH保持保持0010110真值表的第二行CC31VCC32V从第二行到第三行CC32VCC32VCC32V导通CC32VCC31V0真值表的第四行CC31VCC32V10010101截止从第四行返回 第三行CC32VCC31V00保持保持1截止回差现

25、象第30页/共56页第三十页,共56页。2.2.单稳态触发器单稳态触发器 VCCRCC123456785555uotuituctuoOOO单稳态触发器的波形图单稳态触发器的波形图 CC32Viu单稳态触发器电路图单稳态触发器电路图第31页/共56页第三十一页,共56页。3.5553.555定时器构成定时器构成(guchng)(guchng)多谐振荡器多谐振荡器 555定时器构成多谐振荡器构成的多谐振荡器如图7所示。它是将两个触发(chf)端2脚和6脚合并在一起,放电端7脚接于两电阻之间。 多谐振荡器的波形(b xn)VCCuoRRCCAB123456785555555 多谐振荡器电路图多谐振荡

26、器电路图 uctuctuoOOCC32VCC31V第32页/共56页第三十二页,共56页。四、实验(shyn)内容1.单稳态电路组装。单稳态电路组装。按图组装定时单稳态电路,用手触发按图组装定时单稳态电路,用手触发(chf)一次一次555输输出为高电位,发光二极管亮。多谐振荡器产生的波形电出为高电位,发光二极管亮。多谐振荡器产生的波形电压作为单稳态电路的输入电压。用示波器观察压作为单稳态电路的输入电压。用示波器观察Ui、Uc以及以及Uo的电压波形,比较它们的时序关系,绘出波形的电压波形,比较它们的时序关系,绘出波形,并在图中标出周期、幅值、脉宽,并标出,并在图中标出周期、幅值、脉宽,并标出Uc

27、各转折各转折点的电压。点的电压。2.按图所示电路组装占空系数可调的多谐振荡器。按图所示电路组装占空系数可调的多谐振荡器。取取R1=10K,R2100K(电位器),(电位器),C0.01F,调节电位器调节电位器Rp(R2),使输出频率为),使输出频率为1KHz。在示波。在示波器上观察输出波形占空系数的变化情况。并观察占空系器上观察输出波形占空系数的变化情况。并观察占空系数为数为12、14、34时的输出波形。时的输出波形。第33页/共56页第三十三页,共56页。若固定若固定R1=5.1k,R2.1K,C=0.1F时。用示时。用示波器观察并描绘波器观察并描绘Uo和和Uc波形的幅值、周期以及波形的幅值

28、、周期以及tPH和和tPL;标出;标出Uc各转折点的电压。各转折点的电压。 3.选做内容选做内容(nirng):用两片用两片555定时器构成变音信号发生器,其电路定时器构成变音信号发生器,其电路如下图示。它能接一定规律发出两种不同的声音如下图示。它能接一定规律发出两种不同的声音。这种变音信号发生器是由两个多港振荡器组成。这种变音信号发生器是由两个多港振荡器组成。个振荡频率较低,另一个振荡频率受其控制。个振荡频率较低,另一个振荡频率受其控制。适当调整电路参数,可使声音达到满意的效果。适当调整电路参数,可使声音达到满意的效果。第34页/共56页第三十四页,共56页。26第35页/共56页第三十五页

29、,共56页。五、注意事项 1.单稳态电路的输入信号选择要特别注意,Ui的周期T必须大于Uo的脉宽tPO,并且低电平的宽度要小于Uo的脉宽tPO, 2.所有需绘制的波形图均要按时间坐标对应描绘,而且要正确选择示波器的AC、DC输入方式,在图中标出周期、脉宽以及幅值等六、实验报告要求 1.整理实验数据;画出实验内容中所要求画的波形,按时间坐标对应标出波形的周期、脉宽和幅值等。 2.根据(gnj)实验内容,记录下你所满意新变音信号发生器最后调试的电路参数。并说明你的变音发生器可以用于哪些地方。 第36页/共56页第三十六页,共56页。七、思考题 实验内容中,改变电容的大小能够改变振荡器输出电压的周期

30、和占空系数吗?试说明要想改变占空系数,必须(bx)改变哪些电路参数。 能否将实验内容中多谐振荡器的输出波形作为实验内容单稳电路的输入波形? 计算实验内容中变音信号发生器两种声音的频率和持续时间。 试设计一个过压报警器,用声(喇叭)和光(发光二极管)同时报警。当工作电压超过十10V(包括10V)时,喇叭发出报警声,同时发光二极管闪烁,闪烁频率为2HZ。 第37页/共56页第三十七页,共56页。实验(shyn)五 数模转换器一、实验目的 熟悉D/A转换器的基本工作原理。 掌握D/A转换器集成芯片DAC 0832的性能(xngnng)及其使用方法。二、实验预习要求 复习D/A转换器的工作原理。 熟悉

31、DAC 0832芯片的各管功能及其排列。 了解DAC 0832的使用方法。 设计计数器电路(8位和4位二进制计数器)。第38页/共56页第三十八页,共56页。三、实验原理三、实验原理所谓数模(所谓数模(D/A)转换,就是把数字)转换,就是把数字(shz)量信号转换成模拟量信号,且输出量信号转换成模拟量信号,且输出电压与输入的数字电压与输入的数字(shz)量成一定的比例量成一定的比例关系。是由恒流源(或恒压源)、模拟开关系。是由恒流源(或恒压源)、模拟开关、以及数字关、以及数字(shz)量代码所控制的电阻量代码所控制的电阻网络、运放等组成的四位网络、运放等组成的四位D/A转换器。转换器。 332

32、*RVIREF第39页/共56页第三十九页,共56页。D7D0:八位数字量输入端,:八位数字量输入端,D7为最高位,为最高位,D0为最低位。为最低位。IO1:模拟电流输出:模拟电流输出(shch)1端,当端,当DAC寄存器为全寄存器为全1时,时,IO1最大最大;全;全0时,时,IO1最小。最小。IO2:模拟电流输出:模拟电流输出(shch)2端端,Io1+Io2=常数常数=VREF/R,一般接地,一般接地。Rf:为外接运放提供的反馈电阻引出端。:为外接运放提供的反馈电阻引出端。第40页/共56页第四十页,共56页。各引脚功能为各引脚功能为: :RfRf:为外接运放提供的反馈电阻引出端。:为外接

33、运放提供的反馈电阻引出端。VREFVREF:是基准电压参考端,其电压范围为:是基准电压参考端,其电压范围为-10-10+10V+10V。VCCVCC:电源电压,一般为:电源电压,一般为+5V+5V+15V+15V。DGNDDGND:数字电路接地:数字电路接地(jid)(jid)端。端。AGNDAGND:模拟电路接地:模拟电路接地(jid)(jid)端,通常与端,通常与DGNDDGND相连。相连。CSCS:片选信号,低电平有效。:片选信号,低电平有效。ILEILE:输入锁存使能端,高电平有效。它与:输入锁存使能端,高电平有效。它与WR1WR1、CSCS信号共同控制输入寄存器选通。信号共同控制输入

34、寄存器选通。WR1WR1:写信号:写信号1 1,低电平有效。当,低电平有效。当CS=0CS=0,ILE=1ILE=1时,时,WR1WR1此时才能把数据总线上的数据输入寄存器中。此时才能把数据总线上的数据输入寄存器中。WR2WR2:写信号:写信号2 2,低电平有效,与,低电平有效,与XFERXFER配合,当二者配合,当二者均为均为0 0时,将输入寄存器中当的数据输入寄存器中。时,将输入寄存器中当的数据输入寄存器中。XFERXFER:控制传送信号输入端,低电平有效。用来控:控制传送信号输入端,低电平有效。用来控制制WR2WR2选通选通DACDAC寄存器。寄存器。第41页/共56页第四十一页,共56

35、页。四、实验(shyn)内容1.电源电源(dinyun)的连接的连接第42页/共56页第四十二页,共56页。2.实验实验(shyn)电路电路第43页/共56页第四十三页,共56页。第44页/共56页第四十四页,共56页。(一一). 按图接线按图接线(虚线部分暂不接,改接到数据开关虚线部分暂不接,改接到数据开关k8k1) 。 接线检查无误后,置数据开关接线检查无误后,置数据开关k8k1为全为全0,接通电源,调,接通电源,调节运放的调零电位器,使输出电压节运放的调零电位器,使输出电压Vo=02. 将数据开关全置将数据开关全置1,调整,调整Rf,改变运放的放大倍数,使运放输出,改变运放的放大倍数,使

36、运放输出Vo= -2.55V(或其整倍数或其整倍数)。3. 数据开关从最低位逐位置数据开关从最低位逐位置1,并逐次测量模拟电压输出,并逐次测量模拟电压输出Vo,填,填入表中入表中(注意有效位数注意有效位数)。(二二). 将将74LS 161构成构成16进制计数器,原接至进制计数器,原接至k8k5的线改接到的线改接到74161的的Q4Q1, k4k1接地接地(jid)。输入。输入CP脉冲,用示波器观脉冲,用示波器观测并记录输出电压的波形。测并记录输出电压的波形。(1Hz?1KHz?)*(三三). 如计数器输出改接到如计数器输出改接到DAC的低四位,高四位接地的低四位,高四位接地(jid),重,重

37、复上述实验步骤,结果又如何?复上述实验步骤,结果又如何?*(四四). 采用八位二进制计数器,再进行上述实验。采用八位二进制计数器,再进行上述实验。*(五五). 若输出要获得双极性电压,则按图若输出要获得双极性电压,则按图5.接法就可实现,读者接法就可实现,读者适当选择电阻,就可获得正、负电压输出。适当选择电阻,就可获得正、负电压输出。第45页/共56页第四十五页,共56页。五、实验报告要求整理所测实验数据,画出实验电路。分析理论值和实际值的误差(wch)。绘出所得的电压波形,并进行分析、比较。六、思考题 给一个8位D/A输入二进制数10000000时,其输出电压为5V。问:如果输入二进制数00

38、000001和11001101时,D/A转换器的输出模拟电压分别为何值?中,如果将74LS161的Q3 Q2 Q1 Q0输出由高到低对应接到DAC0832的低4位时,在示波器上看到的输出波形会有什么样的变化。 七、注意事项注意DAC0832的电源极性,不得接错;各控制信号的作用和连线方法。运算放大器的电源连接脚和极性也是要重点注意的地方。第46页/共56页第四十六页,共56页。一一.给定条件给定条件 74LS161 2片片 74LS00 1片片(可用可用74LS9 2片片和和74LS00 2片片)二二.设计要求设计要求 设计一设计一24和和60进制计数器进制计数器(译码显示用实验译码显示用实验箱上的译码显示器箱上的译码显示器)三三.设计步骤设计步骤: a 确定输入输出变量数和状态数,确定输入输出变量数和状态数, b 确定逻确定逻辑状态的含义并编号,辑状态的含义并编号, c 按题意列出状态转换图。按题意列出状态转换图。 状态简化状态简化 将等将等价状态合并得到价状态合并得到(d do)最简状态图最简状态图 画出逻

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论