数电复习题(无答案)_第1页
数电复习题(无答案)_第2页
数电复习题(无答案)_第3页
数电复习题(无答案)_第4页
数电复习题(无答案)_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、、填空 TOC o 1-5 h z 2二进制数(10100010) 2转化为十进制数为o2当 x二(-1110) B时,冈原二 11110,冈补二 o3四位二进制编码器有个输入端。4.8位二进制有符号数表示的范围为o5如果对键盘上108个符号进行二进制编码,则至少要位二进制数码。6.JK触发器的特性方程是o7/ 0二o8.数字逻辑电路可分为和时序逻辑电路两大类。9共阴极数码管,应采用电平驱动。/ + 4B 二o11数字逻辑电路可分为组合逻辑电路和两大类。12二进制数(10000010) 2转化为十进制数为o13. A 二o14.8位二进制数能表示的最大的无符号数为o15当 x二(-10110)

2、 b时,冈原=110110,冈补二 o16门电路中三种最基本的逻辑门电路为、或门和非门。17组合逻辑电路任何时刻的输出取决于当前时刻的o18. B + AB 二.(1110.1001) B转化为十进制数为o 锁存器是一种对脉冲电平敏感的存储单元电路,是一种对脉冲边沿敏感的 存储电路,只有在触发脉冲上升沿或下降沿的变化瞬间才能改变状态。二、选择2将十进制数(18) 10转换成八进制是()20B.22C.24D.26N个变量可以构成多少个最小项()A.2NB.2n-1C.2nD.N23下列不属于组合逻辑电路的是()D.计数器A.译码器B.编码器C.全加器 4边沿JK触发器的所谓“状态翻转是在J和K

3、同时加入信号(D.J二0, K=0 TOC o 1-5 h z 5.三变量函数F(A,B,C)=A+BC的最小项表示中不含下列哪项()A.m5B.m2C.m3D.m76.组合逻辑电路通常是由组合而成()A.门电路B触发器C.计数器D.以上都可以7在函数F二AB+CD的真值表中,F二丄的状态有多少个?(A.2B.3C.6D. 78矩形脉冲信号的参数有()A.周期B.占空比C.脉宽D.以上都是9十进制25用8421BCD码表示为()A.10 101B.0010 0101C.100101D.1010 TOC o 1-5 h z 10同步时序电路和异步时序电路比较其差异在于后者()没有触发器B.没有稳

4、定状态C.没有统一的时钟脉冲D.输出只与内部状态有关11函数F = A(AB)的结果是()A.ABB. A-BC. ABD.AB12位8421BCD译码器的数据输入线与译码输出线的组合是()4:6B.l:10C.4:10D.2:423.在下列何种输入情况下,“与非”运算的结果是逻辑0 ()A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是114已知F = ABC + CD,可以使一定F二0的情况是()kA=O,BC=lSB 二 1,01G.C二2,D 二0D.BC二 2,D 二 215.数字系统中,采用可以将减法运算转化为加法运算()A.原码B.ASCII码C.补码D.BCD码16

5、若需编码的信息有N项,则需要的二进制数码的位数n应满足如下关系(A.2nN B.2WNC.2nN D.n2 N二进制码1011转换成格雷码是()A.1010B.1110C.0010D.1001 三态输出门电路的三种输出状态是()A.咼电平、低电平、单稳态B.咼电平、低电平、双稳态C.咼电平、低电平、咼阻态D.以上都不是19连续异或2017个1的结果是()A.0B.1C.不确定D.概念错误20与逻辑函数F = A + B + C + D功能相等的表达式为(A.F = / +歹+C +万F = ABCDB.F = / + B + C + Z).F = AB + C + D4个变量可以构成多少个最小

6、项(A.12B.14C.16D.1822将十进制数(22) 转换成十六进制是(A. (26) h(24) h(20) h(16) h23下列属于时序电路的是(A.计数器B.编码器C.全加器D.译码器24.三变量函数F(A,B,C)二AB+BC的最小项表示中不含下列哪项(AmB.m5C.m6D.m725与逻辑函数F = Q7匚EF住帀功能相等的表达式为(A. F = 4 + B + C + DB. F = (A + B)C. F = ABCDD.F = AT + CTD26.8421BCD译码器的数据输入线和输出线分别是(A. 4, 10B.1, 10C.4, 6D.2, 427连续2020个1

7、异或的结果是(A.1B.0C.不确定D.概念错误28.十进制25用8421BCD码表示为A.11001B. 00011001C.00100101D.0101001029函数F = A(A-B + A-B)的结果是(8. ABC.A-BD.AB30三态输出门电路的三种输出状态是(A.咼电平、低电平、单稳态咼电平、低电平、双稳态C.咼电平、低电平、咼阻态D.以上都不是一可以将减法运算转化为加法运算(A.原码B.补码C. ASCII 码D.BCD 码32.二进制码1011转换成格雷码是(A.1010B.0010C.1110D.100133.若需编码的信息有N项,则需要的二进制数码的位数n应满足如下关

8、系(A.2nNB.2WNC.n2NF(A, B, C)的任意两个最小项之积为()A. 0B. A+B+CC.lY二AB + CD的真值表中,Y = 1的状态有 个。(A.2B.7C.836矩形脉冲信号的参数有()A.周期B.占空比C.脉宽D.2nND. ABC)D.16D.以上都是37.在下列何种输入情况下,“与非”运算的结果是逻辑0 ()A.全部输入是0B.任一输入是0C.全部输入是1D.仅一输入是0 TOC o 1-5 h z 38组合逻辑电路通常是由组合而成。()A.触发器B.门电路C.计数器D.以上都可以39.二进制补码1111表示的十进制数是()A.-lB.OC.15D.-740同步

9、计数器是指的计数器。()A.同类型的触发器构成各触发器的时钟端连在一起,统一由同一个时钟信号CP控制可用前级的输出做后级触发器的时钟信号CP可用后级的输出做前级触发器的时钟信号CP三、简答1以四位加法器为例,比较串行进位加法器和超前进位加法器的优缺点。2.简述组合逻辑电路的设计方法。3触发器的逻辑功能及其描述方式。4分析组合逻辑电路中的竞争-冒险产生的原因及克服竞争-冒险的方法。简述时序逻辑电路的分析方法组合逻辑电路设计步骤。7 .真值表到逻辑图的转换步骤。四、化简与分析1用公式法化简逻辑函数:Y = ABC + AB + AC,写出其最简与或表达式。2.用卡诺图化简以下逻辑函数:幷45CQ)

10、二(0,2,3,5,6,8,9,20,22,12,13,14,15)。用公式法化简逻辑函数, = ABCABCBC + A+AB ;用卡诺图化简函数:Y = 4D + ABD + ABCD + ABCDO分析下图所示的组合逻辑电路的逻辑功能。分析下图所示的组合逻辑电路的逻辑功能。五、设计题1设计一个电话机信号控制电路。电路有10 (火警)、II (盗警)和12 (日常业务)三种输 入信号,通过排队电路分别从L0、LI、L2输出,在同一时间只能有一个信号通过。如果同 时有两个以上信号出现时,应首先接通火警信号,其次为盗警信号,最后是日常业务信号。2设计一个组合逻辑电路,其输入端为A、B、C,输出端为Y,功能要求为:当A=1时,Y二B,当A二0时,Y=CO请完成:(1)列出真值表

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论