版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、指导教师: 牛国柱,MAX+plus开发工具使用,机械基础实验教学中心,实验内容、目的及要求,1. 实验内容,2. 实验目的,MAX+plus 开发工具使用,学习利用MAX+plus II 进行可编程逻辑器件电路设计的过程,包括输入、编译和仿真等。,3. 实验要求,上机操作,通过简单的实例,学会使用MAX+plus II的文本编辑器、图形编辑器及进行电路设计以仿真验证的方法。,实验原理,实验原理 MAX+plusII软件是由Atera公司出版,提供FPEA(Field Programmable Gate Array)/CPLD (Complex Programmable Logic Devic
2、e)的设计、仿真和烧写的环境。 实验为上机操作型,要求学生以2选1多任务器为例,上机操作练习使用软件MAX+plusII的不同工具和方法设计电路,要设计的电路2选1多任务器电路原理如下图。,实验仪器,1. 计算机,每人一台,要求已经安装软件MAX+plus II,仪器名称,实验步骤,实验步骤 1,练习使用电路图设计方法设计逻辑运算电路: 2对1多任务器 1.打开新文件:进入图形编辑; 2.保存文件:保存为.gdf(如:ex1_g.gdf); 3.指定项目与文件同名(如:ex1_g); 4.如图,引入逻辑门、输入输出脚并命名,连线; 5.指定设计器件:MAX700S系列的EPM7128SLC84
3、-7;,实验步骤,实验步骤 1,练习使用电路图设计方法设计逻辑运算电路: 2对1多任务器 6.保存并检查、除错; 7.保存并编译:产生烧写文件xxx.pof; 8.创建电路符号文件:产生xxx.sys文件; 9.创建电路包含文件:产生xxx.inc文件; 10.时间分析;,实验步骤,实验步骤 2,练习使用AHDL语言设计逻辑运算电路: 2对1多任务器 1.打开新文件:进入文字编辑; 2.保存文件:保存为xxx.tdf(如:ex1_t.tdf); 3.指定项目与文件同名xxx (如:ex1_t); 4.插入样本:引入样本Subdesign Section; 5.更改电路与文件名相同,xxx; 6
4、.更改脚位名称;,实验步骤,实验步骤 2,练习使用AHDL语言设计逻辑运算电路: 2对1多任务器 7.逻辑描述,引入样本Logic Section与If Then Staement; 8.保存并检查、除错; 9.保存并编译:产生烧写文件xxx.pof; 10.创建电路符号文件:产生xxx.sys文件; 11.创建电路包含文件:产生xxx.inc文件; 12.时间分析;,仿真逻辑运算电路: 2对1多任务器 1.打开文件:选取菜单FileOpen,选取xxx.gdf或xxx.tdf; 2.保存并编译:选取菜单FileProject Save,实验步骤 3,实验步骤,仿真逻辑运算电路: 2对1多任务
5、器 5.设定时钟周期:OptionGride size选定gride size为50ns,单击OK; 6.设定输入脚位各时间状况:选取菜单EditOverwrite Clock; 7.保存:设定好每个输入后, FileSave;,实验步骤 3,实验步骤,仿真逻辑运算电路: 2对1多任务器 8.仿真:选取窗口菜单MAX+plusIISimulator,出现Timing Simulation对话框,单击Start,出现Simulator对话框,单击确定按钮,再单击OpenSCF可见输出端已经由计算机仿真完成; 9.观察输入输出关系的正确性.,实验步骤 3,实验步骤,讨论和实验结论,1. 对实验过程中的各种问题进行讨论,欢
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
评论
0/150
提交评论