单向移位寄存器.doc_第1页
单向移位寄存器.doc_第2页
单向移位寄存器.doc_第3页
单向移位寄存器.doc_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

广东水利电力职业技术学院可编程逻辑器件技术项目报告书项目名称: 电 力 系 班级:09 电 子 信 息 工 程 技 术 姓名: 赖 文 喜 指导老师: 龚 兰 芳 项目四 单向移位寄存器l 实验目的1. 让学生更深一层地理解寄存器的使用和作用2. 熟悉编辑移位寄存器的VHDL程序文本3. 进一步熟练地操作MAX+plus II软件4. 能够认识到天祥EPM240实验板的使用l 实验条件1. PC机一台2. 开发软件:MAX+plus II3. 实验设备:天祥EPM240实验板4. 主芯片:EPM240GT100C5l 实验原理1. 寄存器是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放N位二进制代码的寄存器,需要N个触发器来构成。2. 单向移位寄存器中的数码,在CP脉冲操作下,可以依次右移或左移3. N个单向移位寄存器可以寄存N位二进制代码,N个CP脉冲即可完成串行输入工作,此后Q0Qn-1端获得并行的N位二进制数码,再用N个脉冲又可以实现串行输出操作4. 若串行输入端状态为0,刚N个CP脉冲后,寄存器便清零5. 右移移位寄存器特性表LdCPDQ功能1XDD异步置数0D循环右移l 实验步骤1. 使用VHDL顺序语句,完成四舍五入判别器的文本编辑2. 完成文本编辑,进行成功编译3. 选芯片型号与分配引脚4. 再次成功编译5. 执行Tools以驱动Programmer工具6. 点击【Hardware】按钮设置下载电缆,选择Hardware: ByteBlasterMV or ByteBlasterII , Port : LPT17. 开始下载到天祥EPM240实验板l 参考资料1. 源程序library ieee;use ieee.std_logic_1164.all;entity yiwei_r isport(ld:in std_logic; cp:in std_logic; d:in std_logic_vector(3 downto 0); q:buffer std_logic_vector(3 downto 0);end yiwei_r;architecture one of yiwei_r isbeginprocess(ld,cp,d) variable aa:std_logic_vector(3 downto 0);beginif ld=1 then q=d;elsif cpevent and cp=1 thenaa(2 downto 0):=q(3 downto 1);q=aa;end if;end process;end one;2. 分配引脚说明:1. CP接到拨码开关PIN_30,以控制脉冲的产生2. d3 d0分别依次接到拨码开关PIN_39PIN_36,以控制数码

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论