版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、1HPI接口有两种工作方式: 寻址模式(SAM方式)和 寻址模式(HOM方式)。2使用指令MVPD TABLE,* AR2,可以实现将程序存储器TABLE地址单元中的内容复制到AR2寄存器所指向的数据存储单元中,此指令中源操作数的寻址方式是 寻址,目的操作数的寻址方式是 寻址。3在C54x的数据存储空间中,数据页0包含有CPU寄存器、片内外设寄存器和暂存器,这些寄存器全部映射到数据存储空间,称作 寄存器,即MMR。4TMS320C54x是TI公司为实现低功耗、高速实时信号处理而专门设计的 位定点数字信号处理器,采用改进的 结构,具有高度的操作灵活性和运行速度。5TMS320C54x有 组程序总
2、线, 组数据总线, 组地址总线1DSP与单片机、嵌入式微处理器的最大区别是能够_ _ _、_地进行数字信号处理运算。2. DSP的基本结构是采用_结构,即程序和数据是分开的。3.锁相环(PLL)使用外部滤波器电路主要作用是抑制_ 、_。4. 中央算术逻辑单元(CALU)的功能是实现大部分的_ 和_运算。5唤醒低功耗的模式除了复位之外,还可以采用_ 和_ 。6当工作于_计数模式时,通用定时器会产生一个非对称波形。7若系统时钟频率为40MHz,SCI的BRR值设置为4,则SCI的异步波特率为_。8全局中断使能位(INTM),关全局中断的命令是_ _ ,开全局中断的命令是_ _ 。9LF2407 D
3、SP器件的复位源主要有两个,分别是_ _ 的电平变化引起的复位和_ _ 溢出引起的复位。10同传统的单片机中断处理方式类似,DSP中断的处理也有两种方法,分别是_和_。1 TMS320C54X DSP共有_种基本的数据寻址方式。2 DSP实现FIR滤波器延时一个采样周期的方法有两种,一是采用_缓冲区法,二是采用_缓冲区法。3DSP技术 (Digital Signal Process)是利用专用或通用数字信号处理芯片,通过_的方法对信号进行处理。4TMS320C54X可编程定时器的定时周期 =(时钟周期)*(定标器+1)*(_ +1)。5 TMS320C54X具有两个通用I/O口,_用于输入外设
4、的状态;_用于输出外设的控制信号。6 ADD *+,8,AR3含义是:_。7按数据格式分类,DSP芯片可分为_式芯片和_式芯片。1、定时器的时钟周期为40MHz,寄存器PRD的值为39999,TDDR的值为9,定时时间为_。2、哈佛结构的最根本特点是 _。3、传统的评价方法MIPS指的是_每秒执行多少百万条指令_ 、MOPS指的是_每秒执行多少百万次操作 、MACS指的是_每秒乘-累加的次数_。4、CPU的控制和状态寄存器有_PMST_、_ST0_、_ST1_。在控制寄存器中的IPTR是指_中断向量指针_,状态寄存器中的DP是指_ 数据存储器指针_。5、在DSP芯片中引脚XF为_状态控制位、B
5、IO为_用来监测外部设备状态_、NMI为_不可屏蔽中断_。MP/MC引脚为_DSP工作方式选择信号_。6、主机接口的地址寄存器是_位的寄存器。若起始地址设置为0100H,则主机接口访问的实际地址是_。7、局部标号定义的方法有两种:_、_。8、写出在ccs软件开发过程中工程文件实现的步骤: 。9、TMS320VC5402共有_中断优先级,_个可屏蔽中断。10、DSP内部共有八根总线,地址总线分别是_。若把累加器中数据写入外部数据存储器,用到的总线有_。1DSP芯片就是一种特别适合于进行 运算的微处理器,其主要应用是 。2.与普通CPU相比,DSP具有一个显著的特点,那就是采用了哈佛总线结构。所谓
6、哈佛总线结构,就是将 分开,各有自己的地址与数据总线,这就使得处理指令和数据时可以 操作,从而大大提高了处理效率。316进制数1000H如果用Q12定点格式表示,则其值为 。4TI公司推出的DSP集成开发环境是 。5DSP在本课程中的英文全称是 。6.TMS320F206总的寻址空间大小为 字。7C2000 DSP总线有 、 、 、 、 和 六条总线。8、比较定点DSP和浮点DSP, 具有更高的动态范围和精度,当实现浮点运算时 编程难度更大些。9、到目前为止,已上市的最先进的DSP产品有TI的 和ADI公司的 。 10、用FPGA来实现数字信号处理可以很好地解决了 等问题,而且其灵活的可配置特
7、性,使得FPGA构成的DSP系统非常易于修改、易于测试及硬件升级。11、Matlab7.0以上版本已经集成了TI公司C2000、C5000、C6000系列DSP的开发工具包,可在Matlab/Simulink环境中用 的方式进行DSP的设计及仿真验证,并能将设计的图形文件(.mdl)直接转换成 12、DSP种类有3种:为某一或某些特定功能而专门设计(属于ASIC专用集成电路)的 ; 基于CPU的、以软件方式工作的、特别适合于数字信号处理的一种特殊微处理器/机,如TMS320LF2407A,称为 ;将DSP的功能、结构、行为等的硬件描述,通过编译下载到FPGA或其它可编程器件中,形成具有ASIC
8、特性的专用DSP器件,这类DSP称为 ,按实现程度不同可分为软核(Soft Core)、固核(Firm Core)、硬核(Hard Core)三种形式。13、通用DSP器件就是通常意义上的数字信号处理器,它包含三个意思:DSP是一个 ;它是一个 ;它很适合 。14、DSP不象常规CPU那样采用程序和数据共用一个存储空间的冯.纽曼结构体系,而是采用程序与数据空间分开,取指和执行完全重叠的 结构体系。15、DSP使用流水线技术,允许DSP在一个周期中执行 两个操作,如取指、译码、执行(取操作数、运算)在 周期内重叠,减少指令的 ,指令执行等效单周期完成。16. TMS320LF240X DSP具有
9、_4_个通用定时器,都采用_16_位计数器,计数范围是_0-65535_个脉冲。17ADD *+,8,AR4含义是:以当前AR中的内容为地址的数据存储单元内容左移8位后与ACC中内容相加,结果送与ACC,且AR中内容加一,并指定AR4为下一个当前AR。18在数的定标中,如果采用Q表示法,Q越大,数值范围越_大_,但精度越_低_。19LF240X中断源分为_软件_中断和_硬件_中断。20. 在TMS320LF240X DSP中,优先级最高的中断是_复位_。21TMS320LF240X DSP共有_3_种基本的数据寻址方式,分别是_立即_、_直接_、_间接_。22按数据格式分类,DSP芯片可分为_
10、定点_式芯片和_浮点_式芯片。23TMS320LF2407A DSP有_3_种低功耗模式。24DSP执行一条指令,需要通过取指、_译码_和执行等阶段。25. 写出TMS320LF240X DSP的常见的片内外设模块名称: CAN; SPI ;SCI ; A/D ;EVA,EVB。 1DSP的狭义理解为 数字信号处理器 ,广义理解为 数字信号处理方法 。2在直接寻址中,指令代码包含了数据存储器地址的低 7 位。当ST1中直接寻址编辑方式位CPL =0 时,与DP相结合形成16位数据存储器地址;当ST1中直接寻址编辑方式位CPL =1 时,加上SP基地址形成数据存储器地址。3TMS320C54有两
11、个通用引脚,BIO和XF, BIO 输入引脚可用于监视外部接口器件的状态; XF 输出引脚可以用于与外部接口器件的握手信号。4累加器又叫做 目的寄存器 ,它的作用是存放从ALU或乘法器/加法器单元 输出的数据。它的存放格式为5桶形移位器的移位数有三中表达方式: 立即数 ; ASM ; T低6位 6DSP可以处理双16位或双精度算术运算,当 C16=0 位双精度运算方式,当 C16=1 为双16位运算方式。7复位电路有三种方式,分别是 上电复位 ; 手动复位 ; 软件复位 。8立即数寻址指令中在数字或符号常数前面加一个 # 号,来表示立即数。9位倒序寻址方式中,AR0中存放的是 FFT点数的一半
12、 。10一般,COFF目标文件中包含三个缺省的段: text 段; data 段和 bss 段。11汇编源程序中标号可选,若使用标号,则标号必须从 第一列 开始;程序中可以有注释,注释在第一列开始时前面需标上 星号或分号 ,但在其它列开始的注释前面只能标 分号 。12C5402有23条外部程序地址线,其程序空间可扩展到 1M ,内程序区在 第0页 。1DSP240 的寻址方式有 、 、 三种。2. DSP的程序结构有 、 、 三种。3.DSP的存储器分为 和 。4.当计算结果溢出时DSP状态寄存器的 位为1。5.当(ACC)=3412H时,累加器的高16位数值为 H, 低16位数值为 H。 6
13、.DSP AD转换的结果需要左移 位或右移 位。一填空题(本题总分12分,每空1分)1累加器A分为三个部分,分别为 ; ; 。1AG,AH,AL 2TMS320VC5402型DSP的内部采用 条 位的多总线结构。28,163TMS320VC5402型DSP采用 总线结构对程序存储器和数据存储器进行控制。3哈佛4TMS329VC5402型DSP有 个辅助工作寄存器。48个5DSP处理器TMS320VC5402中DARAM的容量是 字。516K字6TI公司的DSP处理器TMS320VC5402PGE100有_个定时器。627在链接器命令文件中,PAGE 通常指_存储空间。7数据8C54x的中断系统
14、的中断源分为_ _中断和_ _中断。8硬件、软件1TI公司DSP处理器的软件开发环境是_。1答:CCS(Code Composer Studio)2DSP处理器TMS320VC5402外部有_根地址线。2答:20根3直接寻址中从页指针的位置可以偏移寻址 个单元。3答:128 4在链接器命令文件中,PAGE 0通常指_存储空间。4答:程序5C54x系列DSP处理器中,实现时钟频率倍频或分频的部件是_。5答:锁相环PLL6TMS320C54x系列DSP处理器上电复位后,程序从指定存储地址_单元开始工作。6答:FF80h7TMS320C54x系列DSP处理器有_个通用I/O引脚,分别是_。7答:2个
15、,BIO和XF8DSP处理器按数据格式分为两类,分别是_ _;_ _。8答:定点DSP和浮点DSP9TMS329VC5402型DSP的ST1寄存器中,INTM位的功能是 。9答:开放/关闭所有可屏蔽中断10MS320C54X DSP主机接口HPI是_位并行口。10答:81.在C54X系列中,按流水线工作方式,分支转移指令的分为哪两种类型:_;_。1.答:无延迟分支转移,延迟分支转移3.C54x的程序中,“.bss”段主要用于_。3.答:为变量保留存储空间4.从数据总线的宽度来说,TMS320VC5402PGE100是_位的DSP处理器。 4.答:16位7.TMS320VC5402型DSP处理器
16、的内核供电电压_伏。7.答:1.8v 9.TMS320C5402系列DSP处理器最大的数据存储空间为_字。9.答:64K10.在链接器命令文件中,PAGE 0通常指_存储空间。10.答:程序1. DSP技术是利用专用或通用数字信号处理芯片,通过_ _运算的方法对信号进行处理。1.答:数值运算2. C54x的程序中,“.text”段是_段,主要包含_。2.答:文本段,可执行文本3. C54x系列DSP上电复位后的工作频率是由片外3个管脚 ; ; 来决定的。3.答:CLKMD1、CLKMD2、CLKMD3 4. DSP处理器TMS320C5402最大的程序存储空间为_字。4.答:1M5. 从应用领
17、域来说,MCU(单片机)主要用于_;DSP处理器主要应用于_。5.答:控制领域;信号处理6. TMS320C54X DSP提供一个用16位堆栈指针(SP)寻址的软件堆栈。当向堆栈中压入数据时,堆栈是从 地址向 地址方向填入。6.答:高 低7. TMS320C54X DSP软硬件复位时,复位中断向量的地址为程序空间的_。7.答:FF80H4.TMS320C54X可编程定时器的定时周期 =(时钟周期)*(分频系数TDDR+1)*(_ +1)。4.答:PRD5.DSP处理器的英文全称 。5.答: Digital SignalProcessor7.DSP处理器TMS320VC5402的IO管脚供电电压
18、_伏。7.答: 3.3v 8.C54x的程序中,“.data”段是_段,主要用于_。8.答:数据段,通常包含初始化数据;10.DSP处理器TMS320C5402的I/O空间为_ _ _字。10.答:64K1TMS320VC5402型DSP的累加器是 位。1402TMS329VC5402型DSP的MP/MC管脚的功能是 。2. 微计算机或是微处理器工作模式4TMS320VC5402型DSP的CPU采用 寄存器作为专用硬件实现移位功能。4. 桶形移位寄存器5汇编语句“STL A,y”中“y”表示 寻址方式。5. 直接寻址6TMS320VC5402型DSP的ST1寄存器中,CPL位的功能是指示 。6
19、. 直接寻址采用何种指针8解释汇编语句“READA *AR1”的功能: 。8. 以累加器A的内容作为地址读取程序存储单元,将读取的数据存入以AR1的内容作为地址的数据存储单元中10TMS320C54X具有两个通用I/O口,_用于输入外设的状态;_用于输出外设的控制信号。10. BIO,XF二、填空题1 TMS320C54X DSP共有_种基本的数据寻址方式。2 DSP实现FIR滤波器延时一个采样周期的方法有两种,一是采用_缓冲区法,二是采用_缓冲区法。3DSP技术 (Digital Signal Process)是利用专用或通用数字信号处理芯片,通过_的方法对信号进行处理。4TMS320C54
20、X可编程定时器的定时周期 =(时钟周期)*(定标器+1)*(_ +1)。5 TMS320C54X具有两个通用I/O口,_用于输入外设的状态;_用于输出外设的控制信号。1、DSP芯片内部采用哈佛结构,这种结构将程序空间和数据空间分开,允许同时取来自程序存储器的指令和数据存储器的数据。2、改进的哈佛结构允许指令存储在高速缓冲存储器(Cache)中,执行此指令,不需要再从存储器中读取指令,节约了一个指令周期的时间。3、TMS320C54x内部有P、C、D、E等4条总线,每条总线又包括地址总线和数据总线。可以在一个机器周期内从程序存储器取1条指令,从数据存储器读2个操作数和向数据存储器写1个操作数。4
21、、一般而言,一个具有四级流水线的DSP芯片执行一条指令,是将指令分为取指、译码、取操作数、执行 四个阶段。5、TMS320C54xDSP的FIR指令专门用于系数对称的有限冲激响应滤波器算法(请写全称),LMS指令用于自适应滤波器算法(请写全称)。6、选择DSP芯片应考虑运算速度、硬件资源、运算精度、功耗、开发工具、价格等主要因素,其它如封装形式、质量标准、供货情况和生命周期也应顾及7、TI公司目前常用的DSP芯片归纳为三大系列:即TMS320C2000系列(包括TMS320C20x/C24x/C28x)、TMS320C5000系列(包括TMS320C54x/C55x)、TMS320C6000系
22、列(包括TMS320C62x/C67x/C64x)。7、C54xDSP利用两个辅助寄存器算术运算单元ARAU0和ARAU1在每个周期内产生两个数据存储器的地址。8、若处理器方式寄存器PMST的值为01A0H,而中断矢量为INT3,那么在中断响应时,程序计数器指针PC的值为多少?答:INT3中断号为24,左移两位后的7位数据为60H,与IPTR合并后的16位二进制数据为0000B,换算为16进制为01E0H,即中断地址为01E0H,响应中断时,PC=01E0H。9、TMS320C54xDSP的CPU执行中断服务程序(ISR)有哪几个步骤?答:(1) 保护现场,将PC值压入栈顶(2) 载入中断矢量
23、表,将中断矢量表地址送入PC(3) 执行中断矢量表,程序将进入ISR入口(4) 执行ISR,直至遇到返回指令(5) 恢复现场,将栈顶值弹回PC (6) 继续主程序10、C54x的CPU包括40位的算术逻辑单元(ALU)、比较、选择和存储单元(CSSU)、指数编码器、 2个独立的40位累加器、40位桶形移位寄存器、 17位17位乘法器、40位加法器、2个地址生成器、各种专门用途的寄存器及内部总线。11、 C54x的2个地址生成器包括8个辅助寄存器和2个辅助寄存器算术单元。12、C54x有一个6级深度的流水线,在任何一个机器周期内,可以有16条不同的指令在同时工作,每条指令工作在不同级的流水线上。
24、13、C54x的流水线结构可分为预取程序地址、取程序指令、指令译码、存取准备、读操作、执行/写操作几个阶段。14、C54X可寻址64K字程序空间,64K字数据空间,64K字I/O空间,总共可寻址192K字空间,而C5402的程序空间可扩展到1M(即1024K)字。15、C54X中,内部存储器的形式有DARAM、SARAM和ROM三种,RAM(包括DARAM和SARAM)总是安排到数据存储空间,也可以构成程序存储空间;ROM一般构成程序存储空间,也可部分地安排到数据存储空间。16、所谓双寻址RAM(DARAM)就是每个机器周期内可以进行两次存取操作的RAM存储器,而单寻址RAM(SARAM)就是
25、每个机器期间内只能进行一次存取操作的RAM存贮器。17、C5402内部含有4K字的ROM、16K字的DARAM、0K字的SARAM。18、C54x处理器工作方式状态寄存器PMST中有3个状态位MP/MC 、OVLY和DROM,用来安排C54X片内存存储器作为程序或数据空间。19、若MP/ MC0,则片内ROM安排到程序空间。20、若OVLY=1,则片内RAM安排到程序和数据空间。21、若DROM0,则片内ROM不安排到数据空间。22、为什么要对片内ROM进行分块?答:为了增强处理器的性能而对片内ROM进行分块,这样可以在对片内ROM的某一块取指的同时,又可对片内ROM别的块读数据。23、C54
26、02片内ROM可以分成1块,其ROM块容量为4K字。24、C54x为什么要对片内RAM进行分块?答:为了增强处理器的性能C54x对片内RAM进行分块,分块以后,可以在同一周期内从同一块DARAM中取出两个操作数并将数据写入另一块DARAM中。25、C5402片内DARAM可以分成2块,其RAM块容量为8K字。26、C5402有20条外部程序地址线,其程序空间可扩展至1M字。整个程序空间分成16页,页号由存储器映像CPU寄存器XPC设定。27、当片内RAM安排到程序空间时,每页程序存储器分成两部分:一部分是公共的32K字;另一部分是各自独立的32K字;当片内ROM被寻址(MP/MC=0),它只能
27、在0页,不能映象到程序存贮器的其它页28、C54x有两类特殊功能寄存器,它们都映象到数据存贮器空间的0页,第一类是CPU寄存器,它们映象到数据空间的0000001FH地址范围内,主要用于程序的运算处理和寻址方式的选择及设定;第二类是外围电路寄存器,它们映象到数据空间的0020H005FH区域内,主要用于控制片内外设,包括串行通信控制寄存器组、定时器控制寄存器组、机器周期设定寄存器组等。29、指数编码器可以在单个周期内执行EXP指令,求得累加器中数的指数值,并以2的补码的形式存放到T寄存器中。30、累加器A和B都可分为三部分:保护位高阶位和低阶位。其中,保护位用作计算时的数据位余量,以防止诸如自
28、相关那样的迭代运算时溢出。31、累加器A和B的差别仅在于累加器A的3116位可以用做乘法器的一个输入。32、桶形移位寄存器的任务是为输入的数据定标,包括在ALU运算前对来自数据存储器的操作数或累加器的值进行定标对累加器的值进行移位归一化处理等。33、C54X CPU的乘法器/加法器单元可以在一个流水线状态周期内完成一次乘法累加(MAC)运算。34、当ST1中的小数方式位FRCT=1,乘法器工作在小数相乘方式,乘法结果自动左移1位,以消去多余的符号位。35、比较选择和存储单元CSSU是专为Viterbi算法设计的硬件单元,只要将ST1中的C16位置1,ALU就被配置成双16位工作方式,所有的双字
29、指令都变成双16位的算术运算指令。ALU可以在一个机器周期内完成两个16位数的加/减运算,结果分别存放在累加器的高16位和低16位,然后可以利用CMPS指令对累加器的高16位和低16位进行比较,并选择较大者存放到指令所规定的存贮单元中。36、状态寄存器0中,ARP字段是作为辅助寄存器指针,在间接寻址单操作数时,用来选择辅助寄存器,当DSP工作在标准方式时,不能修正ARP,它必须置“0”。37、状态寄存器0中,DP字段称数据存储器页指针,在直接寻址方式,若ST1中的CPL=0,该字段(9位)与指令中给出的低7位地址一起形成一个16位直接寻址存储器的地址。38、处理器工作方式状态寄存器PMST中的
30、IPTR字段(9位)为中断向量指针,它指示中断向量所驻留的128字程序存储器的位置,DSP复位时,这9位字段全部置“1”,所以复位向量总是驻留在程序存储空间的FF80H。39、上电后,且时钟电路已正常工作,在复位引脚 输入端加上至少2个机器周期的低电平,C54x便可完成复位操作。复位后( 变成高电平)将PC置成FF80H,处理器从此处取指,并开始执行程序,复位后PMST中的中断向量指针IPTR置成1FFH,ST1中的中断方式位INTM置成1,关闭所有的可屏蔽中断,中断标志寄存器IFR清0,对SP指针没有初始化。40、复位后,PMST中的MP/ 位记载MP/ 引脚的状态,如果MP/ 引脚为0,处
31、理器便从片内ROM地址FF80H处取指并开始执行程序,如果MP/ =1,处理器则从片外程序存贮器地址FF80H处取指开始执行程序。41、C54x支持硬件中断,也支持软件中断,硬件中断包括由外部中断口信号触发的外部硬件中断和由片内外围电路信号触发的内部硬件中断。软件中断是由指令INTRTRAP或RESET要求的中断。42、C54X的可屏蔽中断有外部引脚 输入的中断;片内外围电路引起的中断,如定时器串行口并行口HPI等引起的中断。43、C54X的非屏蔽中断包括所有的软件中断,以及两个外部硬件中断:复位中断和硬件不可屏蔽()中断。44、两个外部硬件中断中,复位中断对C54x所有操作方式都产生影响,而
32、 硬件不可屏蔽()中断对C54x的任何操作都不会产生影响,C54x响应NMI中断时,所有其它中断被禁止。45、当一个中断出现的时候,IFR中的相应中断标志位置1。通过复位、置位1写入相应的IFR标志位、使用相应的中断号执行INTR指令可清除挂起的中断。46、C54x中开放可屏蔽中断的条件是ST1中的INTM位=0,IMR中的相应位为1。而非屏蔽中断不受INTM位的影响,且在IMR寄存器中无相应标志位。47、INTR和RESET软件中断都是不可屏蔽中断,它们都不受INTM位的影响,指令执行后将INTM位置1。而TRAP指令虽也是不可屏蔽中断,但它不影响INTM位的状态。48、硬件复位和软件指令R
33、ESET复位有何区别?答:硬件复位对ST0ST1及PMST均产生影响,而软件复位不影响PMST。49、C54X对于可屏蔽中断,响应的条件是:中断优先级别最高ST1中的INTM位为0,IMR中的相应位为1。50、C54x中,中断向量地址是由PMST中的IPTR(中断向量指针9位)作为高9位和左移位的中断向量序号(中断地址)作为低7位所组成。51、C54x片内定时器是一个软件可编程定时器,它主要由定时器寄存器TIM、定时器周期寄存器PRD和定时器控制寄存器TCR组成,TIM是一个16位减1计数器,PRD是一个16位的时间常数寄存器。52、通过编程可以控制定时器产生定时中断,定时中断的周期为CLKO
34、UT(TDDR1)(PRD1)。53、时钟发生器为C54x提供时钟信号。时钟发生器由内部振荡器或外部时钟电路和锁相环(PLL)电路两部分构成。PLL兼有频率放大和信号提纯的功能,所以C54x的外部频率源的频率可以比CPU的时钟频率低,这样就能降低因高速时钟所造成的高频噪声。54、C54x有两种形式的PLL:硬件配置的PLL和软件可编程PLL。55、所谓硬件配置的PLL,就是通过设定C54x的3个引脚CLKMD1、CLKMD2和CLKMD3的状态,选定时钟方式。56、软件可编程PLL可以通过选择PLL和DIV两种时钟方式实现。57、软件可编程PLL,在芯片复位时,时钟方式由3个引脚CLKMD1、
35、CLKMD2、CLKMD3的状态决定。复位后可以对16位的时钟方式寄存器CLKMD编程加载,以配置成所要求的时钟方式。58、C54X片内有两个部件等待状态发生器和分区转换逻辑电路,控制着外部总线的工作。59、在PLL锁定之前,它是不能用作C54x时钟的,为此可以通过对CLKMD寄存器中的PLLCOUNT 8位字段编程,以自动延迟定时直到PLL锁定为此。这主要靠PLL中的锁定定时器,它是一个8位减1计数器。60、当时钟发生器从DIV工作方式转移到PLL工作方式时,锁定定时器工作,当CLKMD的计数值加载给PLL锁定定器后,每来16个输入时钟CLKIN计数器减1,直到减到0,PLL才开始对C54x
36、定时,所以锁定延迟时间的设定范围为(0255)16CLKIN个周期。1.所有的COFF文件都包含三种形式的段,分别是 (1) 、 (2) 、和 (3) 。2对32位数寻址时,如果寻址的第一个字处在偶地址,那么第二个字就处在 (4) 地址,如果寻址的第一个字处在奇地址,那么第二个字就处在 (5) 地址。3 状态寄存器ST1中CPL=0表示 (6) ,CPL=1表示 (7) 。4累加器寻址的两条指令分别是 (8) 、 (9) 。5.时钟发生器包括一个内部振荡器和一个 (10) 。6TMS320C54X可编程定时器的定时周期 =(时钟周期)*(定标器+1)*(_ +1)。7 TMS320C54X具有
37、两个通用I/O口,_用于输入外设的状态;_用于输出外设的控制信号。8TMS320C54X的存储器空间可以分为_空间,_空间和_空间。二、填空题(10个空,每空3分,共30分)1HPI接口有两种工作方式: 寻址模式(SAM方式)和 寻址模式(HOM方式)。2使用指令MVPD TABLE,* AR2,可以实现将程序存储器TABLE地址单元中的内容复制到AR2寄存器所指向的数据存储单元中,此指令中源操作数的寻址方式是 寻址,目的操作数的寻址方式是 寻址。3在C54x的数据存储空间中,数据页0包含有CPU寄存器、片内外设寄存器和暂存器,这些寄存器全部映射到数据存储空间,称作 寄存器,即MMR。4TMS
38、320C54x是TI公司为实现低功耗、高速实时信号处理而专门设计的 位定点数字信号处理器,采用改进的 结构,具有高度的操作灵活性和运行速度。5TMS320C54x有 组程序总线, 组数据总线, 组地址总线。1 TMS320C54X DSP共有_种基本的数据寻址方式。2 DSP实现FIR滤波器延时一个采样周期的方法有两种,一是采用_缓冲区法,二是采用_缓冲区法。3DSP技术 (Digital Signal Process)是利用专用或通用数字信号处理芯片,通过_的方法对信号进行处理。4TMS320C54X可编程定时器的定时周期 =(时钟周期)*(定标器+1)*(_ +1)。5 TMS320C54
39、X具有两个通用I/O口,_用于输入外设的状态;_用于输出外设的控制信号。1累加器A分为三个部分,分别为 ; ; 。1AG,AH,AL 2TMS320VC5402型DSP的内部采用 条 位的多总线结构。28,163TMS320VC5402型DSP采用 总线结构对程序存储器和数据存储器进行控制。3哈佛4TMS329VC5402型DSP有 个辅助工作寄存器。48个5DSP处理器TMS320VC5402中DARAM的容量是 字。516K字6TI公司的DSP处理器TMS320VC5402PGE100有_个定时器。627在链接器命令文件中,PAGE 通常指_存储空间。7数据8C54x的中断系统的中断源分为
40、_ _中断和_ _中断。8硬件、软件1TI公司DSP处理器的软件开发环境是_。1答:CCS(Code Composer Studio)2DSP处理器TMS320VC5402外部有_根地址线。2答:20根3直接寻址中从页指针的位置可以偏移寻址 个单元。3答:128 4在链接器命令文件中,PAGE 0通常指_存储空间。4答:程序5C54x系列DSP处理器中,实现时钟频率倍频或分频的部件是_。5答:锁相环PLL6TMS320C54x系列DSP处理器上电复位后,程序从指定存储地址_单元开始工作。6答:FF80h7TMS320C54x系列DSP处理器有_个通用I/O引脚,分别是_。7答:2个,BIO和X
41、F8DSP处理器按数据格式分为两类,分别是_ _;_ _。8答:定点DSP和浮点DSP9TMS329VC5402型DSP的ST1寄存器中,INTM位的功能是 。9答:开放/关闭所有可屏蔽中断10MS320C54X DSP主机接口HPI是_位并行口。10答:81.在C54X系列中,按流水线工作方式,分支转移指令的分为哪两种类型:_;_。1.答:无延迟分支转移,延迟分支转移3.C54x的程序中,“.bss”段主要用于_。3.答:为变量保留存储空间4.从数据总线的宽度来说,TMS320VC5402PGE100是_位的DSP处理器。 4.答:16位7.TMS320VC5402型DSP处理器的内核供电电
42、压_伏。7.答:1.8v 9.TMS320C5402系列DSP处理器最大的数据存储空间为_字。9.答:64K10.在链接器命令文件中,PAGE 0通常指_存储空间。10.答:程序1. DSP技术是利用专用或通用数字信号处理芯片,通过_ _运算的方法对信号进行处理。1.答:数值运算2. C54x的程序中,“.text”段是_段,主要包含_。2.答:文本段,可执行文本3. C54x系列DSP上电复位后的工作频率是由片外3个管脚 ; ; 来决定的。3.答:CLKMD1、CLKMD2、CLKMD3 4. DSP处理器TMS320C5402最大的程序存储空间为_字。4.答:1M5. 从应用领域来说,MC
43、U(单片机)主要用于_;DSP处理器主要应用于_。5.答:控制领域;信号处理6. TMS320C54X DSP提供一个用16位堆栈指针(SP)寻址的软件堆栈。当向堆栈中压入数据时,堆栈是从 地址向 地址方向填入。6.答:高 低7. TMS320C54X DSP软硬件复位时,复位中断向量的地址为程序空间的_。7.答:FF80H4.TMS320C54X可编程定时器的定时周期 =(时钟周期)*(分频系数TDDR+1)*(_ +1)。4.答:PRD5.DSP处理器的英文全称 。5.答: Digital SignalProcessor7.DSP处理器TMS320VC5402的IO管脚供电电压_伏。7.答
44、: 3.3v 8.C54x的程序中,“.data”段是_段,主要用于_。8.答:数据段,通常包含初始化数据;10.DSP处理器TMS320C5402的I/O空间为_ _ _字。10.答:64K1TMS320VC5402型DSP的累加器是 位。1402TMS329VC5402型DSP的MP/MC管脚的功能是 。2. 微计算机或是微处理器工作模式4TMS320VC5402型DSP的CPU采用 寄存器作为专用硬件实现移位功能。4. 桶形移位寄存器5汇编语句“STL A,y”中“y”表示 寻址方式。5. 直接寻址6TMS320VC5402型DSP的ST1寄存器中,CPL位的功能是指示 。6. 直接寻址
45、采用何种指针8解释汇编语句“READA *AR1”的功能: 。8. 以累加器A的内容作为地址读取程序存储单元,将读取的数据存入以AR1的内容作为地址的数据存储单元中10TMS320C54X具有两个通用I/O口,_用于输入外设的状态;_用于输出外设的控制信号。10. BIO,XF1DSP的狭义理解为 数字信号处理器 ,广义理解为 数字信号处理方法 。2在直接寻址中,指令代码包含了数据存储器地址的低 7 位。当ST1中直接寻址编辑方式位CPL =0 时,与DP相结合形成16位数据存储器地址;当ST1中直接寻址编辑方式位CPL =1 时,加上SP基地址形成数据存储器地址。3TMS320C54有两个通用引脚,BIO和XF, BIO 输入引脚可用于监视外部接口器件的状态; XF 输出引脚可以用于与外部接口器件的握手信号。4累加器又叫做 目的寄存器 ,它的作用是存放从ALU或乘法器/加法器单元 输出的数据。5桶形移位器的移位数有三中表达方式: 立即数 ; ASM ; T低6位 6DSP可以处理双16位或双精度算术运算,当 C16=0 位双精度运算方式,当 C16=1 为双16位运算方式。7复位电路有三种方式,分别是 上电复位 ; 手动复位 ; 软件复位 。8立即
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 采购零部件验收制度
- 采购验收保管药品制度
- 量化采购绩效激励制度
- 钣金采购制度
- 2025年前台岗位专项考核卷
- 硅基OADC芯片的关键技术研究
- 河南水利与环境职业学院2026年单独招生《职业技能测试》模拟试二(中职生)
- 道法公有制为主体、多种所有制经济共同发展课件-2025-2026学年统编版道德与法治八年级下册
- 《后赤壁赋》教案3
- 田径运动会开幕词集锦
- 2026-2028年中国冰棍行业生态全景与战略纵深研究报告:政策、技术、资本与消费四重驱动下的产业重构与机遇地图
- 江苏苏州市2025-2026学年高二上学期期末考试英语试题(含答案)
- 国家职业资格认证考试报名试题及答案
- 公司级安全教育培训考试卷测试题(答案)
- (正式版)DB51∕T 2732-2025 《用材林培育技术规程 杉木》
- 《西游记知识竞赛》题库及答案(单选题100道)
- DB34∕T 5225-2025 风景名胜区拟建项目对景观及生态影响评价技术规范
- 2026年苏州工业职业技术学院单招职业技能测试必刷测试卷附答案
- 2025年陕西省中考化学试题答案解读及备考指导课件
- 新市民课件教学课件
- GB/T 20013.1-2025核医学仪器例行试验第1部分:γ辐射计数系统
评论
0/150
提交评论