基于FPGA的数字信号处理算法研究与高效实现_第1页
基于FPGA的数字信号处理算法研究与高效实现_第2页
基于FPGA的数字信号处理算法研究与高效实现_第3页
基于FPGA的数字信号处理算法研究与高效实现_第4页
基于FPGA的数字信号处理算法研究与高效实现_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一RAM(1一一K从l一一一Ith42一kM:图3.9蝶形运算单元总体框图3.6.4交叉开关切换单元根据b的不同,可以把蝶形运算所需要的4个操作数映射到不同的存储体,以保证每个周期取出的4个操作数不发生冲突。b的顺序并不等于蝶形运算的顺序,因此在实现时需要加入一个交叉开关伫引,使得蝶形运算所需的4个操作数能正确输入到运算单元。图3.10是交叉丌关的示意图。b=00b=01b=10b=ll图3.10交叉开关示意图3.6.5块浮点单元设计若输入数据的实部和虚部分别为N位字长,为防止蝶形运算结果溢出仁21必须用N+3位表示。在实现时有两种解决方法,第一种使每一级运算结果都增加3位,这样精度较高,但当点数较大时位宽的增加会很大,消耗的资源较多。另一种方法是每一级运算后将运算结果右移3位,这样保证了下一级运算时不会溢出,但直接舍弃后3位对计算结果的精度会产生影响。浮点算法有较大的动态范围和较高的精度,但使用浮点运算不仅会消耗更多的资源还会使蝶形运算单元的运算速度降低。本节在实现时采用的是块浮点算法,具体实现过程如下:检测蝶形运算结果的高四位,有以下几种情况:(10000或11ll(无溢出(20001或1110(溢出一位(3001x或110x(溢出两位一单一

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论