




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、数字逻辑设计及应用课程设计报告姓 名: 雷 蕾 学 号:2010012030036 选课号: 设计题号: 5 一设计题目:设计101序列检测器二设计要求要求使用状态机设计一个序列检测器,检测输入数据,当输入中出现101时,输出1,否则输出为0。不进行重复判断,即当出现10101时,输出为00100判断的具体流程如下:1. 电路复位,进入状态S0,等待输入2. S0状态下:如果输入为0,则停留在S0,如果输入为1,则跳转到S13. S1状态下:如果输入为0,则跳转到S2,如果输入为1,则停留在S14. S2状态下:如果输入为1,则输出1,并跳转到S0,如果输入为0,则输出0,并跳转到S0检测器电
2、路实现:时钟信号,1 bit输入待判断信号,1bit输出判断结果。三设计过程1.设计方案:通过使用ISE编写verilog语言,实现以下过程: 1 01 00 0 1 s0 s1 10 0 0/1 s3 只有当s3接收到的输入信号为1的时候,输出才会为1,其余时候输出都为0.2. 设计程序:模块文件:timescale 10ns/1ns/ Company: / Engineer: / / Create Date: 21:02:40 06/06/2012 / Design Name: / Module Name: abcd / Project Name: / Target Devices: /
3、Tool versions: / Description: / Dependencies: / Revision: / Revision 0.01 - File Created/ Additional Comments: /module abcd( input reset, input clk, input ipt, output reg result );parameter 1:0 s0 = 2'b00, s1 = 2'b01, s2 = 2'b10;reg1:0 state;always (posedge clk)beginif(reset)beginstate&l
4、t;=s0;result<=0;endelsebegincase(state)s0:beginif(ipt=0)beginstate<=s0;result<=0;endelsebeginstate<=s1;result<=0;endends1:beginif(ipt=0)beginstate<=s2;result<=0;endelsebeginstate<=s1;result<=0;endends2:beginif(ipt=0)beginstate<=s0;result<=0;endelsebeginstate<=s0;r
5、esult<=1;endenddefault:beginstate<=s0;result<=0;endendcaseendendendmodule测试文件:timescale 10ns / 1ps/ Company: / Engineer:/ Create Date: 23:05:50 06/06/2012/ Design Name: test_detector/ Module Name: D:/TDDOWNLOAD/fortwo2/haha.v/ Project Name: fortwo2/ Target Device: / Tool versions: / Descrip
6、tion: / Verilog Test Fixture created by ISE for module: test_detector/ Dependencies:/ / Revision:/ Revision 0.01 - File Created/ Additional Comments:/ /module haha;module test_detector();reg clk;reg reset;reg ipt;wire result;reg20:0 indata=20'b101001110011011110110;integer i;initial clk=1;always
7、 #1 clk=clk;initialbeginreset=1;ipt=0;#4reset=0;for(i=0;i<21;i=i+1)beginipt=indatai;#2;end#10$stop;endabcd detector_instance(.clk(clk),.reset(reset),.ipt(ipt),.result(result);endmodule3. 仿真结果4 设计结论(包括:设计结果分析、设计中遇到的问题、设计心得和体会等)1. 设计结果分析:以时钟信号的一个周期为基准,有仿真结果可看出,当输入(ipt)为连续的一个周期高一个周期的低一个周期的高(即101)时,输出(result)为高。与设计要求一致,达到了检测101的目的。2. 设计中遇到的问题:(1) .由于之前没有接触过verilog,所以就算明白原理也感觉无从下手。(2) .在verilog语言写好了之后,做不到仿真。结果将程序模块化了之后,又分别放在了两个文件里面,便能够做仿真了。 3. 设计心得和体会:(1) .从一点
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 水资源保护与开发利用合作协议
- 农业生物技术合作开发协议签署书
- 2024高中英语刷题首秧基础练能力练Unit3TheMillionPoundBankNoteSectionⅢGrammar含解析新人教版必修3
- 自考行政管理的技能培养与实践应用试题及答案
- 2025餐厅服务员劳动合同
- 真实场景中的建筑工程考试试题及答案
- 重点关注2025年建筑试题及答案
- 2025年合同履行与风险评估的英文文献综述
- 建筑工程协作与沟通技巧试题及答案
- 2025货物购销合同模板
- 幼儿园各类档案借阅登记表
- Q∕GDW 11445-2015 国家电网公司管理信息系统安全基线要求
- java考试管理系统源代码开题报告外文翻译英文文献计001
- 蒸汽疏水阀性能监测斯派莎克工程中国有限公司-Armstrong
- 机械创新设计技术结课论文
- 人教版九年级历史中考【政治经济专题复习课件44张】(共44张)
- T∕CSEA 6-2018 锌镍合金电镀技术条件
- 湘教版初中地理会考重点图复习汇集
- 年产10万吨飞灰水洗资源综合利用项目可行性研究报告模板
- 俄罗斯国歌歌词 中,俄,音对照
- MMT肌力评定表
评论
0/150
提交评论